ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΒΑΣΣΑΛΟΣ ΕΥΑΓΓΕΛΟΣ 1 ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΠΡΟΣΩΠΙΚΑ ΣΤΟΙΧΕΙΑ Ονοματεπώνυμο: Ημ. Γέννησης: Παρούσα Κατάσταση : ΒΑΣΣΑΛΟΣ ΕΥΑΓΓΕΛΟΣ 12 Οκτωβρίου 1983, Ηράκλειο Κρήτης Υποψήφιος Διδάκτορας Μ.Π.Σ. Τμήμα Φυσικής, Πανεπιστημίου Πατρών Διεύθυνση: Εργαστήριο Ηλεκτρονικής, Τμήμα Φυσικής Πανεπιστημίου Πατρών, Πάτρα, 26500, Ελλάδα Τηλ: (Εργασία): +30 2610 993 320 (Κινητό): +30 6937 001 815 E-mail: vassalos@upatras.gr Website: Website ΣΠΟΥΔΕΣ Από Δεκ 2008 Υποψήφιος Διδάκτορας, Τμήμα Φυσικής, Πανεπιστήμιο Πατρών 2006 2008 Μ.Δ.Ε. Ηλεκτρονική και Υπολογιστές, Τμήμα Φυσικής, Πανεπιστήμιο Πατρών (Βαθμός Μ.Δ.Ε. : ΑΡΙΣΤΑ-8,55) 2001 2006 Τμήμα Φυσικής, Πανεπιστήμιο Πατρών (Βαθμός Πτυχίου: 7,19) ΕΠΙΠΛΕΟΝ ΠΡΟΣΟΝΤΑ Ξένες Γλώσσες: Γνώσεις Η/Υ : Γλώσσες : The University of Michigan: Certificate of Proficiency in English Diploma for Teaching English as a Foreign Language Microsoft Windows, UNIX-LINUX, Microsoft Office Suite, Origin, PSPICE, ALTERA Quartus, ModelSim, Multisim, CCS, Simulink VHDL, Verilog, C/C++, Matlab, Fortran.
ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΒΑΣΣΑΛΟΣ ΕΥΑΓΓΕΛΟΣ 2 ΔΗΜΟΣΙΕΥΣΕΙΣ Συνέδρια (με κρίση) 1. E. Zigouris, A. Kalantzopoulos, E. Vassalos, "LabVIEW to CCS Link for Automating Digital Signal & Image Processing Applications", In Proc. of International Symposium on Signals, Circuits and Systems - ISSCS 2007, vol. 2 pp. 1-4, Iasi, Romania, July 13-14, 2007, DOI: 10.1109/ISSCS.2007.4292758 2. E. Vassalos, D. Bakalis and H. T. Vergos, "Novel Modulo 2 n +1 Subtractors", In Proc. of the 16 th International Conference on Digital Signal Processing DSP09, pp. 1-5, Santorini, Greece, 5-7 July 2009, DOI: 10.1109/ICDSP.2009.5201052 3. E. Vassalos, and D. Bakalis, "Combined SD-RNS Constant Multiplication," In Proc. of the 12 th Euromicro Conference on Digital System Design, Architectures, Methods and Tools, DSD09, pp. 172-179, Patras, Greece, 27-29 August 2009, DOI: 10.1109/DSD.2009.175 4. E. Vassalos, D. Bakalis and H. T. Vergos, "SUT-RNS Forward and Reverse Converters," IEEE Computer Society Annual Symposium on VLSI, ISVLSI10, pp. 11-17, Kefalonia, Greece, 5-7 July 2010, DOI: 10.1109/ISVLSI.2010.23 5. E. Vassalos, D. Bakalis and H. T. Vergos, "On The Use Of Double-LSB And Signed- LSB Encodings For RNS," 17 th International Conference on Digital Signal Processing DSP11, Corfu, Greece, 6-8 July 2011 6. E. Vassalos, D. Bakalis and H. T. Vergos, "Modulo 2 n +1 Arithmetic Units with Embedded Diminished-to-Normal Conversion", Proceedings of 14th Euromicro Conference on Digital System Design: Architectures, Methods & Tools (DSD), pp. 468-475, Oulu, Finland, August 31 - September 2, 2011. Περιοδικά (με κρίση) 1. E. Vassalos, and D. Bakalis, "CSD-RNS-based Single Constant Multipliers," Journal of Signal Processing Systems, Springer, 2011. (In Press)
ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΒΑΣΣΑΛΟΣ ΕΥΑΓΓΕΛΟΣ 3 2. E. Vassalos, D. Bakalis and H. T. Vergos, "On the Design of Modulo 2 n ±1 Subtractors and Adders/Subtractors", Circuit, Systems and Signal Processing, Springer, vol. 30, no. 6, pp. 1445-1461, December 2011. Book Chapters 3. E. Vassalos, D. Bakalis and H. T. Vergos, "SUT-RNS Forward and Reverse Converters", VLSI 2010 Annual Symposium: Selected Papers, Lecture Notes in Electrical Engineering, vol. 105, chapter 14, pp. 231-244, Springer, 2011. ΕΙΔΙΚΗ ΕΠΙΣΤΗΜΟΝΙΚΗ ΕΡΓΑΣΙΑ (M.Sc.) Οκτ 2007 Σεπ 2008 Σχεδίαση Ψηφιακού Συστήματος για Επεξεργασία Ήχου με Χρήση του Επεξεργαστή Nios II και Υλοποίηση του στο DE2 Board της ALTERA. Τριμελής Επιτροπή: Λεκτ. Δ. Μπακάλης, Καθ. Ε. Ζυγούρης, Επικ. Καθηγητής Γ.Οικονόμου, Π.Μ.Σ. Ηλεκτρονική και Υπολογιστές,Τμήμα Φυσικής, Πανεπιστήμιο Πατρών ΕΡΓΑΣΙΕΣ - PROJECTS Mar 2008 Jun 2008 Τηλεπικοινωνιακά Ηλεκτροινικά Συγκριτική Μελέτη LNA ενισχυτών. Επιβλέπων: Καθ. Γ. Καλύβας, Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχανικών Η/Υ, Πανεπιστήμιο Πατρών Μαρ 2008 Ιουν 2008 Δίκτυα Δεδομένων, Η/Υ και Κινητής Τηλεφωνίας: GSM - Channel Concept και Call Setup: Μια Μελέτη πάνω στα συστήματα της Ericsson. Επιβλέπων: Σ. Λούβρος, Εργαστήριο Ηλεκτρονικής, Τμήμα Φυσικής, Πανεπιστήμιο Πατρών Μαρ 2008 Ιουν 2008 Προηγμένα Θέματα Επεξεργασίας Εικόνας: Νευρωνικά Δίκτυα για Αναγνώριση Προτύπων.
ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΒΑΣΣΑΛΟΣ ΕΥΑΓΓΕΛΟΣ 4 Επιβλέπων: Καθ. Β. Αναστασόπουλος, Εργαστήριο Ηλεκτρονικής, Οκτ 2007 Φεβ 2008 Οπτικές Τηλεπικοινωνίες : Μελέτη Coarse and Dense Wavelength-Division Multiplexing σε Δίκτυα Οπτικών Ινών. Επιβλέπων: Καθ. Ε.Ζυγούρης, Εργαστήριο Ηλεκτρονικής, Οκτ 2007 Φεβ 2008 Σχεδίαση Συστημάτων με DSPs : Υλοποίηση FSK - DPSK transmitter / receiver με το SIMULINK και δύο TMS320C6713 DSK Οκτ 2007 Φεβ 2008 Σχεδίαση Συστημάτων με DSPs: Σχεδίαση ενός Γραφικού Ισοσταθμιστή (3-Δρόμων) και Υλοποίηση με LabVIEW v7.1 στο C6713 DSK. Μαρ 2007 Ιουν 2007 Αρχιτεκτονική Η/Υ και VHDL: Σχεδίαση Embedded συστήματος NiosII στο Quartus v7.2, υλοποίηση τους στο DE2 Board της Altera και προγραμματισμός του σε C με το NiosII IDE. Επιβλέπων: Καθ. Ε. Ζυγούρης, Λεκτ. Δ. Μπακάλης, Εργαστήριο Ηλεκτρονικής, Μαρ 2007 Ιουν 2007 Αρχιτεκτονική Η/Υ και VHDL: Σχεδίαση DSP Core σε VHDL. Επιβλέπων: Καθ. Ε.Ζυγούρης, Λεκτ. Δ. Μπακάλης, Εργαστήριο Ηλεκτρονικής, Οκτ 2006 Φεβ 2007 Ψηφιακή Επεξεργασία Εικόνας: Μελέτη και Υλοποίηση στο MATLAB Fuzzy Αλγορίθμων Κατωφλιοποίησης και εφαρμογή τους σε OCR.
ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΒΑΣΣΑΛΟΣ ΕΥΑΓΓΕΛΟΣ 5 Επιβλέπων: Καθ. Σ. Φωτόπουλος, Εργαστήριο Ηλεκτρονικής, Οκτ 2006 Φεβ 2007 Ψηφιακή Επεξεργασία Σήματος: Μελέτη και Υλοποίηση στο MATLAB Αλγορίθμων Επεξεργασίας Σήματος (DFT, FFT, DCT, FIR/IIR Filtering). Επιβλέπων: Καθ. Σ. Φωτόπουλος, Εργαστήριο Ηλεκτρονικής, Μαρ 2006 Ιουν 2006 Σχεδίαση Αναλογικών Ολοκληρωμένων Κυκλωμάτων: Σχεδίαση Αναλογικών Φίλτρων (Chebyshev, Butterworth, Complex filters, RLC) και VLSI (layout) Υλοποίηση. Επιβλέπων: Καθ. Κ. Ψυχαλίνος, Εργαστήριο Ηλεκτρονικής, Φεβ 2005 Ιουν 2005 Μικροϋπολογιστές II: Υλοποίηση Μικροϋπολογιστικού Συστήματος βασισμένο στον επεξεργαστή 8085 της Intel. Νοεμ 2004 Δεκ 2004 Μικροϋπολογιστές I: Πολλαπλασιασμός και Διαίρεση Προσημασμένων και Μη- Προσημασμένων Αριθμών των 16-bit σε γλώσσα assembly για τον επεξεργαστή 8085 της Intel. Οκτ 2004 Οκτ 2005 Προπτυχιακή Διπλωματική Εργασία: Ο Επεξεργαστής Ψηφιακού Σήματος ΤMS320C6711 και Διασύνδεση με τον Έγχρωμο CMOS Αισθητήρα Εικόνας OV7620 της OmniVision.
ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΒΑΣΣΑΛΟΣ ΕΥΑΓΓΕΛΟΣ 6 ΕΚΠΑΙΔΕΥΤΙΚΗ / ΔΙΔΑΚΤΙΚΗ ΕΜΠΕΙΡΙΑ Οκτ 2011 Ιαν 2012 Οκτ 2010 Ιαν 2011 Οκτ 2009 Ιαν 2010 Οκτ 2008 Ιαν 2009 Οκτ 2007 Ιαν 2008 Παροχή Επικουρικού Έργου στο Εργαστήριο Προγραμματισμού I, Τμήμα Φυσικής, Πανεπ. Πατρών. Παροχή Επικουρικού Έργου στο Εργαστήριο Ψηφιακών Ηλεκτρονικών, Τμήμα Φυσικής, Πανεπ. Πατρών. Μαρ 2012 Ιουν 2012 Μαρ 2011 Ιουν 2011 Μαρ 2010 Ιουν 2010 Μαρ 2009 Ιουν 2009 Μαρ 2008 Ιουν 2008 Μαρ 2007 Ιουν 2007 Παροχή Επικουρικού Έργου στο Εργαστήριο Ηλεκτρονικής, Τμήμα Φυσικής, Πανεπ. Πατρών. Παροχή Επικουρικού Έργου στο Προγραμματισμός IΙ- Εργαστήριο, Τμήμα Φυσικής, Πανεπ. Πατρών. EΡΕΥΝΗΤΙΚΑ ΕΝΔΙΑΦΕΡΟΝΤΑ Residue and Redundant Number Systems High-Speed Arithmetic Circuits Digital System Design using VHDL/Verilog Digital VLSI Design DSP Embedded Systems ΔΙΑΚΡΙΣΕΙΣ - ΥΠΟΤΡΟΦΙΕΣ 1. Μέλος της Οργανωτικής Επιτροπής Διεθνών Φοιτητών Στο Συνέδριο: Education Without Borders 2009 in Dubai ως Εκπρόσωπος της Ελλάδας και του Πανεπιστήμιου Πατρών. 2. Πρόγραμμα Κ. Καραθεοδωρή 2010-2013 Πανεπιστημίου Πατρών, με θέμα "Σχεδίαση Ψηφιακών Κυκλωμάτων Για Το Αριθμητικό Σύστημα Υπολοίπων", Διάρκεια 1/2010 12/2013 (36 μήνες). Επιστημονικός υπεύθυνος: Δ. Μπακάλης, Επίκουρος Καθηγητής Παν/μίου Πατρών
ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΒΑΣΣΑΛΟΣ ΕΥΑΓΓΕΛΟΣ 7 ΣΥΣΤΑΣΕΙΣ Αναπληρωτής Καθηγητής E. Ζυγούρης Τηλ: +30 2610 997 465 Email: ez@physics.upatras.gr -------------------------------------------------------------- Επίκουρος Καθηγητής Δ. Μπακάλης Τηλ: +30 2610 996 287 Email: bakalis@physics.upatras.gr -------------------------------------------------------------- Αναπληρωτής Καθηγητής Χ. Βέργος Τμήμα Η/Υ και Πληροφορικής, Πανεπιστήμιο Πατρών Τηλ: +30 2610 996 924 Email: vergos@ceid.upatras.gr -------------------------------------------------------------- Καθηγητής Αθ. Σκόδρας Τμήμα Ψηφιακών Συστημάτων Ελληνικό Ανοικτό Πανεπιστήμιο Τηλ: +30 2610 367 522 Email: skodras@eap.gr