Δίπλωμα Ηλεκηπολόγος Μησανικού Παλεπηζηήκην Παηξώλ, Σκήκα Ηιεθηξνιόγσλ Μεραληθώλ, 1987.

Σχετικά έγγραφα
Δίπλωμα Ηλεκτρολόγου Μηχανικού Πανεπιστήμιο Πατρών, Τμήμα Ηλεκτρολόγων Μηχανικών, 1987.

Οκάδα Δπηθνηλσληώλ θαη Δλζσκαησκέλσλ πζηεκάησλ Communications and Embedded Systems Group COMES

Ερευνητική+Ομάδα+Τεχνολογιών+ Διαδικτύου+

ΗΜΟΣΙΕΥΣΕΣ ΣΕ ΙΕΘΝΗ ΠΕΡΙΟ ΙΚΑ [1] C. Bouras, A. Gkamas, G. Kioumourtzis, Adaptive smooth multicast protocol for multimedia transmission:

2016 IEEE/ACM International Conference on Mobile Software Engineering and Systems

Εργαστήριο Νέων Τεχνολογιών στην Επικοινωνία, την Εκπαίδευση και τα ΜΜΕ

ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΝΙΚΟΛΑΪΔΗ ΣΠΥΡΙΔΩΝΑ. Ονοματεπώνυμο : Σπυρίδων Νικολαϊδης

An Automatic Modulation Classifier using a Frequency Discriminator for Intelligent Software Defined Radio

ΣΤΟΧΟΙ ΤΟΥ ΜΑΘΗΜΑΤΟΣ ΠΕΡΙΕΧΟΜΕΝΟ

ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΣΤΥΛΙΑΝΗΣ Κ. ΣΟΦΙΑΝΟΠΟΥΛΟΥ Αναπληρώτρια Καθηγήτρια. Τµήµα Τεχνολογίας & Συστηµάτων Παραγωγής.

ΜΑΡΙΝΑ Ε. ΜΠΙΣΑΚΗ. Τκήκα Δθαξκνζκέλωλ Μαζεκαηηθώλ Παλεπηζηήκην Κξήηεο Τ.Θ , Ηξάθιεην, Κξήηε

IV Ο ΕΛΛΗΝΙΜΟ ΣΗ ΔΤΗ,ΠΟΛΙΣΙΜΟΙ Δ.ΜΕΟΓΕΙΟΤ ΚΑΙ ΡΩΜΗ

DECO DECoration Ontology

Ασημάκης Δ. Λυκουργιώτης

Ηρϊκλειτοσ ΙΙ. Πανεπιζηήμιο Θεζζαλίας. Τμήμα Μηχανικών Η/Υ και Δικτύων

ΜΕΤΑΠΤΥΧΙΑΚΟ ΠΡΟΓΡΑΜΜΑ ΣΠΟΥΔΩΝ

ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΒΑΣΙΛΕΙΟΥ Τ. ΤΑΜΠΑΚΑ

ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΚΩΝ/ΝΟΥ Η. ΓΚΟΥΤΗ ΚΑΘΗΓΗΤΗΣ ΤΜΗΜΑΤΟΣ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ ΚΑΙ ΤΕΧΝΟΛΟΓΙΑΣ ΥΠΟΛΟΓΙΣΤΩΝ ΠΟΛΥΤΕΧΝΙΚΗ ΣΧΟΛΗ ΠΑΝΕΠΙΣΤΗΜΙΟ ΠΑΤΡΩΝ

Security in the Cloud Era

Οι Διδάσκοντες. Αντώνης Πασχάλης, Καθηγητής, Θεωρία. Χρήστος Κρανιώτης, ΕEΔΙΠ, Εργαστήριο

ΣΧΟΛΗ Σχολή Τεχνολογικών Εφαρμογών ΤΜΗΜΑ Ηλεκτρονικών Μηχανικών Τ.Ε. ΕΠΙΠΕΔΟ ΣΠΟΥΔΩΝ Προπτυχιακό ΚΩΔΙΚΟΣ ΜΑΘΗΜΑΤΟΣ ΕΞΑΜΗΝΟ ΣΠΟΥΔΩΝ 5

IEEE (Institute of Electrical and Electronics Engineers)

ΣΧΟΛΕΣ ΠΟΛΥΤΕΧΝΕΙΟΥ ΑΘΗΝΑΣ

MSc Technologies and Infrastructures for Broadband Applications and Services CALENDAR - 4th Cycle - Semester A' - Academic year

ΠΡΟΓΡΑΜΜΑ ΣΠΟΥΔΩΝ ΑΚΑΔΗΜΑΪΚΟΥ ΕΤΟΥΣ

Optimization, PSO) DE [1, 2, 3, 4] PSO [5, 6, 7, 8, 9, 10, 11] (P)

ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΛΕΩΝΙΔΑΣ Α. ΣΠΥΡΟΥ Διδακτορικό σε Υπολογιστική Εμβιομηχανική, Τμήμα Μηχανολόγων Μηχανικών, Πανεπιστήμιο Θεσσαλίας.

3: A convolution-pooling layer in PS-CNN 1: Partially Shared Deep Neural Network 2.2 Partially Shared Convolutional Neural Network 2: A hidden layer o

Ερευνητική Ομάδα Διαχείρισης Βιοϊατρικών Δεδομένων και Τηλεϊατρικής

ΔΙΠΛΩΜΑΤΙΚΕΣ ΕΡΓΑΣΙΕΣ

Σημεία Ασύπματηρ Ππόσβασηρ (Hot-Spots)

ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΥΠΟΜΝΗΜΑ ΣΠΟΥΔΩΝ ΚΑΙ ΕΡΕΥΝΗΤΙΚΗΣ ΔΡΑΣΤΗΡΙΟΤΗΤΑΣ

ΣΠ Υ ΡΟ Σ Ψ Υ Χ Η Σ V I T A E. Διεύθυνση Τηλεπικοινωνιών, Δικτύων. και Υπολογιστικής Υποδομής, Πολυτεχνείο Κρήτης

Αρχιτεκτονική Σχεδίαση Ασαφούς Ελεγκτή σε VHDL και Υλοποίηση σε FPGA ΙΠΛΩΜΑΤΙΚΗ ΕΡΓΑΣΙΑ

6 η Εργαζηηριακή Άζκηζη Επαλήθεσζη Λειηοσργίας Βαζικών Φλιπ-Φλοπ

Spam over Internet Telephony (SPIT): An emerging threat. Dimitris Gritzalis

ΒΙΟΓΡΑΦΙΚΟ ΗΜΔΙΩΜΑ. Ολνκαηεπώλπκν : Απόζηολος Πανηαζής Ηκεξνκελία γελλήζεωο : 20/06/ 1971

ACTA A.E. Αριςτο Σέλεια Πιςτοποίηςη. Ανθρώπινου Δυναμικοφ. «ΠΙΣΟΠΟΙΗΗ ΑΝΘΡΩΠΙΝΟΤ ΔΤΝΑΜΙΚΟΤ Εξελίξεισ - Προοπτικέσ»

Μπιτζιόπουλος Αριστειδης. Διεύθυνση Θουκιδίδου 1α, Μυτιλήνη ΤΚ Τηλέφωνα Κινητό

1. Οδηγίερ εγκαηάζηαζηρ και σπήζηρ έξςπνυν καπηών και τηθιακών πιζηοποιηηικών με σπήζη ηος λογιζμικού Μοzilla Thunderbird

Ένα µοντέλο Ισοδύναµης Χωρητικότητας για IEEE Ασύρµατα Δίκτυα. Εµµανουήλ Καφετζάκης

Τμήμα Εφαρμοσμένης Πληροφορικής και Πολυμέσων

From Secure e-computing to Trusted u-computing. Dimitris Gritzalis

Εποχές( 1. Εποχή(του(mainframe((πολλοί( χρήστες,(ένας(υπολογιστής)(( 2. Εποχή(του(PC((ένας(χρήστης,(

Μελέτη Απόδοσης Ασύρματων Δικτύων Multimedia

Εργαστήριο Μικροϋπολογιστικών Συστημάτων Τμήμα Ηλεκτρολογίας ΤΕΙ Πάτρας

Πρόσκληση. DOSSIER-Cloud DevOpS-based Software engineering for the cloud

ΠΡΟΩΠΙΚΑ ΣΟΙΥΕΙΑ ΕΚΠΑΙΔΕΤΗ ΞΕΝΕ ΓΛΩΕ

EASTERN MACEDONIA AND THRACE INSTITUTE OF TECHNOLOGY CURRICULUM VITAE. Dr. PANAGIOTIS KOGIAS, MSc, PhD. Lecturer Department of Electrical Engineering

5 η Δργαζηηριακή Άζκηζη Κσκλώμαηα Γσαδικού Αθροιζηή/Αθαιρέηη

12 Οκτωβρίου 1983, Ηράκλειο Κρήτης

Τεχνολογικό Εκπαιδευτικό Ίδρυµα Μεσολογγίου, Τµήµα Τηλεπικοινωνιακών Συστηµάτων και Δικτύων, Επίκουρος Καθηγητής, 09/ σήµερα

Feasible Regions Defined by Stability Constraints Based on the Argument Principle

ΕΠΛ202:'Η'επιστημονική'δημοσίευση

ER-Tree (Extended R*-Tree)

Βαζίιεο Βιάρνο Καζεγεηήο Δθαξκνγώλ. Αλδξέαο ηαπξηλίδεο Δπί πηπρίω θνηηεηήο - Τπεύζπλνο ζηνηρεηνζέηεζεο

Towards a more Secure Cyberspace

ΤΕΙ ΗΠΕΙΡΟΥ ΤΜΗΜΑ ΤΗΛΕΠΛΗΡΟΦΟΡΙΚΗΣ ΚΑΙ ΔΙΟΙΚΗΣΗΣ

GPU. CUDA GPU GeForce GTX 580 GPU 2.67GHz Intel Core 2 Duo CPU E7300 CUDA. Parallelizing the Number Partitioning Problem for GPUs

Β Ι Ο Γ Ρ Α Φ Ι Κ Ο Σ Η Μ Ε Ι Ω Μ Α

Ενδεικτικά Θέματα Στατιστικής ΙΙ

Secure Cyberspace: New Defense Capabilities

GPGPU. Grover. On Large Scale Simulation of Grover s Algorithm by Using GPGPU

ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΥΠΟΜΝΗΜΑ ΣΠΟΥΔΩΝ ΚΑΙ ΕΡΕΥΝΗΤΙΚΗΣ ΔΡΑΣΤΗΡΙΟΤΗΤΑΣ

Τν Πξόγξακκα ζα αλαθνηλσζεί, ακέζσο κεηά ηηο γηνξηέο ηνπ Πάζρα.

Βιογραφικό Σημείωμα. Προσωπικά Στοιχεία. Επώνυμο: Λουκόπουλος

Η εμπειρία του Τμήματος Ηλεκτρονικής απο την διοργάνωση Εντατικών Προγραμμάτων

ΠΑΝΔΠΙΣΗΜΙΟ ΠΑΣΡΧΝ ΠΟΛΤΣΔΥΝΙΚΗ ΥΟΛΗ ΣΜΗΜΑ ΜΗΥΑΝΙΚΧΝ ΗΛΔΚΣΡΟΝΙΚΧΝ ΤΠΟΛΟΓΙΣΧΝ ΚΑΙ ΠΛΗΡΟΦΟΡΙΚΗ. Ωπολόγιο Ππόγπαμμα Δαπινού Δξαμήνος

ΣΤΟΙΧΕΙΑ ΠΡΟΤΕΙΝΟΜΕΝΟΥ ΕΞΩΤΕΡΙΚΟΥ ΕΜΠΕΙΡΟΓΝΩΜΟΝΟΣ Προσωπικά Στοιχεία:

ΑΝΑΛΥΤΙΚΟ ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ ΑΝΔΡΙΑΝΑ Γ.ΔΗΜΑΚΟΠΟΥΛΟΥ

Διάγραμμα Μαθήματος. Σελίδα1 6

/MAC DoS. A Coding Scheme Using Matched Filter Resistant against DoS Attack to PHY/MAC Layer in Wireless Communications

ΟΙΚΟΝΟΜΙΚΟ ΠΑΝΕΠΙΣΤΗΜΙΟ ΑΘΗΝΩΝ ΠΑΤΗΣΙΩΝ ΑΘΗΝΑ Ε - ΜΑΙL : mkap@aueb.gr ΤΗΛ: , ΚΑΠΕΤΗΣ ΧΡΥΣΟΣΤΟΜΟΣ. Βιογραφικό Σημείωμα

Δημήτριος Θ. Τόμτσης, Ph.D. Αναλυτικό Βιογραφικό Σημείωμα

ΕΥΡΕΣΗ ΤΟΥ ΔΙΑΝΥΣΜΑΤΟΣ ΘΕΣΗΣ ΚΙΝΟΥΜΕΝΟΥ ΡΟΜΠΟΤ ΜΕ ΜΟΝΟΦΘΑΛΜΟ ΣΥΣΤΗΜΑ ΟΡΑΣΗΣ

Η Διαδραστική Τηλεδιάσκεψη στο Σύγχρονο Σχολείο: Πλαίσιο Διδακτικού Σχεδιασμού

ISO/IEC 27001:2005 Certificate No: IS Aegate Ltd 2011 All rights reserved

Απνηειέζκαηα Εξσηεκαηνινγίνπ 2o ηεηξάκελν

1. Εισαγωγή. Περιγραφή Μαθήματος. Ιστορική Αναδρομή. Ορισμοί Ηλεκτρονικού Εμπορίου

ΞΕΝΕΣ ΓΛΩΣΣΕΣ ΑΓΓΛΙΚΑ : First Certificate in English Language (Lower), University of

ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ. Βασίλειος Σ. Βασιλειάδης

ΒΙΟΓΡΑΦΙΚΟ ΣΗΜΕΙΩΜΑ. Ηλεκτρολόγος Μηχανικός & Μηχανικός Η/Υ Ημερομηνία Γέννησης: 1 η Ιανουαρίου 1977

ΗΜΥ 100 Εισαγωγή στην Τεχνολογία Διάλεξη 2

ΠΑΡΔΜΒΑΔΙ ΔΤΑΙΘΗΣΟΠΟΙΗΗ ΚΑΙ ΠΡΟΛΗΨΗ ΓΙΑ ΣΟΝ HIV/AIDS ΣΗΝ ΑΚΣΟΓΡΑΜΜΗ ΣΩΝ ΠΔΡΙΦΔΡΔΙΑΚΩΝ ΔΝΟΣΗΣΩΝ ΣΗ ΚΔΝΣΡΙΚΗ ΜΑΚΔΓΟΝΙΑ ΑΤΓΟΤΣΟ 2014

Μορθές Κακόβοσλοσ Κώδικα (Malicious Code)

Workshop. Θεζζαλονίκη, 29/10/ /11/2013. Πρόγραμμα. Τρίηη 29/10/2013. Τεηάρηη 30/10/2013

Ανάπτυξη Ελληνικής τεχνολογίας μηχανών ηλεκτροπαραγωγής ORC

ΚΑΤΑΣΚΕΥΑΣΤΙΚΟΣ ΤΟΜΕΑΣ

Ασύρματα δίκτυα και πολυμέσα. Αντωνοπούλου Ευθυμία ΓΤΠ 61

μ μ μ μ ( ) / μ μ

Vol. 31,No JOURNAL OF CHINA UNIVERSITY OF SCIENCE AND TECHNOLOGY Feb

GridFTP-APT: Automatic Parallelism Tuning Mechanism for Data Transfer Protocol GridFTP

ΕΦΗΜΕΡΙΣ ΤΗΣ ΚΥΒΕΡΝΗΣΕΩΣ

ΕΠΛ 476: ΚΙΝΗΤΑ ΔΙΚΤΥΑ ΥΠΟΛΟΓΙΣΤΩΝ

Αναμόπθωζη Ππογπάμμαηορ Πποπηςσιακών Σποςδών

sample n-bit adder RCA CSKA CSEL CSUM CLA CSA RBA normalized area delay product

Ασύρµατη ευρυζωνικότητα µέσω τεχνολογίας Wimax

* * EΚΠAIΔEVΣH ΚΑι ΔΙΑ ΒΙΟΥ ΜΑθΗΣΗ *

Συστήματα VLSI. Εισαγωγή. Γιώργος Δημητρακόπουλος. Δημοκρίτειο Πανεπιστήμιο Θράκης. Άνοιξη 2014

ΞΕΝΗ Ι. ΜΑΜΑΚΟΥ. Μέλος Ε.Τ.Ε.Π. Τμήμα Οργάνωσης και Διοίκησης Επιχειρήσεων Οικονομικού Πανεπιστημίου Αθηνών

Transcript:

ΒΙΟΓΡΑΦΙΚΟ ΗΜΔΙΩΜΑ Πποζωπικά ηοισεία Όλνκα: Γεκήηξηνο Δ. Μεηάθαο Ηκεξνκελία γελλήζεσο: 1 Γεθεκβξίνπ 1964 Σόπνο γελλήζεσο: Αζήλα Δζληθόηεηα: Διιεληθή Γηεύζπλζε: Αξθαδίνπ 26, Κνξπδαιιόο, Σ.Κ. 18120 Οηθνγελεηαθή θαηάζηαζε: Έγγακνο Σειέθσλν: 2104963869 6977145473 E-mail: dmetafas@teipir.gr Σίηλοι ζποςδών Διδακηοπικό Δίπλωμα Παλεπηζηήκην Παηξώλ, Σκήκα Ηιεθηξνιόγσλ Μεραληθώλ, 1993. Θέκα δηαηξηβήο: "ρεδηαζκόο Δπεμεξγαζηώλ Φεθηαθώλ εκάησλ γηα Τπνινγηζηηθά πζηήκαηα Πξαγκαηηθνύ Υξόλνπ". Δίπλωμα Ηλεκηπολόγος Μησανικού Παλεπηζηήκην Παηξώλ, Σκήκα Ηιεθηξνιόγσλ Μεραληθώλ, 1987. Γιακπίζειρ καηά ηη διάπκεια ηων ζποςδών Τπνηξνθίεο Ιδξύκαηνο Κξαηηθώλ Τπνηξνθηώλ 1983-84, 1984-85, 1985-86 Γνώζειρ ξένων γλωζζών Αγγιηθά Cambridge First Certificate in English Δπεςνηηικέρ δπαζηηπιόηηηερ καηά ηη διάπκεια ηηρ διδακηοπικήρ διαηπιβήρ Πξόγξακκα TELEMED, ρξεκαηνδνηνύκελν από ηελ Δπξσπατθή Κνηλόηεηα ζηα πιαίζηα ηνπ RACE. Πξόγξακκα "ρεδηαζκόο Οινθιεξσκέλσλ Κπθισκάησλ γηα ηελ πινπνίεζε FIR Φίιηξσλ Γηακόξθσζεο Γέιηα", ρξεκαηνδνηνύκελν από ηελ Γεληθή Γξακκαηεία Δξεπλαο θαη Σερλνινγίαο (ΓΓΔΣ). Πξόγξακκα "Πξνγξακκαηηζκόο θαη Αξρηηεθηνληθέο Παξάιιεισλ Δπεμεξγαζηώλ" ρξεκαηνδνηνύκελν από ηελ ΓΓΔΣ. Πξόγξακκα "Hellenic VLSI Design and Prototyping Environment" (HVLSI-DPE), ρξεκαηνδνηνύκελν από ηελ Δπξσπατθή Κνηλόηεηα ζηα πιαίζηα ηνπ ESPRIT. ρεδηαζκόο θαη θαηαζθεπή νινθιεξσκέλνπ θπθιώκαηνο επεμεξγαζηή ςεθηαθώλ ζεκάησλ γηα εθαξκνγέο πξαγκαηηθνύ ρξόλνπ (GivRot DSP processor). Σν IC θαηαζθεπάζηεθε ζηελ ES2 (European Silicon Structures) πξνθεηκέλνπ λα ρξεζηκνπνηεζεί ζε επξεία πεξηνρή εθαξκνγώλ ππνινγηζηώλ πςειώλ ζπρλνηήησλ.

Δκπαιδεςηικέρ δπαζηηπιόηηηερ καηά ηη διάπκεια ηηρ διδακηοπικήρ διαηπιβήρ Δπηθνπξηθή δηδαζθαιία ηνπ καζήκαηνο "ρεδηαζκόο Οινθιεξσκέλσλ Κπθισκάησλ κε ηε βνήζεηα Τπνινγηζηή" ζηνπο θνηηεηέο ηνπ πξώηνπ θαη δεπηέξνπ εμακήλνπ ηνπ πέκπηνπ έηνπο, από 9/1988 έσο 6/1992. πλεπηβιέπσλ ζε πεξηζζόηεξεο από δέθα Γηπισκαηηθέο Δξγαζίεο ηνπ εξγαζηεξίνπ Μηθξνειεθηξνληθήο, Σκήκα Ηιεθηξνιόγσλ Μερ., Παλ. Παηξώλ. Γηδάζθσλ ζην ζεκηλάξην "Modern Digital Design Techniques" ην νπνίν νξγαλώζεθε ζηελ Πάηξα από 1/10/1990 έσο 31/12/1990 κε ρξεκαηνδόηεζε από ηελ Δπξσπατθή Κνηλόηεηα. Γηδάζθσλ ζην ζεκηλάξην κε ηίηιν "Introduction to VLSI Design-Semicustom Design" ην νπνίν έγηλε ζηα πιαίζηα ηνπ πξνγξάκκαηνο HVLSI-DPE, ζηε Πάηξα από 3/6/1991 έσο 7/6/1991. Γηδάζθσλ ζην ζεκηλάξην "VLSI Design" ζηα πιαίζηα ηνπ πξνγξάκκαηνο JESSI Transnational Training Technology (JTTT) από 25/1/93 έσο 29/1/93 ρξεκαηνδνηνύκελν από ηελ Δπξσπατθή Κνηλόηεηα. Δηζεγεηήο ηνπ Δζληθνύ Κέληξνπ Γεκόζηαο Γηνίθεζεο - Ιλζη. Γηαξθνύο Δπηκόξθσζεο από 1-9-1994. Δκπαιδεςηικό ζςγγπαθικό έπγο καηά ηη διάπκεια ηηρ διδακηοπικήρ διαηπιβήρ C. Goutis, P. Danielsen, D. Metafas, B. Nissen "Introduction to VLSI Design - Semicustom Design", ESPRIT Project 5692, HVLSI-DPE Course, June 1991. Δπαγγελμαηική εμπειπία ζηη βιομησανία Δπεςνηηική δπαζηηπιόηηηα 1995 2001: Γηαρεηξηζηήο δηεζλώλ εξεπλεηηθώλ θαη αλαπηπμηαθώλ έξγσλ ζην ηκήκα Αλαπηπμηαθώλ Πξνγξακκάησλ ηεο ΙΝΣΡΑΚΟΜ Α. Δ, ζηηο επηζηεκνληθέο πεξηνρέο ηνπ ζρεδηαζκνύ εηδηθώλ επεμεξγαζηώλ, ησλ κεζνδνινγηώλ ζπλ-αλάπηπμεο πιηθνύ θαη ινγηζκηθνύ, ησλ ελζσκαησκέλσλ ζπζηεκάησλ, θαη ηνπ ινγηζκηθνύ πξαγκαηηθνύ ρξόλνπ. εκαληηθόηεξα έξγα: ΔΚΒΑΝ-476 «Βηνκεραληθά Πξντόληα Μηθξνειεθηξνληθήο Hellenic Radio Link 15 GHz», ESPRIT-20287 "ASPIS" project «Development of a GSM/DECT baseband processor», ESPRIT-24129 "CODAC" project «Hardware-software co-design using the CoWare tools», ESPRIT-27874 "OMEN" θαη ESPRIT-29251 "ARMOR" projects «RTOS optimized for mobile communications», 2001 2003: Τπεύζπλνο ηεο πεξηνρήο ινγηζκηθνύ πξαγκαηηθνύ ρξόλνπ ζην ηκήκα Αλαπηπμηαθώλ Πξνγξακκάησλ ηεο ΙΝΣΡΑΚΟΜ Α. Δ. εκαληηθόηεξα έξγα: Wireless LAN Hiperlan/2 and 802.11a SoC επεμεξγαζηήο, ην IST 30093 EASY, «Energy-Aware System-on-chip design of the HIPERLAN/2 standard» θαη ην IST 30049 ADRIATIC, «Advanced Methodology for Designing Reconfηgurable SoC and Application-Targeted IP-entities in wireless Communications» 2003 2006: Τπεύζπλνο αλαπηπμηαθήο νκάδαο ινγηζκηθνύ ελζσκαησκέλσλ ζπζηεκάησλ ζηελ ηξαηεγηθή Δπηρεηξεκαηηθή Μνλάδα ησλ Γηθηύσλ Πνιιαπιώλ Τπεξεζηώλ ηεο ΙΝΣΡΑΚΟΜ Α. Δ όπνπ ζπκκεηείρε ζηελ αλάπηπμε ηνπ πξντόληνο FS-CDN «Full Service Content Delivery Network». 2007 2011: Δπίθνπξνο θαζεγεηήο ηνπ Athens Information Technology Center of Excellence (AIT), ππεύζπλνο ηνπ εξγαζηεξίνπ Δλζσκαησκέλσλ πζηεκάησλ θαη

Λνγηζκηθνύ Πξαγκαηηθνύ Υξόλνπ, επηθεθαιήο ηνπ ηνκέα «Embedded Systems and High Performance Computer Architectures». πκκεηνρή ζε εξεπλεηηθά θαη αλαπηπμηαθά πξνγξάκκαηα ηνπ ηδξύκαηνο, θαζώο θαη ζηελ ζύληαμε πξνηάζεσλ επί εξεπλεηηθώλ έξγσλ, ζηηο πεξηνρέο ηνπ Λνγηζκηθνύ Δλζσκαησκέλσλ πζηεκάησλ Αηζζεηήξσλ (PELICAN People and Event, Location & Identification via Cooperative Ad-hoc Networks, MOCCA Modular self-organizing networks based on location and Context Awareness ) θαη Αξρηηεθηνληθήο θαη Λνγηζκηθνύ Πνιύ-ππξεληθώλ Δπεμεξγαζηώλ (FLOWCHIP Data-Flow Concurrency for Multi-Core Chip Systems θαη XSPERIA Ambient Intelligent Spaces and Mixed Reality Environments ) πλνπηηθά ε βηνκεραληθή εξεπλεηηθή δξαζηεξηόηεηα είλαη ζηνπο ηνκείο ηνπ ζρεδηαζκνύ νινθιεξσκέλσλ θπθισκάησλ, ηνπ ζρεδηαζκνύ επεμεξγαζηώλ εηδηθνύ ζθνπνύ, ησλ κεζνδνινγηώλ ζπλ-αλάπηπμεο πιηθνύ θαη ινγηζκηθνύ, ηεο αλάπηπμεο ινγηζκηθνύ πξαγκαηηθνύ ρξόλνπ, ηεο αλάπηπμεο ελζσκαησκέλσλ ζπζηεκάησλ θαη ζπζηεκάησλ δηθηύσλ θαη ηειεπηθνηλσληώλ. Δπαγγελμαηική εμπειπία - Δκπαιδεςηική δπαζηηπιόηηηα 2002 2006: πλεξγαδόκελνο Δπίθνπξνο Καζεγεηήο ζην Athens Information Technology Center of Excellence (AIT), ππεύζπλνο ηνπ εξγαζηεξίνπ Δλζσκαησκέλσλ πζηεκάησλ θαη Λνγηζκηθνύ Πξαγκαηηθνύ Υξόλνπ 2007 2011: Δπίθνπξνο Καζεγεηήο ζην Athens Information Technology Center of Excellence (AIT), ππεύζπλνο ηνπ εξγαζηεξίνπ Δλζσκαησκέλσλ πζηεκάησλ θαη Λνγηζκηθνύ Πξαγκαηηθνύ Υξόλνπ, επηθεθαιήο ηνπ ηνκέα «Embedded Systems and High Performance Computer Architectures» To Athens Information Technology Center of Excellence (AIT) είλαη κε θεξδνζθνπηθό ίδξπκα, πνπ ηδξύζεθε ην 2002 από ηνλ όκηιν εηαηξηώλ INTRACOM, κε ζηόρν ηελ κεηαπηπρηαθή εθπαίδεπζε θαη ηελ έξεπλα ζηνπο ηνκείο ησλ ηειεπηθνηλσληώλ θαη ζπζηεκάησλ πιεξνθνξηθήο. Πλήπη μαθήμαηα: AIT01c/CMU18-349 Introduction to Embedded Real-Time Systems (graduate-level course), Athens Information Technology / Carnegie Mellon University AIT01c/CMU18-342 Fundamentals of Embedded Systems (graduate-level course), Athens Information Technology / Carnegie Mellon University AIT36c Microprocessors and Embedded Systems (graduate-level course), Athens Information Technology Διεύθςνζη επγαζηηπίος Ενζωμαηωμένων ςζηημάηων και Λογιζμικού Ππαγμαηικού Υπόνος (2002-2011): εμινάπια: 4/2003: Co-Instructor (with H. Carathanasis),"Introduction to Embedded Systems", part of a Short Course on Advanced Circuits and Systems for Telecom and Multimedia Applications, organized in the framework of the EU/IST-ANTITESYS Project.

2011 ζήμεπα: Καζεγεηήο Δθαξκνγώλ ζην Σκήκα Ηιεθηξνληθήο, ΣΔΙ Πεηξαηά, ζην Σνκέα Δπηθνηλσληώλ θαη Γηθηύσλ Θεωπηηικά μαθήμαηα: «ρεδηαζκόο Λνγηθώλ Κπθισκάησλ» «Γνκεκέλνο Πξνγξακκαηηζκόο» «Αληηθεηκελνζηξαθήο Πξνγξακκαηηζκόο» Επγαζηηπιακά μαθήμαηα: «Γίθηπα Η/Τ» «Ηιέθηξνληθά ΙΙ» «ρεδηαζκόο Φεθηαθώλ πζηεκάησλ» «ηνραζηηθά ήκαηα θαη πζηήκαηα» «Σειεπηθνηλσληαθά πζηήκαηα» «Μεηξήζεηο» «Ηιεθηξνληθέο Μεηξήζεηο,, Αηζζεηήξηα θαη Ηιεθηξνκαγλεηηθή πκβαηόηεηα» «Γνκεκέλνο Πξνγξακκαηηζκόο» «Αληηθεηκελνζηξαθήο Πξνγξακκαηηζκόο» «Μηθξνειεθηξνληθή -VLSI» 2011 ζήμεπα: Καζεγεηήο ζην κεηαπηπρηαθό πξόγξακκα «Σερλνινγίεο ηεο Πιεξνθνξίαο θαη ηεο Δπηθνηλσλίαο γηα ηελ Δθπαίδεπζε» (ΣΔΑΠΗ) ζε ζπλεξγαζία κε ηα ηκήκαηα: Δπηθνηλσλίαο θαη Μέζσλ Μαδηθήο Δλεκέξσζεο ηνπ Παλεπηζηεκίνπ Αζελώλ, Αξρηηεθηόλσλ Μεραληθώλ ηνπ Παλεπηζηεκίνπ Θεζζαιίαο Μαθήμαηα: «ςζηήμαηα ηλεκηπονικήρ μάθηζηρ και ηεσνολογίερ ηηλε-εκπαίδεςζηρ» «Ειζαγωγή ζηιρ ζύγσπονερ ηεσνικέρ και πλαηθόπμερ ππογπαμμαηιζμού» Δπεςνηηική δπαζηηπιόηηηα 2011 ζήμεπα: πκκεηνρή ζην έξγν: FP7 SENS-ERA Strengthening Sensor Research Links between the Georgia Technical University and European Research Area Τπνβνιή πξνηάζεσλ ζηα πιαίζηα ησλ FP7, ΓΓΔΣ ΤΝΔΡΓΑΙΑ, HORIZON 2020 Γημοζιεύζειρ ζε διεθνή πεπιοδικά: J1. O. Koufopavlou, D. E. Metafas, and C. E. Goutis "Architectures and VLSI module generator for expressing digital signals in decibels," International Journal of Electronics, Vol. 71, No. 2, pp. 297-307, 1991. J2. D. E. Metafas and C. E. Goutis "A DSP processor with a powerful set of elementary arithmetic operations based on CORDIC and CCM algorithms," Journal of Microprocessing and Microprogramming, No. 30, pp. 51-58, 1990. J3. D. E. Metafas, S. S. Nikolaidis, and C. E. Goutis "Real-time Cepstrum computation based on an advanced CORDIC processor", Journal of Microprocessing and Microprogramming., No. 37, pp. 57-60, 1993 J4. D. E. Metafas and C. E. Goutis "A floating-point advanced CORDIC processor," Journal of VLSI and Signal Processing (Elsevier), 10 (1995), pp. 53-65, 1995. J5. D. E. Metafas, E. Mariatos, S. S. Nikolaidis, and C. E. Goutis "Implementation of Given's Rotation processors for DSP real-time applications," Journal of Microprocessing and Microprogramming, No. 38, pp. 351-357, 1993.

J6. S. L. Horianopoulos, D. E. Metafas, C. E. Goutis, and T. Deliyannis "A VLSI Synthesis Tool for complementary output delta modulation FIR filters," Journal of Microprocessing and Microprogramming, No. 34, pp. 139-142, 1992. J7. G. P. Economou, S. S. Nikolaidis, D. E. Metafas, and C. E. Goutis "Development of a Technology Independent Library for ASIC design," Journal of Microprocessing and Microprogramming, No. 39, pp.241-244, 1993. J8. L. Bisdounis, D. E. Metafas, A. M. Maras, C. Mavridis "VLSI Implementation of Digit- Serial Arithmetic Modules," Journal of Microprocessing and Microprogramming, No. 39, pp. 251-254, 1993. J9. H. C. Karathanasis, C. N. Dre, D. E. Metafas and S. V. Blionas "Designing a DSP for DECT and GSM/DCS1800 baseband processing," Real Time magazine, 96/3, pp. 22-31, 1996. J10. C. Drosos, M. Zayadine, D. Metafas, and H. Thielemans, "Embedded real-time communication protocol development using SDL for ARM microprocessor," Dedicated Systems Magazine, Jan. 2001. J11. S. Blionas, K. Masselos, C. Dre, C. Drosos, F. Ieromnimon, D. Metafas, T. Pagonis, A. Pneymatikakis, A. Tatsaki, T. Trimis, A. Vontzalidis Prototyping of a 5 GHz WLAN Reconfigurable System-on-Chip, IEICE Trans. Inf. & Syst., Vol.E86-D, No. 5 May 2003, pp. 901-909. J12. L. Bisdounis, C. Dre, S. Blionas, D. Metafas, A. Tatsaki, F. Ieromnimon, E. Macii, Ph. Rouser, R. Zafalon and L. Benini, "Low-Power system-on-chip architecture for Wireless LANs," IEE Proc. Computers and Digital Techniques, vol. 151, no. 1, pp. 2-15, Jan. 2004. J13. C. Drosos, D. Metafas, S. Blionas, and G. Papadopoulos, "Rapid prototyping of a wireless LAN implementation using a UML-based system design methodology," IEICE Trans. Inf. & Syst., Vol. E87-D, No.8, Aug. 2004, pp. 2058-2069. J14. C. Drosos, L. Bisdounis, D. Metafas, S. Blionas, A. Tatsaki, G. Papadopoulos, Hardware-software design and validation framework for wireless LAN modems, IEE Proceedings Computers and Digital Techniques, vol. 151, no. 3, pp. 173-182, May 2004. J15. C. Drosos, C. Dre, D. Metafas, D. Soudris, S. Blionas, The low power analogue and digital baseband processing parts of a novel multimode DECT/GSM/DCS1800 terminal, Microelectronics Journal (Elsevier), Vol. 35, Issue 7, pp. 609 620, July 2004. Κεθάλαια βιβλίων: Β1. H. C. Karathanasis, C. N. Dre, D. E. Metafas and S. V. Blionas "On the design of a Baseband Processor for DECT and GSM/DCS1800," Embedded Microprocessor Systems (Book), pp. 453-462, IOS Press, 1996. Γημοζιεύζειρ ζε διεθνή ζςνέδπια: C1. D. E. Metafas and C. E. Goutis "A floating point pipeline CORDIC processor with extended operation set," Proc. of IEEE International Symposium on Circuits and Systems (ISCAS) 1991, pp. 3066-3069, 1991. C2. D. E. Metafas, G. Krikis, and C. E. Goutis "VLSI design of an 8-bit fixed-point CORDIC processor with extended operation set," Proc. of EUROASIC Conference 1991, pp. 158-161, 1991. C3. D. Soudris, M. Birbas, O. Koufopavlou, D. Metafas, S. Nikolaidis, C. Goutis, and S. Theodoridis "All-digital spectrum analyser based on a parallel algorithm," Proc. MELECON Conference 1991, pp. 408-411, 1991. C4. S. L. Horianopoulos, D. E. Metafas, C. E. Goutis, and T. Deliyannis "A Delta modulation FIR filter High Level Synthesis Tool," Proc. of Fourth ISMM International Conference on Parallel and Distributed Computing and Systems (PDCS) 1991, pp. 95-99, 1991.

C5. S. S. Nikolaidis, D. E. Metafas, and C. E. Goutis "CORDIC based pipeline architecture of all-pass filters," Proc. of IEEE International Symposium on Circuits and Systems (ISCAS), pp. 1917-1920, 1993. C6. E. P. Mariatos, D. E. Metafas, J. A. Hallas and C. E. Goutis "A fast DCT processor based on special purpose CORDIC rotators," Proc. of IEEE International Symposium on Circuits and Systems (ISCAS) 1994, pp. 271-274, 1994. C7. D. E. Metafas, H. C. Karathanasis and S. V. Blionas "Industrial approach in design methodologies for mobile communications systems," Proceedings 7th IEEE Int. Workshop on Rapid System Prototyping, pp. 122-126, 1996. C8. F. Ieromnimon, C. Dre, D. Metafas, C. Drosos, V. Koratzinos, A. Alexopoulou, S. Blionas, "On the Integration of Diverse Testing Strategies in a Low-Power Processor," Design, Automation and Test in Europe Conference 2000, (DATE 2000), Paris, France, March 2000. C9. C. Drosos, M. Zayadine and D. Metafas, "Real-Time Communication Protocol Development Using SDL for an Embedded System On Chip Based on ARM Microcontroller," Proc. 13th Euromicro Conference on Real-Time Systems, pp. 89-94, Delft, Netherlands, June 2001. C10. C. Drosos, C. Dre, D. Metafas, D. Soudris and S. Blionas, "The Low Power Baseband Processing Parts of a Novel Dual Mode Dect/Gsm Terminal," 8th IEEE International Conference on Electronics, Circuits and Systems (ICECS 2001), Malta, September 2001. C11. S. Blionas, K. Masselos, C. Dre, C. Drosos, F. Ieromnimon, T. Pagonis, A. Pneymatikakis, A. Tatsaki, T. Trimis, A. Vontzalidis and D. Metafas "A HIPERLAN/2 - IEEE 802.11a Reconfigurable System-on-Chip," 2002 International Conference on Field Programmable Logic and Applications, (Montpellier, France), Lecture Notes on Computer Science 2438, Springer-Verlag, Berlin Heidelberg, pp. 1080-1083, September 2002. C12. S. Blionas, K. Masselos, C. Dre, F. Ieromnimon, T. Pagonis, A. Pneymatikakis, A. Tatsaki, T. Trimis, A. Vontzalidis and D. Metafas, "Design Story: A Hiperlan2/IEEE802.11x Reconfigurable SoC for indoor WLANs and outdoor wireless links. A pilot project for the future generation configurable wireless communications products," Workshop on Heterogeneous Reconfigurable Systems on Chip, Chances, Application, Trends, April 2002. C13. C. Drosos, L. Bisdounis, D. Metafas, S. Blionas, A. Tatsaki, A Multi-Level Validation Methodology for Wireless Network Applications, Integrated Circuit and System Design: Power and Timing Modeling, Optimization and Simulation (Book, proceedings of 14 th international workshop on Power and Timing Optimization and Simulation, PATMOS 2004), pp. 332 341, Springer, 2004 C14. C. Drosos, D. Metafas and G. Papadopoulos, A UML-Based Methodology for the System Design of a Wireless LAN Prototype, 7 th IEEE International Symposium on Objectoriented Real-time distributed Computing (ISORC 2004), pp. 45-51, May 2004. C15. V. Menkovski, D. Metafas, AI Model for Computer games based on CBR and AI planning, 3rd International Conf. on Digital Interactive Media in Entertainment and Arts (DIMEA 2008), pp. 295-302, Sep. 2008. C16. Th. Karachristos, D. Apostolatos, D. Metafas, A Real-Time Streaming Games-on- Demand System, 3rd International Conf. on Digital Interactive Media in Entertainment and Arts (DIMEA 2008), pp. 51-56, Sep. 2008. C17. S.S. Nikolaidis, D.E. Metafas CORDIC versus conventional logic for realisation of normalised lattice all-pass filters, IEEE Conf. on Electronics, Circuits, and Systems, 1996. ICECS'96, pp. 538-541, Oct. 1996 C18. V. Choleva, L. Koutsikos, S. Zourelidis, V. Filis, D. Metafas, C. Patrikakis Safer Internet: Enhancing Good Practices on the Internet through Games Based Learning for Greek Elementary School Students, 7th European Conference on Games Based Learning ECGBL 2013, Oct. 2013 Porto, Portugal.

Παποςζιάζειρ ζε διεθνή ζςνέδπια: CP01. T. Papateodoru, D. Metafas, B. Meparishvili, G. Goderdzishvili, "A Virtual Processor for the Security of MSP430 Equipped Sensor Boards", International Scientific Conference era-7, Athens, Sep. 2012 CP02. D. Goustouridis, E. Kyriakis-Bitzaros, D. Metafas, B. Meparishvili, G. Goderdzishvili, "Non-linear methods applied in sensor networks for environmental monitoring", International Scientific Conference era-7, Athens, Sep. 2012 CP03. D. Metafas, M. Rangoussi, B. Meparishvili, G. Goderdzishvili Dynamic Applications on Complex Distributed Systems and Machine Learning algorithms, International Conference on Nanosensory Systems and Quantum Sensory Materials, Georgia, Jun. 2013 Αναθοπέρ (ζύμθωνα με ηο Google Scholar): Citations 139, h-index 8 http://scholar.google.com.tr/citations?user=2cjinrgaaaaj

ςνοπηική πεπιγπαθή κςπιόηεπων επεςνηηικών δπαζηηπιοηήηων σεδιαζμόρ και ανάπηςξη ενόρ ειδικού επεξεπγαζηή κινηηήρ ςποδιαζηολήρ για εθαπμογέρ επεξεπγαζίαρ ζήμαηορ (ph.d. thesis) ηα πιαίζηα απηήο ηεο δξαζηεξηόηεηαο επηηεύρζεθε ε πινπνίεζε ελόο επεμεξγαζηή ζεκάησλ κε πνιύ ηζρπξό ζύλνιν αξηζκεηηθώλ ζπλαξηήζεσλ (sin, cos, tan, arctan, circular rotation and vectoring, sinh, cosh, tanh, arctanh, hyperbolic rotation and vectoring, square root, logarithm, exponential όπσο θαη addition, multiplication και division). Η αξρηηεθηνληθή ηνπ επεμεξγαζηή βαζίζηεθε ζηνπο αιγνξίζκνπο ππνινγηζκνύ coordinate rotation digital computer (CORDIC) θαη convergence computing method (CCM) θαη ήηαλ πιήξσο παξάιιειε θαη νκόρεηξε (pipeline). Ο επεμεξγαζηήο πνπ θαηαζθεπάζηεθε από ηελ ES2 απνηεινύζε έλα ζεκαληηθό ζηνηρείν γηα πνιπ-ππξεληθά ζπζηήκαηα επεμεξγαζίαο ζεκάησλ. σεδιαζμόρ και ανάπηςξη ενόρ επεξεπγαζηή κινηηήρ ηηλεθωνίαρ DECT/GSM (ESPRIT/IST επεςνηηικά έπγα ASPIS, ARMOR, OMEN, CODAC κ.α.) Αληηθείκελν ηεο νκάδαο ηεο νπνίαο είρε ηελ επζύλε, ήηαλ: α) ν ζπλ-ζρεδηαζκόο ινγηζκηθνύ θαη πιηθνύ, θαη β) ε αλάπηπμε ηνπ ινγηζκηθνύ πξαγκαηηθνύ ρξόλνπ. ηα πιαίζηα απηήο ηεο δξαζηεξηόηεηαο αλαπηύρζεθε κηα πξσηόηππε κεζνδνινγία ζπλ-αλάπηπμεο ινγηζκηθνύ θαη πιηθνύ, ε νπνία εθαξκόζηεθε κε επηηπρία ζηνλ ζρεδηαζκό ηνπ επεμεξγαζηή θαη ηνπ ζπζηεκηθνύ επηπέδνπ ινγηζκηθνύ ηνπ. Η κεζνδνινγία δηαζύλδεζε θαη ππνζηήξημε CASE tools ινγηζκηθνύ (Telelogic SDL tools) κε πξσηόηππα εξγαιεία κνληεινπνίεζεο επεμεξγαζηή θαη CAD tools ζρεδηαζκνύ θαη ζύλζεζεο ηνπ πιηθνύ (Mentor Graphics). Πξντόλ ηεο κεζνδνινγίαο απηήο ήηαλ ε αξρηηεθηνληθή ηνπ επεμεξγαζηή θαη ηνπ ζπζηεκηθνύ ινγηζκηθνύ ηνπ. Η αλάπηπμε ηνπ ινγηζκηθνύ πξαγκαηηθνύ ρξόλνπ έγηλε παξάιιεια κε ηελ έξεπλα επί ελόο θαηάιιεινπ Λεηηνπξγηθνύ πζηήκαηνο Πξαγκαηηθνύ Υξόλνπ θαη βαζίζηεθε ζε απηό. σεδιαζμόρ και ανάπηςξη ενόρ Wireless LAN επεξεπγαζηή (IST επεςνηηικά έπγα EASY, ADRIATIC κ.α.) Αληηθείκελν ηεο νκάδαο ηεο νπνίαο είρε ηελ επζύλε ήηαλ: α) ν ζπλ-ζρεδηαζκόο ινγηζκηθνύ θαη πιηθνύ, θαη β) ε αλάπηπμε ηνπ ινγηζκηθνύ πξαγκαηηθνύ ρξόλνπ. ηα πιαίζηα απηήο ηεο δξαζηεξηόηεηαο αλαπηύμακε πεξαηηέξσ ηελ κεζνδνινγία ζπλ-αλάπηπμεο ινγηζκηθνύ θαη πιηθνύ θαη πεηύρακε λα νινθιεξώζνπκε ηελ κεζνδνινγία βαζηζκέλε ζηελ UML-RT (Rational Rose CASE tools). Η αξρηηεθηνληθή ηνπ επεμεξγαζηή πνπ πινπνηήζεθε βαζίζηεθε ζε 2 ππξήλεο ARM. Η αλάπηπμε ηνπ ινγηζκηθνύ πξαγκαηηθνύ ρξόλνπ έγηλε επί ηνπ ιεηηνπξγηθνύ ζπζηήκαηνο VxWorks. ςμμεηοσή ζηην ανάπηςξη ηος FS-CDN πποϊόνηορ Σν FS-CDN είλαη έλα θαηλνηόκν πξντόλ Triple-Play δηθηύνπ (ηειεθσλία, δεδνκέλα, ηειεόξαζε over IP). Αληηθείκελν ηεο νκάδαο ηεο νπνίαο είρε ηελ επζύλε ήηαλ ε αλάπηπμε ηνπ ζπζηήκαηνο πξνζαξκνγήο θαη ειέγρνπ ησλ DSLAMs πξνθεηκέλνπ λα επηηπγράλεηαη ην quality of service θαη ε αλάπηπμε ηεο δηεπαθήο ηνπ ζπζηήκαηνο κε ηνπο video-servers. Σν ζύζηεκα ρξεζηκνπνηείηαη πιένλ από ηειεπηθνηλσληαθνύο νξγαληζκνύο ησλ ΗΠΑ, ηνπ Καλαδά, ηεο εξβίαο θ.α., πξνζθέξνληαο ζηνπο ζπλδξνκεηέο ηνπ triple-play ππεξεζίεο. Επεςνηηικέρ δπαζηηπιόηηηερ και πποηάζειρ για διεθνή επεςνηηικά έπγα ζηα πλαίζια ηος FP7 (European Commission 7 th Framework Programme): PELICAN People and Event, Location & Identification via Cooperative Ad-hoc Networks, MOCCA Modular self-organizing networks based on location and Context Awareness, FLOWCHIP Data-Flow Concurrency for Multi-Core Chip Systems, XSPERIA Ambient Intelligent Spaces and Mixed Reality Environments, ACT Assisted environment for Creativity in Transmedia, SURFING Smart, multi-purpose and efficient ship-shore communications grid

Επεςνηηικέρ δπαζηηπιόηηηερ και πποηάζειρ ζηα πλαίζια ηος ππογπάμμαηορ ηηρ ΓΓΕΣ ΤΝΕΡΓΑΙΑ-2011: Empowering School Teachers with Easy-to-Use Authoring Tools for Educational Games