Αρχιτεκτονική υπολογιστών

Σχετικά έγγραφα
Αρχιτεκτονική υπολογιστών

ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ. ΚΕΦΑΛΑΙΟ 4ο ΜΝΗΜΕΣ. (c) Αμπατζόγλου Γιάννης, Ηλεκτρονικός Μηχανικός, καθηγητής ΠΕ17

Μνήμη και Προγραμματίσιμη Λογική

ΣΤΑΤΙΚΕΣ ΚΑΙ ΔΥΝΑΜΙΚΕΣ ΜΝΗΜΕΣ ΤΥΧΑΙΑΣ ΠΡΟΣΠΕΛΑΣΗΣ (Static and Dynamic RAMs). ΔΙΑΡΘΡΩΣΗ ΤΟΥ ΜΑΘΗΜΑΤΟΣ ΘΕΜΑΤΙΚΕΣ ΕΝΟΤΗΤΕΣ

Ψηφιακή Λογική Σχεδίαση

Με τον όρο μνήμη αναφερόμαστε στα μέσα που χρησιμοποιούνται για την αποθήκευση προγραμμάτων και δεδομένων σε έναν υπολογιστή ή άλλη ψηφιακή

- Εισαγωγή - Επίπεδα μνήμης - Ολοκληρωμένα κυκλώματα μνήμης - Συσκευασίες μνήμης προσωπικών υπολογιστών

.Λιούπης. Ψηφιακά Ηλεκτρονικά - Ηµιαγωγικές Μνήµες 1

Δομή Ηλεκτρονικού υπολογιστή

Τεχνολογίες Κύριας Μνήμης

Τμήμα Οικιακής Οικονομίας και Οικολογίας. Οργάνωση Υπολογιστών

i Στα σύγχρονα συστήματα η κύρια μνήμη δεν συνδέεται απευθείας με τον επεξεργαστή

Ηλεκτρονικοί Υπολογιστές Δ Εξάμηνο

Το εσωτερικό ενός PC. Τεχνολογία Η/Υ & Πληροφοριών - 05 Κεντρική μονάδα Χουρδάκης Μανόλης

Τμήμα Χρηματοοικονομικής & Ελεγκτικής ΤΕΙ Ηπείρου Παράρτημα Πρέβεζας. Πληροφορική Ι. Μάθημα 5 ο Οργάνωση Υπολογιστών. Δρ.

ΤΙΤΛΟΣ ΕΡΓΑΣΙΑΣ ΚΑΤΑΓΡΑΦΗ ΗΛΕΚΤΡΟΝΙΚΟΥ ΥΛΙΚΟΥ ΚΑΙ ΔΙΑΥΛΩΝ ΕΠΙΚΟΙΝΩΝΙΑΣ

Οργάνωση Υπολογιστών (ΙI)

5 η Θεµατική Ενότητα : Μνήµη & Προγραµµατιζόµενη Λογική. Επιµέλεια διαφανειών: Χρ. Καβουσιανός

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2013

ΕΙ Η ΜΝΗΜΩΝ ΠΤΥΤΙΚΕΣ ΜΗ ΠΤΥΤΙΚΕΣ

Εισαγωγή στην επιστήμη των υπολογιστών. Υλικό Υπολογιστών Κεφάλαιο 5ο Οργάνωση υπολογιστών

Κύρια & Περιφερειακή Μνήµη

ΕΙΣΑΓΩΓΗ ΣΤΟΥΣ ΥΠΟΛΟΓΙΣΤΕΣ

Εισαγωγή στην επιστήµη των υπολογιστών. Υλικό Υπολογιστών Κεφάλαιο 5ο Οργάνωση υπολογιστών

Ψηφιακή Σχεδίαση Ενότητα 11:

Χρ. Καβουσιανός Επίκουρος Καθηγητής

ΔΙΑΧΥΤΑ ΚΑΙ ΕΝΣΩΜΑΤΩΜΕΝΑ ΣΥΣΤΗΜΑΤΑ

Πανεπιστήμιο Πατρών Τμήμα Φυσικής Εργαστήριο Ηλεκτρονικής. Ψηφιακά Ηλεκτρονικά. Μονάδες Μνήμης και Διατάξεις Προγραμματιζόμενης Λογικής

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2015

ΕΙΣΑΓΩΓΗ ΣΤΗΝ ΠΛΗΡΟΦΟΡΙΚΗ

Κύρια μνήμη. Μοντέλο λειτουργίας μνήμης. Ένα τυπικό υπολογιστικό σύστημα σήμερα. Οργάνωση Υπολογιστών (ΙI)

Μελλοντικές Κατευθύνσεις

Ποια πρόταση είναι αληθής για τον Μ/Ε 8088: Είναι Μ/Ε 16bit, LSI, 40 pins, 20 γραμμές διευθύνσεων, 8 γραμμές δεδομένων

Εισαγωγή στην Επιστήμη των Υπολογιστών

Τεχνολογία μνημών Ημιαγωγικές μνήμες Μνήμες που προσπελαύνονται με διευθύνσεις:

ιεύθυνση Λέξης Ερµηνεία Περιεχοµένου Λέξης ιεύθυνση Λέξης b7 b6 b5 b4 b3 b2 b1 b0

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2014

Υπάρχουν δύο τύποι μνήμης, η μνήμη τυχαίας προσπέλασης (Random Access Memory RAM) και η μνήμη ανάγνωσης-μόνο (Read-Only Memory ROM).

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2008

Αρχιτεκτονική υπολογιστών

Ελληνική Δημοκρατία Τεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου. Πληροφορική Ι. Ενότητα 5 : Οργάνωση Υπολογιστών. Δρ. Γκόγκος Χρήστος

Κεφάλαιο 7 Ιεραρχία Μνήμης (Memory Hierarchy)

ΣΥΣΚΕΥΕΣ ΑΠΟΘΗΚΕΥΣΗΣ (ΜΝΗΜΗ)

ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΥΠΡΟΥ ΤΜΗΜΑ ΠΛΗΡΟΦΟΡΙΚΗΣ

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2012

Το «κλειστό» σύστημα. Ανοικτές επικοινωνίες... Εισαγωγή στην Τεχνολογία της Πληροφορικής. Εισαγωγή στην τεχνολογία της πληροφορικής

Ηλεκτρονικός Υπολογιστής

ΟΡΓΑΝΩΣΗ ΚΑΙ ΣΧΕΔΙΑΣΗ Η/Υ

Αρχιτεκτονική υπολογιστών

Κεφάλαιο 12 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab. Μνήμες 2

Αρχιτεκτονική-ΙI Ενότητα 4 :

DOUBLE DATA RATE (DDR) DRAM CONTROLLER

ΚΕΦΑΛΑΙΟ 1 ΥΛΙΚΟ ΥΠΟΛΟΓΙΣΤΩΝ

[ΚΑΤΑΓΡΑΦΗ ΗΛΕΚΤΡΟΝΙΚΟΥ ΥΛΙΚΟΥ ΚΑΙ ΔΙΑΥΛΩΝ ΕΠΙΚΟΙΝΩΝΙΑΣ]

ΗΛΕΚΤΡΟΝΙΚΟΙ ΥΠΟΛΟΓΙΣΤΕΣ

Αρχιτεκτονική υπολογιστών

ΘΕΜΑ : ΗΛΕΚΤΡΟΝΙΚΗ ΜΝΗΜΗ ΚΑΙ ΜΙΚΡΟΕΛΕΓΚΤΕΣ. ΔΙΑΡΚΕΙΑ: 1 περίοδος

Ιόνιο Πανεπιστήμιο Τμήμα Πληροφορικής Αρχιτεκτονική Υπολογιστών Κρυφές Μνήμες. (οργάνωση, λειτουργία και απόδοση)

Κεφάλαιο 1.6: Συσκευές αποθήκευσης

Μικροεπεξεργαστές. Σημειώσεις Μαθήματος Υπεύθυνος: Δρ Άρης Παπακώστας,

«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο

Ψηφιακά Κυκλώματα (2 ο μέρος) ΜΥΥ-106 Εισαγωγή στους Η/Υ και στην Πληροφορική

Η ιεραρχία της μνήμης

1.4 Κατάταξη των υπολογιστών

Μνήμες RAM. Διάλεξη 12

ΗΜΥ 210 ΣΧΕΔΙΑΣΜΟΣ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ. Χειµερινό Εξάµηνο 2016 ΔΙΑΛΕΞΗ 17: Αναδιατασσόµενη Λογική Προγραµµατιζόµενο Υλικό

Η Μνήμη RAM. Τι Είναι η Μνήμη RAM. Τα Βασικά για τη RAM

Ενότητα 4. Εισαγωγή στην Πληροφορική. Αναπαράσταση δεδοµένων. Αναπαράσταση πληροφορίας. υαδικοί αριθµοί. Χειµερινό Εξάµηνο

Αναλυτικά Περιεχόμενα

ΤΟ ΕΣΩΤΕΡΙΚΟ ΤΟΥ ΥΠΟΛΟΓΙΣΤΗ

ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ ΚΑΡΑΓΚΙΑΟΥΡΗΣ ΝΙΚΟΛΑΟΣ

Μάθημα 8: Διαχείριση Μνήμης

Μικροεπεξεργαστές - Μικροελεγκτές Ψηφιακά Συστήματα

Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI II

Αρχιτεκτονική υπολογιστών

Αρχιτεκτονική υπολογιστών

Υπολογιστές Ι. Άδειες Χρήσης. Εισαγωγή. Διδάσκοντες: Αν. Καθ. Δ. Παπαγεωργίου, Αν. Καθ. Ε. Λοιδωρίκης

Ενσωµατωµένα Υπολογιστικά Συστήµατα (Embedded Computer Systems)

HY330 Ψηφιακά Κυκλώματα - Εισαγωγή στα Συστήματα VLSI. Σταθερές Μνήμες Αρχιτεκτονικές Μνήμης RAM

*Ένας υπολογιστής είναι στην πραγματικότητα ένα σύστημα πολλών μερών που συνεργάζονται μεταξύ τους.

Μηχανοτρονική. Τμήμα Μηχανικών Παραγωγής και Διοίκησης 7 ο Εξάμηνο,

3. Προσωπικός Ηλεκτρονικός Υπολογιστής (Personal Computer - PC)

Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI II

Μαλούτα Θεανώ Σελίδα 1

ΠΛΗΡΟΦΟΡΙΚΗ I. 2 η ΔΙΑΛΕΞΗ Το υλικό του Υπολογιστή Hardware

Mέσα στερεάς κατάστασης

Αρχιτεκτονική Υπολογιστών

Ιεραρχία Μνήμης. Ιεραρχία μνήμης και τοπικότητα. Σκοπός της Ιεραρχίας Μνήμης. Κρυφές Μνήμες

Εισαγωγή στην πληροφορική

Εισαγωγή στην επιστήμη των υπολογιστών. Υλικό Υπολογιστών Κεφάλαιο 5 ο (Forouzan) Οργάνωση υπολογιστών

ε. Όταν διακόψουμε την τάση τροφοδοσίας μιας μνήμης ROM, τα δεδομένα της χάνονται. Μονάδες 15

ΠΛΗΡΟΦΟΡΙΚΗ. Β Γυμνασίου Σχολικό έτος

Συστήματα Μικροϋπολογιστών

Τμήμα Λογιστικής. Εισαγωγή στους Ηλεκτρονικούς Υπολογιστές. Μάθημα 8. 1 Στέργιος Παλαμάς

Αρχιτεκτονική Υπολογιστών

Αρχιτεκτονική υπολογιστών

ΕΙΣΑΓΩΓΗ ΣΤΟΥΣ ΥΠΟΛΟΓΙΣΤΕΣ. ΜΑΘΗΜΑ 4 ο ΟΡΓΑΝΩΣΗ ΤΗΣ ΜΝΗΜΗΣ ΠΕΡΙΦΕΡΕΙΑΚΗ ΜΝΗΜΗ

ΚΕΦΑΛΑΙΟ 1 Ψηφιακός Κόσμος

Σημειώσεις : Χρήστος Μουρατίδης. Κάντε κλικ για έναρξη

Αρχιτεκτονική υπολογιστών

Transcript:

1 Ελληνική Δημοκρατία Τεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου Αρχιτεκτονική υπολογιστών Ενότητα 5 : Η Εσωτερική Μνήμη Καρβούνης Ευάγγελος Τρίτη, 01/12/2015

Οι τύποι μνήμης με ημιαγωγούς 2 2

Η λειτουργία των κυττάρων μνήμης 3 3

Η κύρια μνήμη με ημιαγωγούς RAM Κατάχρηση του όρου, όλες είναι τυχαίας προσπέλασης Read/Write Πτητική Προσωρινή Αποθήκευση Στατική ή Δυναμική DRAM - SRAM 4 4

Dynamic RAM 1/2 Τα Bits αποθηκεύονται ως φορτία πυκνωτών Οι πυκνωτές εκφορτίζονται Απαιτείται επαναφόρτιση παρά την παροχή ισχύος Απλή κατασκευή Μικρότερο μέγεθος ανά bit Πιο φθηνή Ωστόσο απαιτεί μηχανισμούς ανανέωσης 5 5

Dynamic RAM 2/2 Πιο αργή Κύρια Μνήμη Ουσιαστικά αναλογική Τιμή κατωφλίου καθορίζει την τιμή 6 6

Δομή της Dynamic RAM 7 7

Λειτουργία της DRAM 1/2 Η γραμμή διεύθυνσης ενεργοποιείται κατά την ανάγνωση / εγγραφή bit Ο διακόπτης Transistor κλείνει (ροή ρεύματος) Εγγραφή Τάση στη γραμμή bit Υψηλή για 1, Χαμηλή για 0 Στη συνέχεια ενεργοποιείται η γραμμή διεύθυνσης Μεταφορά φορτίου στον πυκνωτή 8 8

Ανάγνωση Λειτουργία της DRAM 2/2 Ενεργοποίηση γραμμής διεύθυνσης Το transistor επιτρέπει τη ροή ρεύματος Το φορτίο του πυκνωτή, μέσω της γραμμής bit τροφοδοτεί έναν ενισχυτή Συγκρίνει με μια τιμή αναφοράς για 0 ή 1 Ο πυκνωτής πρέπει να επαναφορτιστεί 9 9

Η δομή της static RAM 10 1

Λειτουργία της Static RAM 1/2 Η διάταξη των Transistors προσφέρει σταθερή λογική κατάσταση Κατάσταση 1 C 1 Υψηλή τάση, C 2 Χαμηλή τάση T 1 T 4 μη αγώγιμα, T 2 T 3 αγώγιμα Κατάσταση 0 C 2 Υψηλή τάση, C 1 Χαμηλή τάση T 2 T 3 μη αγώγιμα, T 1 T 4 αγώγιμα 11 1

Λειτουργία της Static RAM 2/2 Τα transistors T 5 T 6 της γραμμής διεύθυνσης λειτουργούν σαν διακόπτης Εγγραφή Εφαρμογή τιμής στο B & της συμπληρωματικής στο B Ανάγνωση Η τιμή παρέχεται στην γραμμή B 12 1

DRAM vs SRAM Και οι δύο είναι Πτητικές Απαιτείται ηλεκτρική ισχύς για την διατήρηση των δεδομένων DRAM Απλούστερη κατασκευή, Μικρότερο Μεγαλύτερη πυκνότητα Πιο φθηνή Απαιτείται ανανέωση Μεγαλύτερες μονάδες μνήμης SRAM Γρηγορότερη Ενδιάμεση μνήμη 13 1

Read Only Memory (ROM) Μόνιμη Αποθήκευση Μη πτητική Μικροπρογραμματισμός (παρακάτω..) Βιβλιοθήκη υπορουτίνων Πρόγραμμα συστήματος (BIOS) Πίνακας συναρτήσεων 14 1

Τύποι ROM 1/2 Εγγραφή κατά την κατασκευή Πολύ ακριβή αν χρησιμοποιείται περιορισμένα Προγραμματιζόμενη ROM (PROM) Εξειδικευμένος εξοπλισμός εγγραφής Για ανάγνωση κυρίως Διαγράψιμη προγραμματιζόμενη ROM (EPROM) Διαγράφεται με UV 15 1

Τύποι ROM 2/2 Διαγράψιμη προγραμματιζόμενη ROM (EEPROM) Μεγαλύτερος χρόνος εγγραφής σε σχέση με ανάγνωση Διαγραφή ανά byte Flash memory Διαγραφή ανά τμήμα 16 1

Οργάνωση 1/2 Ένα 16Mbit chip μπορεί να οργανωθεί σαν 1M από 16 bit λέξεις Ένα «bit ανά chip» σύστημα περιέχει 16 1Mbit chip με το bit 1 της κάθε λέξης στο chip 1 κοκ 17 1

Οργάνωση 2/2 Ένα 16Mbit chip μπορεί να οργανωθεί σαν ένας πίνακας 2048 x 2048 x 4bit Μειώνεται ο αριθμός των pins διεύθυνσης Πολυπλεξία γραμμών και στηλών διεύθυνσης 11 pins για διευθύνσεις (2 11 =2048) Προσθέτοντας ένα pin διπλασιάζεται το εύρος των τιμών αρά έχω χωρητικότητα επί x4 18 1

Ανανέωση Περιλαμβάνεται κύκλωμα ανανέωσης στο chip Απενεργοποίηση chip Μέτρηση σειρών Ανάγνωση και επενεγγραφή Απαιτεί χρόνο Μειώνει την απόδοση 19 1

Τυπική16 Mb DRAM (4M x 4) 20 2

Συσκευασία 21 2

Οργάνωση Υπομονάδας 22 2

Οργάνωση Συστήματος 23 2

Error Correction Hard Failure Permanent defect Soft Error Random, non-destructive No permanent damage to memory Detected using Hamming error correcting code 24 2

Διόρθωση Σφαλμάτων 25 2

Προχωρημένη Οργάνωση DRAM Η βασική DRAM παραμένει η ίδια Ενισχυμένη DRAM Περιλαμβάνει μικρή SRAM SRAM διατηρεί την τελευταία γραμμή ανάγνωσης Cache DRAM Μεγαλύτερη SRAM Χρήση ως cache 26 2

Synchronous DRAM (SDRAM) 1/2 Η πρόσβαση είναι συγχρονισμένη με ένα εξωτερικό ρολόι Η διεύθυνση δίνεται στη RAM Η RAM βρίσκει τα δεδομένα (η CPU περιμένει στη συμβατική DRAM) Αφού η SDRAM μεταφέρει δεδομένα με βάση το ρολόι του συστήματος, η CPU γνωρίζει πότε τα δεδομένα θα είναι έτοιμα 27 2

Synchronous DRAM (SDRAM) 2/2 Η CPU δεν χρειάζεται να περιμένει μπορεί να κάνει κάτι άλλο Η λειτουργία ριπής επιτρέπει στην SDRAM να ετοιμάσει ένα σετ δεδομένων για αποστολή Η DDR-SDRAM αποστέλλει δεδομένα δύο φορές ανά κύκλο ρολογιού(leading & trailing edge) 28 2

IBM 64Mb SDRAM 29 2

Λειτουργία SDRAM 30 3

RAMBUS Υιοθετήθηκε από την Intel για Pentium & Itanium Κύριος Ανταγωνιστής της SDRAM Κάθετη συσκευασία Όλα τα pins σε μια πλευρά Ανταλλαγή δεδομένων μέσω 28 wires < 12 cm μήκους Ένας δίαυλος μπορεί να διευθυνσιοδοτήσει έως 320 RDRAM chips στα 1.6Gbps Ασύγχρονο πρωτόκολλο blocks 480ns χρόνος πρόσβασης Μετά 1.6 Gbps 31 3

Οργάνωση RAMBUS 32 3

3 Τέλος Ενότητας Η Εσωτερική Μνήμη