Η αντιστοιχία των παραπάνω επαφών με αυτές του διπολικού τρανζίστορ είναι (προφανώς) η εξής: S E, D C, G B.

Σχετικά έγγραφα
Η αντιστοιχία των παραπάνω επαφών με αυτές του διπολικού τρανζίστορ είναι (προφανώς) η εξής: S E, D C, G B.

Σε αντίθεση με τα διπολικά τρανζίστορ, που στηρίζουν τη λειτουργία τους σε δύο τύπους

ΗΛΕΚΤΡΟΝΙΚΑ Ι. ΚΕΦΑΛΑΙΟ 4 Ο : FET (Τρανζίστορ επίδρασης πεδίου)

ΑΝΑΛΟΓΙΚΑ ΗΛΕΚΤΡΟΝΙΚΑ

Τα τρανζίστορ επίδρασης πεδίου (FET) Σπύρος Νικολαΐδης Αναπληρωτής Καθηγητής Τομέας Ηλεκτρονικής & ΗΥ Τμήμα Φυσικής

ΗΛΕΚΤΡΟΝΙΚΗ Ι ΤΡΑΝΖΙΣΤΟΡ ΕΠΙΔΡΑΣΗΣ ΠΕΔΙΟΥ. Eλεγχος εσωτερικού ηλεκτρικού πεδίου με την εφαρμογή εξωτερικού δυναμικού στην πύλη (gate, G).

Άσκηση 7. Τρανζίστορ Επίδρασης Πεδίου Επαφής (JFET)

ΤΡΑΝΖΙΣΤΟΡΣ 1. ΟΜΗ ΚΑΙ ΑΡΧΗ ΛΕΙΤΟΥΡΓΙΑΣ ΤΟΥ ΙΠΟΛΙΚΟΥ ΤΡΑΝΖΙΣΤΟΡ

ΣΧΕΔΙΑΣΗ ΚΑΙ ΚΑΤΑΣΚΕΥΗ ΗΛΕΚΤΡΟΝΙΚΩΝ ΚΥΚΛΩΜΑΤΩΝ. Δρ. Δ. Λαμπάκης (8 η σειρά διαφανειών)

ΤΕΙ - ΧΑΛΚΙ ΑΣ 12. ΤΡΑΝΖΙΣΤΟΡ ΕΠΙ ΡΑΣΗΣ ΠΕ ΙΟΥ (FET) Tρανζίστορ στο οποίο το ρεύµα εξόδου ελέγχεται όχι από το ρεύµα αλλά από την τάση εισόδου.

Σχεδίαση Αναλογικών Κυκλωμάτων VLSI

ΣΧΕΔΙΑΣΗ ΚΑΙ ΚΑΤΑΣΚΕΥΗ ΗΛΕΚΤΡΟΝΙΚΩΝ ΚΥΚΛΩΜΑΤΩΝ. Δρ. Δ. Λαμπάκης (7 η σειρά διαφανειών)

ΗΛΕΚΤΡΟΝΙΚΗ Ι. n channel. p channel JFET

ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ ΤΕΧΝΟΛΟΓΙΑΣ MOS KAI CMOS

«Αναθεώρηση των FET Transistor»

Ηλεκτρονική Μάθημα V Τρανζίστορ επίδρασης πεδίου. Καθηγητής Αντώνιος Γαστεράτος Τμήμα Μηχανικών Παραγωγής και Διοίκησης, Δ.Π.Θ.

ΗΛΕΚΤΡΟΝΙΚΗ Ι Ενότητα 3

Ηλεκτρονική Φυσική & Οπτικοηλεκτρονική

του διπολικού τρανζίστορ

ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ ΜΙΚΡΟΗΛΕΚΤΡΟΝΙΚΗΣ

Κεφάλαιο 3. Λογικές Πύλες

ΤΡΑΝΖΙΣΤΟΡ ΕΠΙ ΡΑΣΗΣ ΠΕ ΙΟΥ (FET)

Ηλεκτρονική. Ενότητα 5: DC λειτουργία Πόλωση του διπολικού τρανζίστορ. Αγγελική Αραπογιάννη Τμήμα Πληροφορικής και Τηλεπικοινωνιών

Άσκηση Transistors επίδραση Πεδίου (JFET)

ΠΕΡΙΕΧΟΜΕΝΑ 1 ΗΜΙΑΓΩΓΙΚΗ ΙΟ ΟΣ 1

2 η ενότητα ΤΑ ΤΡΑΝΖΙΣΤΟΡ ΣΤΙΣ ΥΨΗΛΕΣ ΣΥΧΝΟΤΗΤΕΣ

2. ΔΙΠΟΛΙΚΟ ΤΡΑΝΖΙΣΤΟΡ (BIPOLAR JUNCTION TRANSISTOR BJT) και ΣΥΝΑΦΗ ΕΝΙΣΧΥΤΙΚΑ ΚΥΚΛΩΜΑΤΑ 1,2

Υ52 Σχεδίαση Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων. Δεληγιαννίδης Σταύρος Φυσικός, MsC in Microelectronic Design

Βασικές αρχές ηµιαγωγών και τρανζίστορ MOS. Εισαγωγή στην Ηλεκτρονική

Ενισχυτές με FET. Σπύρος Νικολαΐδης Καθηγητής Τομέας Ηλεκτρονικής & ΗΥ Τμήμα Φυσικής


Ερωτήσεις θεωρίας Σημειώσεις στο τρανζίστορ MOSFET

Υ60 Σχεδίαση Αναλογικών Ολοκληρωμένων Κυκλωμάτων 12: Καθρέφτες Ρεύματος και Ενισχυτές με MOSFETs

ΗΛΕΚΤΡΟΝΙΚΗ Ι. 1. Ημιαγωγική γ δίοδος Ένωση pn 2. Τρανζίστορ FET

ΗΛΕΚΤΡΟΝΙΚΗ Ι Ενότητα 4

Χαρακτηρισμός (VCVS) (VCIS) Μετατροπέας ρεύματος σε τάση (ICVS)

Τρανζίστορ διπολικής επαφής (BJT)

Πόλωση των Τρανζίστορ

Χαρακτηρισμός (VCVS) (VCIS) Μετατροπέας ρεύματος σε τάση (ICVS)

Ψηφιακά Ηλεκτρονικά. Μάθηµα 5ο.. Λιούπης

Άσκηση 5. Τρανζίστορ Διπολικής Επαφής σε συνδεσμολογία Κοινής Βάσης

ΗΛΕΚΤΡΟΝΙΚΗ Ι Ενότητα 9

Πόλωση τάξης ΑΒ με χρήση διαιρέτη τάσης

2.9 ΚΥΚΛΩΜΑΤΑ ΠΕΡΙΟΡΙΣΤΩΝ Τρανζίστορ Διπολικής Επαφής (BJT) ΚΕΦΑΛΑΙΟ 3: ΤΡΑΝΖΙΣΤΟΡ ΔΙΠΟΛΙΚΗΣ ΕΠΑΦΗΣ (BJT)...131

Περιοχή φορτίων χώρου

Περιοχή φορτίων χώρου

ΔΙΑΦΟΡΙΚΟΙ ΚΑΙ ΠΟΛΥΒΑΘΜΙΟΙ ΕΝΙΣΧΥΤΕΣ ΔΙΑΛΕΞΗ 2

ΣΧΕΔΙΑΣΗ ΚΑΙ ΚΑΤΑΣΚΕΥΗ ΗΛΕΚΤΡΟΝΙΚΩΝ ΚΥΚΛΩΜΑΤΩΝ. Δρ. Δ. Λαμπάκης (9 η σειρά διαφανειών)

ΠΕΡΙΕΧΟΜΕΝΑ ΜΕΡΟΣ ΠΡΩΤΟ ΘΕΩΡΙΑ

ΗΛΕΚΤΡΟΛΟΓΙΑ ΤΕΧΝΟΛΟΓΙΚΗΣ ΚΑΤΕΥΘΥΝΣΗΣ

Υ60 Σχεδίαση Αναλογικών Ολοκληρωμένων Κυκλωμάτων 8: Διπολικά Τρανζίστορ

Άσκηση 10 Στοιχεία ηλεκτρονικής τεχνολογίας

ΑΣΠΑΙΤΕ / Τμήμα Εκπαιδευτικών Ηλεκτρολόγων Μηχανικών & Εκπαιδευτικών Ηλεκτρονικών Μηχανικών

Σχεδίαση CMOS Ψηφιακών Ολοκληρωμένων Κυκλωμάτων

Πρόβλημα Υπολογίστε τα: VG, VGSQ, VDS, IDQ, IB, IE, IE, VC, VCE και VDS.

ρ. Λάμπρος Μπισδούνης

PWM (Pulse Width Modulation) Διαμόρφωση εύρους παλμών

ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ & ΣΥΣΤΗΜΑΤΑ

R 1. Σχ. (1) Σχ. (2)

«Ενισχυτές ενός τρανζίστορ και πολλών τρανζίστορ»

Ηλεκτρονική. Ενότητα 5: DC λειτουργία Πόλωση του διπολικού τρανζίστορ. Αγγελική Αραπογιάννη Τμήμα Πληροφορικής και Τηλεπικοινωνιών

ΚΕΦΑΛΑΙΟ 8. Η δοµή του JFET n-διαύλου φαίνεται στο σχήµα 8.1. Σχ.8.1. οµή του JFET (α) και επικρατέστερο σύµβολο για n-διαύλου (β) και p-διαύλου (γ).

ΕΝΙΣΧΥΤΕΣΜΙΑΣΒΑΘΜΙΔΑΣ ΔΙΑΛΕΞΗ 1

ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ ΜΑΘΗΜΑ ΗΛΕΚΤΡΟΝΙΚΗΣ ΤΜΗΜΑ ΜΗΧΑΝΙΚΩΝ ΠΑΡΑΓΩΓΗΣ ΚΑΙ ΔΙΟΙΚΗΣΗΣ

Ηλεκτρονική. Ενότητα 9: Τρανζίστορ Επίδρασης Πεδίου (FET) Αγγελική Αραπογιάννη Τμήμα Πληροφορικής και Τηλεπικοινωνιών

ΕΡΓΑΣΤΗΡΙΑΚΕΣ ΑΣΚΗΣΕΙΣ

ΚΕΦΑΛΑΙΟ 6. Σχ.6.1. Απλή συνδεσµολογία καθρέπτη ρεύµατος.

Αριστοτέλειο Πανεπιστήμιο Θεσσαλονίκης ΗΛΕΚΤΡΟΝΙΚΗ Ι. Ασκήσεις. Χατζόπουλος Αλκιβιάδης Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχ. Υπολογιστών Α.Π.Θ.

4. ΕΝΙΣΧΥΤΕΣ ΙΣΧΥΟΣ (ΜΕ ΔΙΠΟΛΙΚΑ ΤΡΑΝΖΙΣΤΟΡ) 1

Περιοχή φορτίων χώρου

Πόλωση των τρανζίστορ ενίσχυσης

Ηλεκτρονική Φυσική & Οπτικο-ηλεκτρονική Εισαγωγή

ΔΙΔΑΣΚΩΝ: Δρ. Στυλιανός Τσίτσος

ΑΝΑΛΟΓΙΚΑ ΗΛΕΚΤΡΟΝΙΚΑ

«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο

Ηλεκτρονική. Ενότητα: 4 Διπολικά Τρανζίστορ (BJT) Αγγελική Αραπογιάννη Τμήμα Πληροφορικής και Τηλεπικοινωνιών

ΗΛΕΚΤΡΟΝΙΚΗ Ι Ενότητα 1

Ταλαντωτές. Ηλεκτρονική Γ Τάξη Β εξάμηνο Μάρτιος 2011 Επ. Καθ. Ε. Καραγιάννη

ΤΕΙ ΠΕΙΡΑΙΑ Τµήµα Ηλεκτρονικής

ΕΡΓΑΣΤΗΡΙΟ ΗΛΕΚΤΡΟΝΙΚΗΣ

ΑΝΑΛΟΓΙΚΑ ΗΛΕΚΤΡΟΝΙΚΑ

ΤΜΗΜΑ ΗΛΕΚΤΡΟΝΙΚΩΝ ΜΗΧΑΝΙΚΩΝ

ΗΛΕΚΤΡΟΝΙΚΑ Ι. Ενότητα 4: Ενισχυτής κοινού εκπομπού. Επ. Καθηγητής Γαύρος Κωνσταντίνος ΤΜΗΜΑ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ ΤΕ

Ηλεκτρονικά Ισχύος. ίοδος

Υ52 Σχεδίαση Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων. Δεληγιαννίδης Σταύρος Φυσικός, MsC in Microelectronic Design

ΤΙ ΕΙΝΑΙ Η ΗΛΕΚΤΡΟΝΙΚΗ;

Κεφάλαιο 6. Κυκλώματα με διπολικό τρανζίστορ επαφής (BJT) Λειτουργία διακόπτη

ΗΜΥ 210 ΣΧΕΔΙΑΣΜΟΣ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ

Ηλεκτρονική. Ενότητα 7: Βασικές τοπολογίες ενισχυτών μιας βαθμίδας με διπολικά τρανζίστορ. Αγγελική Αραπογιάννη Τμήμα Πληροφορικής και Τηλεπικοινωνιών

ΑΠΑΝΤΗΣΕΙΣ. Σχήμα 1 Σχήμα 2 Σχήμα 3

ΒΑΣΙΚΑ ΗΛΕΚΤΡΟΝΙΚΑ ΜΙΚΡΟΗΛΕΚΤΡΟΝΙΚΗ

Ηλεκτρονική Φυσική & Οπτικοηλεκτρονική

ΕΡΓΑΣΤΗΡΙO ΗΛΕΚΤΡΟΝΙΚΗΣ ΕΡΩΤΗΣΕΙΣ

Ηλεκτρονική. Ενότητα 6: Η AC λειτουργία του διπολικού τρανζίστορ. Αγγελική Αραπογιάννη Τμήμα Πληροφορικής και Τηλεπικοινωνιών

4 η ΕΝΟΤΗΤΑ. Το MOSFET

Εισαγωγή στα κυκλώµατα CMOS 2

Περιεχόμενα. ΚΕΦΑΛΑΙΟ 1 Μοντέλα για Ενεργές Συσκευές Ολοκληρωμένου Κυκλώματος. 1.1 Εισαγωγή

ΔΗΜΟΚΡΙΤΕΙΟ ΠΑΝΕΠΙΣΤΗΜΙΟ ΘΡΑΚΗΣ ΤΜΗΜΑ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ & ΜΗΧΑΝΙΚΩΝ ΥΠΟΛΟΓΙΣΤΩΝ ΕΡΓΑΣΤΗΡΙΟ ΗΛΕΚΤΡΟΝΙΚΗΣ

Κεφάλαιο 1 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab. CMOS Κυκλώματα 2

Τρανζίστορ Φαινοµένου Πεδίου Ι

Transcript:

3. ΤΡΑΝΖΙΣΤΟΡ ΕΓΚΑΡΣΙΟΥ ΠΕΔΙΟΥ (Field Effect Transistor FET) 3.1. Γενικά Σε αντίθεση με τα διπολικά τρανζίστορ, που στηρίζουν τη λειτουργία τους σε δύο τύπους φορέων (ηλεκτρόνια και οπές), τα τρανζίστορ εγκαρσίου πεδίου (FET) στηρίζουν τη λειτουργία τους σε έναν τύπο φορέα (ηλεκτρόνια ή οπές). Ανάλογα με τη δομή τους, οι βασικοί τύποι FET είναι οι παρακάτω: Τo FET επαφής (Junction FET ή JFET). Τo FET με ημιαγώγιμο οξείδιο μετάλλου (Metal-Oxide Semiconductor FET ή MOSFET). Ανάλογα με το αν ο φορείς που δημιουργούν το ρεύμα είναι ηλεκτρόνια (σε ημιαγωγό τύπου n) ή οπές (σε ημιαγωγό τύπου p), τα FET χαρακτηρίζονται ως n-fet ή p-fet και n-mosfet ή p-mosfet. Ένα FET, ανεξάρτητα από τη δομή του, έχει τρεις (3) επαφές: Την πηγή (Source ή S) η οποία παρέχει τους ηλεκτρικούς φορείς (ηλεκτρόνια ή οπές). Τον απαγωγό (rain ή ) ο οποίος υποδέχεται τους ηλεκτρικούς φορείς (ηλεκτρόνια ή οπές). Την πύλη (Gate ή G) μέσω της οποίας ελέγχεται η λειτουργία του FET. Η αντιστοιχία των παραπάνω επαφών με αυτές του διπολικού τρανζίστορ είναι (προφανώς) η εξής: S E, C, G B. Από την άλλη πλευρά, μεταξύ των διπολικών τρανζίστορ και των FET, υπάρχουν οι παρακάτω διαφορές: Σε αντίθεση με τα διπολικά τρανζίστορ που στηρίζουν τη λειτουργία τους σε δύο τύπους φορέων (ηλεκτρόνια και οπές) τα τρανζίστορ εγκαρσίου πεδίου (FET) στηρίζουν τη λειτουργία τους σε έναν τύπο φορέα (ηλεκτρόνια ή οπές). Λόγω του παραπάνω γεγονότος, τα FET είναι πολύ πιο «γρήγορα» ως διατάξεις και μπορούν να χρησιμοποιηθούν σε υψηλότερες συχνότητες από ότι τα διπολικά τρανζίστορ. Τα FET είναι στοιχεία «ελεγχόμενα από τάση» (την τάση της πύλης) ενώ τα διπολικά τρανζίστορ είναι «ελεγχόμενα από ρεύμα» (το ρεύμα της βάσης). Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.1

Στα διπολικά τρανζίστορ, η λειτουργία στην ενεργό περιοχή προϋποθέτει ορθή πόλωση στη δίοδο βάσης-εκπομπού και ανάστροφη πόλωση στη δίοδο βάσηςσυλλέκτη. Αντίθετα, στα FET, οι αντίστοιχες δίοδοι (πύλης-πηγής και πύληςαπαγωγού) μπορεί να είναι, και οι δύο, ανάστροφα πολωμένες. 3.2. FET επαφής (Junction FET JFET) 1 3.2.1. Δομή και χαρακτηριστικές (εξόδου και μεταφοράς) Στα JFET, η πηγή (S) παρέχει ηλεκτρόνια, τα οποία, αφού περάσουν μέσα από το κανάλι που σχηματίζουν οι περιοχές p, συλλέγονται από τον απαγωγό (). Στις περισσότερες εφαρμογές οι δύο περιοχές p είναι εσωτερικά συνδεδεμένες και βρίσκονται στο ίδιο ηλεκτρικό δυναμικό (JFET απλής πύλης). Η λειτουργία της διάταξης ελέγχεται από την πύλη (G). Λόγω του ότι η πύλη G είναι ανάστροφα πολωμένη, το ρεύμα πύλης I G είναι πολύ μικρό (της τάξης των na). Έτσι, επειδή Ι S = I G +I, ισχύει ότι I S I. Όπως φαίνεται και από τη χαρακτηριστική εξόδου, το ρεύμα απαγωγού I (δηλαδή το ρεύμα μεταξύ πηγής και απαγωγού) αρχικά (και μέχρι μια τάση V S = V P που χαρακτηρίζεται ως τάση συμπίεσης) αυξάνει ανάλογα με την τάση V S (ωμική περιοχή) ενώ, στη συνέχεια, σταθεροποιείται (ενεργός περιοχή). Επιπλέον, η μέγιστη τιμή του ρεύματος Ι παρατηρείται όταν η πύλη είναι βραχυκυκλωμένη (I S,max = I SS όταν V GS = 0). 2,3 Τέλος, για (αρνητική) τάση V GS = V GS,off = V P, οι περιοχές φορτίων χώρου στις επαφές p-n αρχίζουν να εφάπτονται, το κανάλι διέλευσης φορέων κλείνει και το FET αποκόπτεται. Η χαρακτηριστική μεταφοράς δίνεται από την εξίσωση V I = I SS 1 V GS GS,off 2 1 Η ανάλυση που ακολουθεί αφορά τα n-fet (η πύλη G εφάπτεται σε περιοχή τύπου p εμβαπτισμένη σε ημιαγωγό τύπου n). 2 Επειδή το JFET λειτουργεί ακόμη και όταν είναι V GS = 0, χαρακτηρίζεται ως διάταξη κανονικά on. 3 Ο συμβολισμός Ι SS δηλώνει το ρεύμα με συμβατική φορά από τον απαγωγό () προς την πηγή (S) με βραχυκυκλωμένη (Short-circuited) πύλη. Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.2

V GG G p n p V Κανάλι διέλευσης φορέων (e) I S I SS V GS = 0 (βραχυκυκλωμένη πύλη) I /I SS V GS = 1 V V GS = V GS,off = V P V GS /V GS,off V P V S Παραπομπές Α.P. Malvino, Ηλεκτρονική, ενότητες 11.1 11.3 (και λυμένα παραδείγματα) Α.P. Malvino, Βασική Ηλεκτρονική, ενότητες 12.1 3.2.2. Τεχνικές πόλωσης Οι κυριότερες τεχνικές πόλωσης των JFET είναι οι παρακάτω: Άμεση πόλωση πύλης: Εφαρμόζεται εξωτερική τάση V GG στην πύλη G (το σχετικό κύκλωμα έχει 2 πηγές, τη V GG και τη V ). Η συγκεκριμένη τεχνική πόλωσης (αντίστοιχη της πόλωσης βάσης των διπολικών τρανζίστορ) δεν μπορεί να διασφαλίσει σταθερό και ελεγχόμενο σημείο ηρεμίας (σταθερό ρεύμα I ) και, γι αυτό, χρησιμοποιείται σε διατάξεις μεταγωγής (η εφαρμογή της σε ενισχυτικές διατάξεις αποφεύγεται). Στο κύκλωμα με άμεση πόλωσης πηγής (βλ. σχήμα αμέσως παρακάτω) ισχύει ότι Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.3

V = V I, άρα στον κόρο (όπου V 0) είναι I,SAT = V. Για την καλύτερη λειτουργία της μεταγωγικής διάταξης, δημιουργείται κατάσταση «σκληρού κόρου» μέσω κατάλληλης επιλογής των V, (ώστε να ισχύει ότι I,SAT << I SS ). Αυτοπόλωση πηγής: Δεν εφαρμόζεται τάση στην πύλη (V G 0) οπότε VGS V GS = V G V S 0 V S = I S S I S I S I = Αν και το σημείο ηρεμίας συνεχίζει να είναι ασταθές, εν τούτοις η διακύμανσή του είναι μικρότερη από ότι στην άμεση πόλωση πύλης. S Πόλωση με διαιρέτη τάσης: Εφαρμόζεται με τρόπο παρόμοιο με την VB για τα διπολικά τρανζίστορ. Ισχύει ότι 2 VS V G = V, V S = V G V GS, I S I = 1 2 S Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.4

Ωστόσο, η συγκεκριμένη τεχνική δεν προτιμάται σε διατάξεις ενισχυτών λόγω της μεγάλης διακύμανσης της τάσης V GS η οποία, με τη σειρά της, προκαλεί διακύμανση στο ρεύμα Ι S (άρα και στο I ) 4. Πόλωση πηγής: Εκτός από την εξωτερική τάση V στον απαγωγό, εφαρμόζεται εξωτερική τάση V SS και στην πηγή S. Ισχύει ότι V V SS V GS = I S S I S I S I = Δεδομένου ότι η V SS δεν μπορεί να είναι πολύ μεγαλύτερη από τη V GS, η συγκεκριμένη τεχνική δεν είναι κατάλληλη για διατάξεις ενισχυτών, λόγω της μεγάλης διακύμανσης της τάσης V GS. SS - V S GS 4 Λόγω της ανάστροφης πόλωσης της διόδου πύλης-πηγής, η V GS δεν μπορεί να έχει «προβλέψιμη» (και σχετικά μικρή) τιμή. (Υπενθυμίζεται ότι, στα διπολικά τρανζίστορ, το γεγονός ότι V BE 0,7V, οφειλόταν στην ορθή πόλωση της διόδου βάσης-εκπομπού). Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.5

Πόλωση με πηγή ρεύματος: Στο σχετικό κύκλωμα, το ρεύμα I παρέχεται από το συλλέκτη διπολικού τρανζίστορ (I = I C ) οπότε διατηρείται σταθερό. Είναι η μόνη τεχνική πόλωσης που εξασφαλίζει σταθερό ρεύμα I, ανεξάρτητο της τάσης V GS. Παραπομπές Α.P. Malvino, Ηλεκτρονική, ενότητες 11.4 11.5 (και λυμένα παραδείγματα) Α.P. Malvino, Βασική Ηλεκτρονική, ενότητες 12.2 12.5 (και λυμένα παραδείγματα) 3.2.3. Χρήση των JFET σε κυκλώματα ενισχυτών Μοντέλο AC για το JFET H διαγωγιμότητα g m του JFET προκύπτει με βάση τον ορισμό g m = di dv GS = 2I V SS GS,off V 1 V GS GS,of f V = g mo GS 1 VGS, off Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.6

Ένα προσεγγιστικό, αλλά αρκετά αξιόπιστο, μοντέλο AC για το JFET φαίνεται αμέσως παρακάτω 5 : G GS i d = g m.v gs v gs S Ενισχυτής κοινής πηγής (CS) V C 2 π C 1 1 v in (t) v π (t) ~ 2 L v out (t) S C 3 π v gs (t) GS g m.v gs 1 // 2 v π (t) ~ // L v out (t) z in,stage 5 Το γεγονός ότι η πηγή ρεύματος στην έξοδο του μοντέλου, δίνεται από τον τύπο i d = g m v gs είναι δηλωτικό του γεγονότος ότι το ρεύμα εξόδου i d «ελέγχεται» από την τάση v gs της πύλης. Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.7

Τάση εισόδου: v in = v π π z in,stage z in,stage = v gs Αντίσταση εισόδου συνολική: z in,stage = 1 // 2 // GS 1 // 2 ( 1 // 2 << / GS ) Τάση εξόδου: v out = g m.v gs.( // L ) Κέρδος τάσης: Α v = v v out in v v out = g m.( // L ) gs Παραπομπές Α.P. Malvino, Ηλεκτρονική, ενότητες 11.6 11.7 (και λυμένα παραδείγματα) Α.P. Malvino, Βασική Ηλεκτρονική, ενότητες 12.6 12.7 (και λυμένα παραδείγματα) 3.2.4. Χρήση των JFET σε κυκλώματα μεταγωγής Ένα κύκλωμα μεταγωγής με JFET φαίνεται στο σχήμα που ακολουθεί (στο δεξί σχήμα, φαίνεται το ισοδύναμο κύκλωμα). Όταν V GS < 0 V (με τιμή κοντά στην V P ) το JFET είναι σε αποκοπή (ο διακόπτης του ισοδύναμου κυκλώματος ανοίγει) οπότε v out v in (ο μεταγωγέας σε κατάσταση ΟΝ). Αντίθετα, όταν V GS = 0 V το JFET λειτουργεί στην ωμική περιοχή (με ισοδύναμη αντίσταση S ) ο διακόπτης του ισοδύναμου κυκλώματος κλείνει, οπότε ο διαιρέτης τάσης που S δημιουργείται δίνει v out v in 0 (έχει επιλεγεί >> S ) και ο μεταγωγέας μεταβαίνει σε κατάσταση OFF. S Παραπομπές Α.P. Malvino, Ηλεκτρονική, ενότητες 11.9 Α.P. Malvino, Βασική Ηλεκτρονική, ενότητες 12.8. Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.8

3.3. FET με ημιαγώγιμο οξείδιο μετάλλου (MOSFET) 6 3.3.1. Δομή και χαρακτηριστικές Η λειτουργία των MOSFET στηρίζεται στη διέλευση ηλεκτρονίων μέσα από το λεπτό κανάλι που σχηματίζεται μεταξύ της ημιγώγιμης περιοχής τύπου p (που ονομάζεται «υπόστρωμα») και του στρώματος του SiO 2. Με κριτήριο τη δομή τους, τα MOSFET (ανεξάρτητα από το αν είναι n-mosfet ή p- MOSFET), κατηγοριοποιούνται σε δύο (2) τύπους: Τα MOSFET τύπου αραίωσης (epletion-mode MOSFET ή -MOSFET). Στο συγκεκριμένο τύπο MOSFET, η διέλευση των ηλεκτρονίων γίνεται μέσω του καναλιού που σχηματίζεται μεταξύ του υποστρώματος (του ημιαγωγού τύπου p) και του SiO 2. Στα -MOSFET, η δίοδος πύλης-πηγής μπορεί να είναι πολωμένη είτε ανάστροφα (V GS < 0, λειτουργία αραίωσης) είτε με μηδενική πόλωση (V GS = 0, λειτουργία μηδενικής πόλωσης) είτε ορθά (V GS > 0, λειτουργία πύκνωσης) 7. Πλέον, τα MOSFET τύπου αραίωσης χρησιμοποιούνται ελάχιστα έως καθόλου. Τα MOSFET τύπου πύκνωσης (Enhancement-mode MOSFET ή E-MOSFET). Στο συγκεκριμένο τύπο MOSFET, το υπόστρωμα (ημιαγωγός τύπου p) καταλαμβάνει όλο το «πλάτος» του MOSFET απομονώνοντας τις δύο περιοχές τύπου n. Ωστόσο, η διέλευση ηλεκτρονίων είναι εφικτή και πραγματοποιείται «εφαπτομενικά» προς το στρώμα του SiO 2. Προϋπόθεση για τη λειτουργία του Ε-MOSFET είναι η δίοδος πύλης-πηγής να πολώνεται ορθά και να είναι υψηλότερη από μια τάση κατωφλίου (V GS > V GS,th > 0), άρα τα E-ΜOSFET λειτουργούν μόνο με πύκνωση 8,9. Τα E- MOSFET αποτελούν τη βάση για τα ολοκληρωμένα κυκλώματα που χρησιμοποιούνται στους σύγχρονους υπολογιστές. 6 Η ανάλυση που ακολουθεί αφορά τα n-mosfet(η περιοχή τύπου p που ονομάζεται «υπόστρωμα» είναι εμβαπτισμένη σε ημιαγωγό τύπου n). 7 Επειδή το MOSFET αραίωσης (-MOSFET) μπορεί να λειτουργεί με V GS = 0, χαρακτηρίζεται ως διάταξη κανονικά on. 8 Αυτός είναι και ο λόγος που το MOSFET πύκνωσης (E-MOSFET) χαρακτηρίζεται ως διάταξη κανονικά off (αποκόπτεται όταν V GS = 0). 9 Επισημαίνεται η σημασία των όρων «αραίωση» και «πύκνωση» είναι διαφορετική όταν χαρακτηρίζουν την κατάσταση λειτουργίας από όταν χαρακτηρίζουν το ίδιο το MOSFET. Έτσι, η «λειτουργία αραίωσης» αντιστοιχεί σε λειτουργία με V GS < 0 ενώ η «λειτουργία πύκνωσης» σε λειτουργία με V GS > V GS,threshold > 0. Από την άλλη πλευρά, τα MOSFET αραίωσης (-MOSFET) μπορούν να λειτουργήσουν σε κατάσταση είτε αραίωσης (V GS < 0) είτε πύκνωσης (V GS > 0) ενώ το MOSFET πύκνωσης (Ε-MOSFET) λειτουργεί μόνο σε κατάσταση πύκνωσης (V GS > V GS,threshold > 0). Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.9

Στρώμα SiO 2 Στρώμα SiO 2 G n V G n V p p V GG V GG S S -MOSFET (αραίωσης) V GS < 0 (λειτουργία αραίωσης) V GS = 0 (μηδενική πόλωση) V GS > 0 (λειτουργία πύκνωσης) Κανάλι διέλευσης φορέων (e) Κανάλι διέλευσης φορέων (e) Ε-MOSFET (πύκνωσης) V GS > 0 (λειτουργία πύκνωσης, μόνο) Παραπομπές Α.P. Malvino, Βασική Ηλεκτρονική, ενότητες 12.112.2 (και λυμένα παραδείγματα) 3.3.2. MOSFET τύπου πύκνωσης (Ε-MOSFET) Χαρακτηριστικές (εξόδου και μεταφοράς) Στα Ε-MOSFET η δίοδος πύλης-πηγής πολώνεται ορθά και, μάλιστα, προκειμένου να υπάρχει ρεύμα μεταξύ πηγής και απαγωγού, η τάση πύλης-πηγής V GS θα πρέπει να υπερβαίνει μια τάση κατωφλίου (V GS > V GS,threshold > 0). Αυτό φαίνεται τόσο στη χαρακτηριστική εξόδου (όπου I 0, για V GS = V GS,threshold ) όσο και στη χαρακτηριστική μεταφοράς (όπου το ρεύμα I αρχίζει να δημιουργείται μόνον όταν η V GS υπερβεί την τιμή V GS,threshold ). Από τη χαρακτηριστική μεταφοράς, προκύπτει ότι το ρεύμα I S δεν μπορεί να υπερβεί μια τιμή κόρου I,sat, η οποία, όπως προκύπτει από το κύκλωμα του σχήματος (λαμβανομένου υπόψη ότι, στον κόρο, οι πόλοι και S είναι, σχεδόν, βραχυκυκλωμένοι, άρα V S 0) είναι ίση με Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.10

V I,sat ( 10 ) I V GS = +15 V V GS = +10 V V GS = +5 V V GS = V GS,threshold I V S V I,SA Ωμική περιοχή Ενεργός περιοχή V GS = V GS,threshold V GS = V GS,on V GS Όταν το MOSFET χρησιμοπoιείται για μεταγωγική λειτουργία (ON-OFF), πολώνεται στην ωμική περιοχή (όπου ισοδυναμεί με με μια μικρή αντίσταση,on ) και, ουσιαστικά, μεταβαίνει από την κατάσταση αποκοπής (OFF) στην κατάσταση κόρου (ON) και αντίστροφα. Η κατάσταση αποκοπής (OFF) υλοποιείται με V GS = V GS,threshold (τάση LOW, για την οποία I 0). Από την άλλη πλευρά, η κατάσταση κόρου (OΝ) υλοποιείται με V GS = V GS,on (οπότε I = I,on ) όπου V GS,on ( HIGH ) μια τάση αρκετά μεγαλύτερη από την V GS,threshold. H επίτευξη κόρου (ΟΝ) στο MOSFET διασφαλίζεται όταν ικανοποιείται η συνθήκη I,SAT < I,on με V GS = V GS,on. δηλαδή, όταν (στην κατάσταση V GS = V GS,on ) το ρεύμα I,on έχει τιμή που υπερβαίνει το V ρεύμα κόρου I,SAT (όπως αυτό δίνεται από τη σχέση I,SAT ). 10 Δεδομένου ότι V S = V I και ότι, στον κόρο, V S 0. Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.11

Χρήση Ε-MOSFET σε ψηφιακά κυκλώματα Βασική αρχή υλοποίηση πύλης NOT Στα E-MOSFET, η τάση εξόδου v out είναι θετική ( high ) ή μηδενική ( low ) όταν η τάση εισόδου v in (ουσιαστικά, η v gs ) είναι μηδενική ( low ) ή θετική (> V G,th high ) αντίστοιχα. Συγκεκριμένα: v in v gs = 0 ( low ) MOSFET δεν άγει v out = V ( high ) v in v gs > V G,th ( high ) MOSFET άγει v out 0 ( low ) Το γεγονός αυτό καθιστά το Ε-MOSFET κατάλληλο για την υλοποίηση πύλης ΝΟΤ. V v out v in Μια βελτιωμένη σχεδίαση της πύλης NOT περιλαμβάνει δύο (2) συμπληρωματικά E- MOSFET (complementary E-MOSFET ή CMOS), από τα οποία το ένα είναι τύπου p και το άλλο τύπου n. Έτσι, στο κύκλωμα που ακολουθεί, όταν η τάση εισόδου v in (ουσιαστικά, η v gs ) είναι μηδενική ( low ), το άνω MOSFET (τύπου p) άγει (και το κάτω αποκόπτεται) οπότε v out = V ( high ). Αντίθετα, όταν η τάση εισόδου v in (δηλαδή, η v gs ) είναι θετική και > V G,th ( high ), το άνω MOSFET αποκόπτεται (και το κάτω MOSFET, τύπου n, άγει) οπότε v out 0 ( low ). V p-mosfet v in v out n-mosfet Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.12

Γενίκευση υλοποίηση λογικών πυλών με CMOS Γενίκευση του ανωτέρω αναστροφέα (πύλη ΝΟΤ) αποτελεί το κύκλωμα CMOS που φαίνεται παρακάτω: Το PUN (Pull-Up Network) θα άγει (θα βραχυκυκλώνεται) για όλους τους συνδυασμούς (Α, B, C) που απαιτούν Υ V ( high ) 11. Τα PUNs υλοποιούνται με P-MOSFET. Το PN (Pull-own Network) θα άγει (θα βραχυκυκλώνεται) για όλους τους συνδυασμούς (Α, B, C) που απαιτούν Υ 0 ( low ) 12. Τα PNs υλοποιούνται με N-MOSFET. 11 12 Με άλλα λόγια, το PUN ( pull-up network ) «τραβάει» την τάση Υ «προς τα πάνω» (Υ = V ). Δηλαδή, το PN ( pull-down network ) «τραβάει» την τάση Υ «προς τα κάτω» (Υ 0). Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.13

Τόσο στα PUNs όσο και στα PNs, οι πύλες O υλοποιούνται με παράλληλα MOSFET ενώ οι πύλες AN με MOSFET σε σειρά. O AN PUN (με P-MOSFET) O: Υ = V = 1 όταν είτε Q A άγει (Α=0) είτε Q Β άγει (Β=0) 13 AN: Υ = V = 1 όταν και Q A άγει (Α=0) και Q Β άγει (Β=0) AN O Α Β Υ 0 0 1 0 1 1 1 0 1 1 1 0 Y = A + B = AB (product of sums) Α Β Υ 0 0 1 0 1 0 1 0 0 1 1 0 Υ = A B = A B (sum of products) PN (με N-MOSFET) O: Υ = V = 0 όταν είτε Q A άγει (Α=1) είτε Q Β άγει (Β=1) Α Β Υ 0 0 1 0 1 0 1 0 0 1 1 0 Υ = A B = A B (sum of products) Α Β Υ 0 0 1 0 1 1 1 0 1 AN: Υ = V = 0 όταν και Q A άγει (Α=1) και Q Β άγει (Β=1) 1 1 0 13 Y = A + B = AB (product of sums) Επισημαίνεται ότι, στους πίνακες αλήθειας που ακολουθούν, τα Α και Β αντιπροσωπεύουν τις εισόδους των MOSFET ενώ το Y είναι την έξοδο του PUN ή του PN. Για τη διαμόρφωση των πινάκων, πρέπει να λαμβάνεται υπόψη η σημασία του Α = 0 ή 1 και Β = 0 ή 1 σε σχέση με τη συμπεριφορά («άγει» ή «αποκόπτεται») των τρανζίστορ Q A ή Q B. Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.14

Παράδειγμα 1 υλοποίηση πύλης ΝΟ Α Β O Υ (NO) NO 0 δύο 0 (2) εισόδων 0 1 0 1 1 0 1 0 1 0 1 1 1 0 Υ = A B = A B Από τη σχέση Υ = A B = A B (και με βάση τους πίνακες αλήθειας για τα PUN και PN), προκύπτει ότι, στην πύλη NO, το PUN (P-MOSFET) είναι μία πύλη AN (Υ = A B ) και το PN (N-MOSFET) είναι μία πύλη O (Υ = A B ) Παράδειγμα 2 υλοποίηση πύλης ΝAN Α Β AN Υ (NAN) 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 Υ = AB = A + B Από τη σχέση Υ = AB = A + B, προκύπτει ότι, στην πύλη NAN, το PUN (P-MOSFET) είναι μία πύλη O (Υ = AB ) και το PN (N-MOSFET) είναι μία πύλη AN (Υ = A + B ). Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.15

Παραπομπές Α.P. Malvino, Ηλεκτρονική, ενότητες 12.4 12.7 (και λυμένα παραδείγματα) Α.P. Malvino, Βασική Ηλεκτρονική, ενότητες 13.2 13.4 (και λυμένα παραδείγματα) A.S. Sedra, K.C. Smith, Μικροηλεκτρονικά Κυκλώματα, 10.1.1 10.1.2, 10.3.1 10.3.6 Γερ. Κ. Παγιατάκης: Ηλεκτρονική (βασικά στοιχεία) 3.16