ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 8: Μετρητής μέσω Αθροιστή & Καταχωρητή, Ακμοπυροδότηση

Μέγεθος: px
Εμφάνιση ξεκινά από τη σελίδα:

Download "ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 8: Μετρητής μέσω Αθροιστή & Καταχωρητή, Ακμοπυροδότηση"

Transcript

1 ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Ψηφιακή Σχεδίαση Εργαστήριο 8: Μετρητής μέσω Αθροιστή & Καταχωρητή, Ακμοπυροδότηση Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών

2 Άδειες Χρήσης Το παρόν εκπαιδευτικό υλικό υπόκειται στην άδεια χρήσης Creative Commons και ειδικότερα Αναφορά Μη εμπορική Χρήση Όχι Παράγωγο Έργο 3.0 Ελλάδα (Attribution Non Commercial Non-derivatives 3.0 Greece). CC BY-NC-ND 3.0 GR Εξαιρείται από την ως άνω άδεια υλικό που περιλαμβάνεται στις διαφάνειες του μαθήματος, και υπόκειται σε άλλου τύπου άδεια χρήσης. Η άδεια χρήσης στην οποία υπόκειται το υλικό αυτό αναφέρεται ρητώς. Χρηματοδότηση Το παρόν εκπαιδευτικό υλικό έχει αναπτυχθεί στα πλαίσια του εκπαιδευτικού έργου του διδάσκοντα. Το έργο «Ανοικτά Ακαδημαϊκά Μαθήματα στο Πανεπιστήμιο Κρήτης» έχει χρηματοδοτήσει μόνο τη αναδιαμόρφωση του εκπαιδευτικού υλικού. Το έργο υλοποιείται στο πλαίσιο του Επιχειρησιακού Προγράμματος «Εκπαίδευση και Δια Βίου Μάθηση» και συγχρηματοδοτείται από την Ευρωπαϊκή Ένωση (Ευρωπαϊκό Κοινωνικό Ταμείο) και από εθνικούς πόρους. 2

3 Ψηφιακή Σχεδίαση Εργαστήριο 8: Μετρητής μέσω Αθροιστή & Καταχωρητή, Ακμοπυροδότηση [Βιβλία: προαιρετικά μπορείτε να διαβάσετε: Wakerly: (σελ ) (αν θέλετε, ρίξετε μία ματιά και στις (σελ )) Mano (4η έκδοση): μισή 5.4 (σελ )]. 8.1 Πολύμπιτοι Πολυπλέκτες Στην 1.5 είδαμε ότι οι πολυπλέκτες είναι κυκλώματα με δύο ή περισσότερες εισόδους δεδομένων, μία έξοδο δεδομένων, και μία είσοδο επιλογής (είσοδο ελέγχου, με ένα ή περισσότερα bits) ανάλογα με την τιμή της εισόδου ελέγχου, επιλέγεται μία από τις εισόδους δεδομένων και η λογική τιμή της αντιγράφεται στην έξοδο. Στην 4.9 είδαμε πώς κατασκευάζεται ένας πολυπλέκτης από πύλες, και πώς αυτός λειτουργεί εσωτερικά. Σε όλα αυτά τα παραδείγματα, οι είσοδοι δεδομένων ήσαν του ενός bit καθεμία. Πολύ συχνά όμως, στις εφαρμογές, θέλουμε να επιλέξουμε μεταξύ εισόδων που έχουν πολλαπλά bits καθεμία αυτό μπορούμε να το κάνουμε χρησιμοποιώντας τόσους πολυπλέκτες (του ενός bit) όσα και τα bits των λέξεων εισόδου, όπως φαίνεται στο σχήμα δίπλα. Κανονικά, όλες οι είσοδοι δεδομένων πρέπει να έχουν το ίδιο πλήθος bits καθεμία (4 bits στο παράδειγμά μας). Το πλήθος των bits της εξόδου πρέπει να επαρκεί γιά να μεταφέρει την πληροφορία της οιασδήποτε επιλεγόμενης εισόδου, άρα πρέπει να ισούται με αυτό το πλήθος bits των εισόδων (εάν οι είσοδοι δεν είχαν όλες το ίδιο πλήθος bits, η έξοδος θα έπρεπε να έχει το μεγαλύτερο από τα πλήθη αυτά, γιά να "χωράει" την φαρδύτερη είσοδο, αλλά τότε θα έπρεπε να μας προδιαγράψουν και τι θα περιέχουν τα επιπλέον bits της εξόδου όποτε επιλέγεται είσοδος με λιγότερα bits). Ο ρόλος του πολύμπιτου (multibit) πολυπλέκτη, λοιπόν, είναι να τροφοδοτήσει το κάθε bit της εξόδου από το κατάλληλο bit της επιλεγόμενης εισόδου, όπως δείχνει το σχήμα. Γιά παράδειγμα, σαν MS bit της εξόδου πρέπει να μπορεί να επιλεγεί το MS bit μιάς οιασδήποτε από τις εισόδους δεδομένων, μέσω του "MS" (περισσότερο σημαντικού) πολυπλέκτη και ο "LS" πολυπλέκτης πρέπει να επιλέγει το LS bit της εξόδου μεταξύ των LS bits όλων των εισόδων, κ.ο.κ. Επομένως, χρειαζόμαστε από έναν (μονόμπιτο) πολυπλέκτη γιά το κάθε bit της εξόδου κάθε τέτοιος (μονόμπιτος) πολυπλέκτης πρέπει να έχει τόσες εισόδους δεδομένων όσες και οι λέξεις δεδομένων εισόδου που θέλουμε να πολυπλέξουμε. Συνολικά, γιά να φτιάξουμε έναν (πολύμπιτο) πολυπλέκτη m-σε-1 των n bits (n-bit m-to-1 multiplexer), χρειαζόμαστε n μονόμπιτους πολυπλέκτες μεγέθους m-σε-1 ο καθένας. Προφανώς, σε δεδομένη στιγμή, οι πολυπλέκτες πρέπει να επιλέγουν καθένας το κατάλληλο bit, της ίδιας εισόδου όλοι άρα, η είσοδος ελέγχου (επιλογής) πρέπει να έχει την ίδια, κοινή τιμή γιά όλους τους πολυπλέκτες. Γιά τον πολύμπιτο αυτό πολυπλέκτη χρησιμοποιούμε ένα συνοπτικό σύμβολο, όπως φαίνεται στο επάνω μέρος του σχήματος. 3

4 8.2 Μετρητής από Αθροιστές, Καταχωρητές, και Πολυπλέκτες Το ακολουθιακό κύκλωμα που θα μελετήσουμε σε αυτό το εργαστήριο λέγεται "μετρητής" (counter), διότι μετράει, ξεκινώντας από δοσμένο αριθμό, δηλαδή θυμάται έναν αριθμό και τον αυξάνει (ή τον μειώνει) κατά ένα κάθε φορά που το επιθυμεί ο χρήστης. Ψηφιακοί μετρητές μπορούν να κατασκευαστούν με flip-flops διαφόρων τύπων (και το βιβλίο Wakerly έχει πολλά τέτοια παραδείγματα στην παράγραφο 8.4), αλλά εμείς θα ακολουθήσουμε έναν διαφορετικό τρόπο, χρησιμοποιώντας μανταλωτές τύπου D και αθροιστές. Ο τρόπος που θα ακολουθήσουμε εμείς φαίνεται στο σχήμα δίπλα, είναι απλούστερος, και είναι και κοντύτερα στον τρόπο λειτουργίας των αριθμητικών μονάδων στους σημερινούς υπολογιστές. Όπως δείχνει το σχήμα, ένα ζευγάρι μανταλωτών, tmp και C (ελεγχόμενοι από διφασικό ρολόϊ), είναι υπεύθυνοι γιά τη διατήρηση της τιμής του μετρητή. Κατά τη βασική λειτουργία, ξεκινώντας από την τιμή αυτή, C, ο αθροιστής υπολογίζει το άθροισμα S=C+1 το άθροισμα S αποθηκεύεται στην προσωρινή θέση tmp, και στη συνέχεια μεταφέρεται στον μανταλωτή C σαν η νέα τιμή του μετρητή. Ο μετρητής αποκτά ευελιξία με την προσθήκη δύο (πολύμπιτων) πολυπλεκτών στις δύο εισόδους του αθροιστή. Ο πρώτος πολυπλέκτης μας επιτρέπει να επιλέγουμε αν η βάση A της πρόσθεσης θα είναι η αποθηκευμένη τιμή του μετρητή, C, ή νέα, εξωτερική τιμή που έρχεται από την είσοδο In. Ο δεύτερος πολυπλέκτης μας επιτρέπει να επιλέγουμε τι θα προστεθεί στην βάση A: η τιμή B=+1, ή B=-1, ή B=0. Με τη συνδυασμένη χρήση των δύο πολυπλεκτών προκύπτουν οι τέσσερεις χρήσιμες λειτουργίες του κυκλώματος, καθώς και δύο λιγότερο ενδιαφέρουσες πράξεις: Count Up (μέτρηση προς τα επάνω --αύξηση του C κατά 1): S = C+1 (A=C, B=+1), Count Down (μέτρηση προς τα κάτω --ελάττωση του C κατά 1): S = C-1 (A=C, B=-1), Load (φόρτωση αρχικής τιμής στον C από την εξωτερική είσοδο): S = In (A=In, B=0), Noop (καμία πράξη --διατήρηση αμετάβλητης της τιμής του C): S = C (A=C, B=0), και οι δύο λιγότερο ενδιαφέρουσες λειτουργίες: S = In+1, και S = In Το Πληκτρολόγιο και η Οθόνη LCD Σε αυτό και τα επόμενα εργαστήρια, η επικοινωνία της πλακέτας συνδέσεων με την πλακέτα εισόδων/εξόδων θα γίνεται μέσω τριών καλωδιοταινιών, όπως φαίνεται δεξιά, διαφορετικών από τις δύο που είχαμε μέχρι τώρα ( 2.10). 4

5 5

6 Η μεσαία από τις τρείς καλωδιοταινίες, της οποίας η απόληξη φαίνεται σε μεγέθυνση στη δεύτερη φωτογραφία, φέρνει στο κύκλωμα του χρήστη εισόδους από 6 από τους 8 γνωστούς μας διακόπτες --τους M, N, A, B, C, και D (θετική και αρνητική πολικότητα)-- και στέλνει εξόδους από το κύκλωμα του χρήστη στις 8 γνωστές μας κόκκινες λυχνίες LED, 0 έως και 7. Δεν παρέχεται σύνδεση στους διακόπτες Q και E και στον ενδείκτη 7 τμημάτων (7-segment display), και αυτοί δεν μπορούν πλέον να χρησιμοποιηθούν. Οι δύο άλλες καλωδιοταινίες προσφέρουν νέες δυνατότητες εισόδου/εξόδου, τις οποίες θα εξηγήσουμε εδώ. Οι απολήξεις τους φαίνονται σε μεγέθυνση στις επόμενες φωτογραφίες. Η αριστερή καλωδιοταινία φέρνει στο κύκλωμα του χρήστη 16 bits είσοδου από το πληκτρολόγιο της πλακέτας εισόδων/εξόδων. Ο χρήστης μπορεί να την χρησιμοποιήσει είτε σαν μία δεκαεξάμπιτη (16-bit) είσοδο, ή σαν δύο οκτάμπιτες (8-bit) εισόδους, ή σαν τέσσερεις τετράμπιτες (4-bit) εισόδους, ή σαν άλλα μίγματα λέξεων διαφόρων πλατών. Τα 16 bits αριθμώνται από το 0 (λιγότερο σημαντικό - LS) δεξιά μέχρι το 15 (περισσότερο σημαντικό - MS) αριστερά. Η δεξιά καλωδιοταινία στέλνει 16 bits εξόδου από το κύκλωμα του χρήστη στην οθόνη υγρών κρυστάλλων (LCD - Liquid Crystal Display) της πλακέτας εισόδων/εξόδων. Και πάλι, η σύνδεση αυτή μπορεί να χρησιμοποιηθεί είτε σαν μία δεκαεξάμπιτη (16-bit) έξοδος, ή σαν δύο οκτάμπιτες (8-bit), ή τέσσερεις τετράμπιτες (4-bit), κλπ. Η αρίθμηση των bits είναι ομοίως από το 0 (LS) δεξιά μέχρι το 15 (MS) αριστερά. Στην δεξιά πλευρά της πλακέτας εισόδων/εξόδων, υπάρχει ένα πληκτρολόγιο όπως ένα από τα δύο στις φωτογραφίες δεξιά (τα άσπρα πληκτρολόγια χρησιμοποιήθηκαν σε μερικές πλακέτες λόγω έλλειψης μαύρων στην αγορά, και έχουν δυστυχώς τα πλήκτρα σε ανορθόδοξες θέσεις). Επάνω από το πληκτρολόγιο υπάρχει μιά οθόνη LCD με δύο γραμμές κειμένου: η πρώτη γραμμή γράφει "FROM USER CKT:..." ("ckt" είναι συντομογραφία γία "circuit" - κύκλωμα), και προορίζεται να μας δείχνει τιμές που έρχονται από το κύκλωμα του χρήστη, και η δεύτερη γραμμή γράφει "TO USER CKT:...", και προορίζεται να στέλνει τιμές στο κύκλωμα του χρήστη. 6

7 Όταν η πλακέτα εισόδων/εξόδων αρχικοποιείται (δηλ. μετά το άναμα της τροφοδοσίας), η οθόνη LCD εμφανίζεται όπως δεξιά, με μόνη την επάνω γραμμή. Ο τετραψήφιος δεκαεξαδικός αριθμός που εμφανίζεται ισούται με τις τιμές που το κύκλωμα του χρήστη στέλνει στην οθόνη αυτή. Στη φωτογραφία αυτή, το κύκλωμα χρήστη δίνει "1" στα bits 11, 9, και 6, και "0" στα υπόλοιπα, δηλαδή δίνει τον δεκαεξάμπιτο αριθμό " ", ο οποίος εμφανίζεται σαν "0A40" στο δεκεξαδικό. Όταν η οθόνη είναι σε αυτή την κατάσταση, με τον cursor στην επάνω γραμμή, τότε η ένδειξη "from user circuit" αντανακλά συνεχώς την παρούσα τιμή των εξόδων του χρήστη, δηλαδή αλλάζει μόνη της αμέσως μόλις αλλάξουν ένα ή περισσότερα bits που έρχονται από το κύκλωμα του χρήστη. Στη συνέχεια, όταν πατηθεί το πλήκτρο ENTER, η οθόνη μπαίνει σε μιά νέα κατάσταση, όπως δεξιά, όπου παύει να παρακολουθεί το κύκλωμα του χρήστη και δέχεται νέες τιμές από το πληκτρολόγιο γιά να τις στείλει στο κύκλωμα του χρήστη. Η κατάσταση αυτή φαίνεται από το ότι ο cursor βρίσκεται στην κάτω γραμμή. Με τον cursor στην κάτω γραμμή, πληκτρολογούμε έναν τετραψήφιο δεκαεξαδικό αριθμό, π.χ. τον αριθμό "FF01" στη φωτογραφία δεξιά. Όσο πληκτρολογούμε και όσο ο cursor βρίσκεται στην κάτω γραμμή, οι παλαιές τιμές που δίδονταν από πρίν στο κύκλωμα του χρήστη δεν αλλάζουν ακόμα. Μόλις πατήσουμε ENTER, ο αριθμός που πληκτρολογήσαμε, εδώ "FF01", αποστέλλεται στο κύκλωμα του χρήστη, αλλάζοντας την παλαιά τιμή, εδώ σε " ". Η τιμή αυτή θα παραμείνει σταθερή μέχρι το επόμενο ανάλογο πάτημα του ENTER. Επίσης, τώρα που ο cursor είναι στην επάνω γραμμή, η επάνω γραμμή παρακολουθεί ξανά, συνεχώς τις αλλαγές τιμών από το κύκλωμα του χρήστη: εδώ, οι τιμές αυτές άλλαξαν σε " ", και γι' αυτό η οθόνη δείχνει ότι λαμβάνει "0E00" από το κύκλωμα χρήστη. Εάν πατηθεί ξανά το ENTER, όπως δεξιά, η οθόνη παύει να παρακολουθεί το κύκλωμα χρήστη, και δέχεται είσοδο από το πληκτρολόγιο. Στη φωτογραφία δεξιά, μετά το ENTER, πατήθηκαν τα πλήκτρα 7 και 8. Στην επόμενη και τελευταία φωτογραφία βλέπουμε την οθόνη όταν, μετά τα πλήκτρα 7 και 8 που είχαν πατηθεί από πρίν, πατήθηκαν ακόμα τα 9, A, και ENTER: μόλις πατήθηκε το ENTER, η νέα είσοδος "789A" στάλθηκε στο κύκλωμα χρήστη, αλλάζοντας την προηγούμενη "FF01", και η οθόνη άρχισε πάλι να παρακολουθεί τις εξόδους από το κύκλωμα χρήστη, οι οποίες εδώ 7

8 φαίνονται να άλλαξαν σε "8600". Πείραμα 8.4: ο Μετρητής Up/Down/Load/Noop, με Διφασικό Ρολόϊ Κατασκευάστε και δοκιμάστε τον παραπάνω μετρητή της 8.2 στο εργαστήριο, γιά n=4 (τετράμπιτος μετρητής). Φτιάξτε καθέναν από τους δύο καταχωρητές με ένα chip (βλ. 3.7), σαν αυτό που χρησιμοποιήσαμε και στο πείραμα 7.8 παρ' ότι χρησιμοποιούμε μόνο τους μισούς μανταλωτές του κάθε τέτοιου chip, εν τούτοις χρειαζόμαστε δύο chips διότι οι δύο καταχωρητές έχουν διαφορετικό σήμα φόρτωσης. Τα pins του chip επαναλαμβάνονται στο σχήμα εδώ μην ξεχάστε να συνδέσετε το pin 0 στο λογικό 0 προκειμένου να παραμένουν ενεργοποιημένες οι τρικατάστατοι έξοδοι του chip (θα μάθουμε αργότερα τι είναι "τρικατάστατοι" έξοδοι). Τροφοδοτήστε τα δύο σήματα ελέγχου/χρονισμού φ 1 και φ2 από τους διακόπτες A και B. Σαν τετράμπιτο αθροιστή χρησιμοποιήστε ένα chip 7483 (βλ. 3.7), σαν εκείνο του πειράματος 6.8 γιά διευκόλυνσή σας, τα pins του αθροιστή δίδονται ξανά στο σχήμα εδώ. Προσοχή: το chip αυτό έχει τα pins τροφοδοσίας σε ασυνήθιστες θέσεις! Γιά την πολύπλεξη των τιμών C και In προς δημιουργία της εισόδου A του αθροιστή, χρησιμοποιήστε ένα chip (τετράμπιτος πολυπλέκτης 2-σε-1), του οποίου τα pins φαίνονται στο σχήμα δίπλα. Η είσοδος επιλογής είναι το pin 1: όταν είναι 0 επιλέγονται οι αριστερές είσοδοι, και όταν είναι 1 επιλέγονται οι δεξιές είσοδοι οδηγήστε το σήμα αυτό από τον διακόπτη M. Οι έξοδοι και αυτού του chip είναι "τρικατάστατοι" (θα μάθουμε αργότερα τι είναι αυτό) γιά να λειτουργούν σωστά γιά τους εδώ σκοπούς μας, συνδέστε το pin 15 (ενεργοποίηση εξόδων, αρνητικής πολικότητας) στο λογικό 0. Περισσότερες πληροφορίες γιά αυτά τα chips μπορείτε να βρείτε στην 3.7 ή στην ιστοσελίδα Σαν εξωτερικές εισόδους In χρησιμοποιήστε 4 από τα bits της καλωδιοταινίας που έρχεται από το πληκτρολόγιο. Επίσης, γιά την τροφοδότηση της σταθεράς στην είσοδο B του αθροιστή, αντί πολυπλέκτη, χρησιμοποιήστε κατευθείαν 4 άλλα από τα bits της ίδιας καλωδιοταινίας. Φροντίστε οι θέσεις των bits να είναι τέτοιες ώστε η κάθε τετράδα να αντιστοιχεί ακριβώς σε ένα από τα ψηφία του τετραψήφιου δεκαεξαδικού αριθμού. Κάθε φορά που θα θέλετε να αλλάξτε ή την είσοδο In ή την είσοδο B, θα χρειάζεται να πληκτρολογείτε και τις δύο, καθώς και 2 άλλα, αχρησιμοποίητα δεκαεξαδικά ψηφία. Συνδέστε τους 4 τετράμπιτους αριθμούς C, A, S, και tmp στις 4 τετράδες bits της καλωδιοταινίας που πηγαίνει προς την οθόνη LCD με τον τρόπο αυτό, κάθε ένα από τα 4 ψηφία της γραμμής "from user ckt" θα σας δείχνει την παρούσα κατάσταση καθενός από τους 4 αυτούς αριθμούς (όποτε ο cursor είναι στην επάνω γραμμή). Κάντε ένα πλήρες σχεδιάγραμμα συνδεσμολογίας, όπως στην Κατασκευάστε το κύκλωμα και ελέγξτε τη σωστή λειτουργία του. Αρχίστε επιλέγοντας την εξωτερική είσοδο In και τη σταθερά 0, και ενεργοποιώντας τη φάση φ 2 και μετά την φ1 παρακολουθήστε πώς αλλάζουν διαδοχικά τα σημεία A, S, tmp, και C. Στη συνέχεια, αλλάξτε μέσω του διακόπτη M την επιλογή του πολυπλέκτη, ώστε 8

9 A=C, και δώστε από το πληκτρολόγιο τη σταθερά +1 στο B. Ενεργοποιείτε εναλλάξ τις δύο φάσεις του ρολογιού, και παρακολουθείτε τους τετράμπιτους αριθμούς καθώς κινούνται γύρω από το κύκλωμα και αυξάνονται κατά 1 κάθε φορά. Συνεχίστε μέχρις ότου η τιμή του μετρητή συστραφεί (wrap around) και αρχίσει να ξαναπαίρνει τις ίδιες τιμές όπως στην αρχή. Μετά, πληκτρολογήστε τη σταθερά -1 στο B, και ενεργοποιείτε ξανά εναλλάξ τις δύο φάσεις του ρολογιού παρακολουθείτε τους τετράμπιτους αριθμούς να αλλάζουν με την αντίθετη σειρά και να συστρέφονται πάλι μέχρι την αρχική τιμή και πέραν αυτής. Ενεργοποιήστε ταυτόχρονα τις 2 φάσεις ρολογιού (παράνομη κατάσταση) και παρατηρήστε την οθόνη LCD. Όταν σβήσουν οι 2 φάσεις, ποιός αριθμός μένει στο μετρητή; Υπάρχει τρόπος να προβλεφθεί αυτός; Επαναλάβετε πολλές φορές γιά να δείτε αν είναι προβλέψιμος ο αριθμός που προκύπτει, και προσπαθήστε να εξηγήστε τις παρατηρήσεις σας. Τέλος, ξαναφορτώστε έναν προκαθορισμένο αριθμό μέσω της εισόδου In (διαφορετικόν από τον πρώτο, και διαφορετικόν από τον αριθμό που είχε μείνει στο μετρητή), και ξαναμετρήστε λίγο πάνω και λίγο κάτω. Ερώτηση κρίσεως: Αν ερμηνεύσουμε την τετράμπιτη τιμή του μετρητή σαν προσημασμένο αριθμό συμπληρώματος-2, είναι η μέτρηση προς τα πάνω πάντα σωστή; Όταν "τελειώνουν" τα bits και ο μετρητής συστρέφεται, από ποιόν αριθμό "πηδάει" σε ποιόν; Η μέτρησή προς τα κάτω είναι πάντα σωστή; Κατά τη συστροφή, από ποιόν αριθμό "πηδάει" σε ποιόν; Αν τώρα ερμηνεύσουμε την τετράμπιτη τιμή του μετρητή σαν μη προσημασμένο αριθμό, τότε είναι η μέτρηση προς τα πάνω πάντα σωστή; Σε ποιό σημείο συμβαίνει το "πήδημα" των αριθμών κατά τη συστροφή; Η μέτρησή προς τα κάτω είναι πάντα σωστή; Κατά τη συστροφή, από ποιόν αριθμό "πηδάει" σε ποιόν; Πώς δικαιολογείται η ορθότητα της λειτουργίας του μετρητή τόσο γιά προσημασμένους αριθμούς όσο και γιά μη προσημασμένους; Θυμηθείτε τη συνεστραμένη αναπαράσταση των αριθμών που είδαμε στην Καταχωρητές Αφέντη-Σκλάβου, Απλά (μονοφασικά) Ρολόγια, Ακμοπυροδότηση Συνήθως, στα ακολουθιακά συστήματα, οι τιμές που εγγράφονται στα στοιχεία μνήμης είναι συνδυαστικές συναρτήσεις των τιμών που προϋπήρχαν αποθηκευμένες στα ίδια αυτά στοιχεία μνήμης γιά παράδειγμα, στο μετρητή που είδαμε, η νέα τιμή του, C(new), είναι συνάρτηση της προηγούμενης τιμής του, C(prev): C(new) = C(prev)+1 ή C(prev)-1. Όπως είδαμε, γιά να γίνει με ασφάλεια μιά τέτοια εγγραφή, δεν αρκεί ένας μανταλωτής ανά bit αποθηκευόμενης πληροφορίας, διότι όταν ανάβει το σήμα εγγραφής καταστρέφεται η αποθηκευμένη τιμή, με αποτέλεσμα να καταστρέφεται και η νέα τιμή --που είναι συνάρτησή της-- προτού προλάβει να αποθηκευτεί ασφαλώς. Η λύση, όπως είδαμε, είναι η χρήση δύο μανταλωτών ανά bit αποθηκευόμενης πληροφορίας: πρώτα εγγράφεται η νέα τιμή στο ένα από αυτά, tmp = f(c), και μετά αντιγράφεται αυτή στο άλλο, C = tmp, καταστρέφοντας την παλαιά τιμή, ούτως ώστε να είναι έτοιμη γιά την επόμενη πράξη. Αφού λοιπόν οι μανταλωτές χρησιμοποιούνται τόσο συχνά κατά ζευγάρια, τα ζευγάρια αυτά θα τα θεωρούμε συνήθως σαν ένα νέο δομικό λίθο. Κανονικά, οι μεμονωμένοι μανταλωτές χρειάζονται διφασικά ρολόγια γιά να δουλέουν, με την ιδιότητα ότι ποτέ δεν είναι αναμένες ταυτόχρονα και οι δύο φάσεις του ρολογιού. Όταν όμως φτιάχνουμε ζευγάρια μανταλωτών σαν ενιαίο κύκλωμα, απλοποιούμε αυτή την απαίτηση, ζητώντας ένα μοναδικό ρολόϊ (μοναδική φάση) από τον εξωτερικό χρήστη, και 9

10 φτιάχνοντας εσωτερικά και προσεγγιστικά τη δεύτερη φάση. Το σχήμα δεξιά δείχνει τον απλούστερο τρόπο κατασκευής ενός τέτοιου ζευγαριού μανταλωτών. Τις δύο φάσεις του ρολογιού τις προσεγγίζουμε με το εξωτερικό σήμα ρολογιού, ck (clock), και το συμπλήρωμά του, ck'. Η προσέγγιση αυτή είναι ατελής σε ένα σημείο: λόγω της μη μηδενικής καθυστέρησης του αντιστροφέα, όταν το σήμα ck ανάβει, και μέχρι να προλάβει να σβήσει το ck', βρίσκονται γιά λίγο αναμένα τα σήματα φόρτωσης και των δύο μανταλωτών, όπως φαίνεται στο διάγραμμα χρονισμού στο κάτω μέρος του σχήματος. Η ατέλεια αυτή αντιμετωπίζεται από τον κατασκευαστή με το να φροντίσει η καθυστέρηση αυτού του αντιστροφέα να είναι πάντα σημαντικά μικρότερη από την καθυστέρηση του δεύτερου μανταλωτή, όπως θα αναλυθεί παρακάτω. Επειδή ο δεύτερος μανταλωτής ακολουθεί πάντα πιστά τον πρώτο, παίρνοντας την τιμή του κάθε φορά που ανάβει το ρολόϊ, γι' αυτό ο πρώτος λέγεται "αφέντης" και ο δεύτερος "σκλάβος" έτσι προέκυψε το όνομα αυτού του κυκλώματος: "flip-flop αφέντη-σκλάβου" (master-slave flip-flop). Όπως θα δούμε, η συμπεριφορά αυτού του flip-flop καθορίζεται από την ακμή του ρολογιού (εδώ, την θετική ακμή), δηλαδή από τη στιγμή που η τιμή του ρολογιού αλλάζει καθ' ορισμένη κατεύθυνση (εδώ, από 0 σε 1), και όχι από το χρονικό διάστημα που το ρολόϊ έχει ορισμένη τιμή, π.χ. τιμή 1. Υπάρχουν και άλλοι τρόποι να φτιάξει κανείς τέτοια flip-flops που η συμπεριφορά τους να καθορίζεται από μία ακμή του ρολογιού, τους οποίους εμείς δεν θα δούμε γιατί είναι πιό πολύπλοκοι. Τα άλλα εκείνα κυκλώματα τα ονομάζουμε "ακμοπυροδότητα flip-flops" (edge-triggered flip-flops), διότι ενεργοποιούνται (πυροδοτούνται) από την ακμή του ρολογιού. Δεδομένου ότι η εξωτερική συμπεριφορά των flip-flop αφέντη-σκλάβου και των ακμοπυροδότητων flip-flops είναι η ίδια, ο κόσμος συχνά δεν κάνει διάκριση μεταξύ τους, και το ίδιο θα κάνουμε κι εμείς --θα χρησιμοποιούμε τους δύο όρους σαν ισοδύναμους. Όταν γίνεται διάκριση μεταξύ "μανταλωτή" (latch) και "flip-flop", συνήθως η διάκριση αυτή είναι ότι το flip-flop είναι ακμοπυροδότητο (ή αφέντη-σκλάβου), ενώ ο μανταλωτής είναι όπως τον είδαμε μέχρι τώρα --ενεργοποιείται καθ' όλη τη χρονική διάρκεια που το σήμα φόρτωσης είναι αναμένο (1). Τέλος, από άποψη γραφικού συμβόλου, η διάκριση γίνεται μέσω ενός μικρού τρίγωνου στην είσοδο ρολογιού που τοποθετείται στα flip-flops αφέντη-σκλάβου ή ακμοπυροδότητα, όπως φάινεται στο σχήμα δεξιά, ενώ δεν τοποθετείται στους απλούς μανταλωτές. Η λειτουργία του κυκλώματος φαίνεται με λεπτομέρεια στο διάγραμμα χρονισμού στο κάτω μέρος του σχήματος. Η είσοδος D επιτρέπεται να αλλάζει τιμή συνεχώς, εκτός από ένα μικρό χρονικό "παράθυρο εγκυρότητας" γύρω από την "ενεργή ακμή" του ρολογιού εδώ, η ενεργή ακμή είναι η θετική (ανερχόμενη), ενώ σε άλλα κυκλώματα μπορεί να είναι η αρνητική (κατερχόμενη). Κατά την ημιπερίοδο πριν την ενεργή ακμή, όταν ck'=1, ο αφέντης μανταλωτής είναι ενεργοποιημένος, κι έτσι η τιμή της εισόδου D αντιγράφεται συνεχώς στον εσωτερικό κόμβο tmp παρ' όλα αυτά, ο σκλάβος είναι αδρανής, κι έτσι η έξοδος Q παραμένει σταθερά ίση με την παλαιά της τιμή "old". Μόλις έλθει η ενεργή ακμή του ρολογιού, ο αφέντης κλείνει, κρατώντας μέσα του την τελευταία τιμή της εισόδου D που είδε, a. Ταυτόχρονα, ο σκλάβος ανοίγει, φέρνοντας την τιμή αυτή, a, στην έξοδο Q. Καθ' όλη τη διάρκεια της υπόλοιπης περιόδου, η έξοδος Q δεν μπορεί να ξαναλλάξει, αρχικά διότι ο κόμβος tmp είναι σταθερός, και αργότερα διότι ο σκλάβος μανταλωτής είναι σβηστός. 10

11 Το συνολικό αυτό κύκλωμα έχει την επιθυμητή ιδιότητα ότι η είσοδός του D επιτρέπεται να είναι συνδυαστική συνάρτηση της εξόδου του Q, διότι όταν η έξοδος αλλάζει το κύκλωμα είναι ήδη αναίσθητο σε αλλαγές της εισόδου του, δηλαδή αυτές δεν επηρρεάζουν την ήδη αποθηκευμένη τιμή του, γιά τον εξής λόγο. Η έξοδος αλλάζει τόση ώρα μετά την ενεργή ακμή του ρολογιού όση η καθυστέρηση του σκλάβου. Όμως, ο αφέντης καθίσταται αναίσθητος σε αλλαγές της εισόδου D μόλις σβήσει το ck'. Επειδή ο αντιστροφέας κατασκευάζεται με καθυστέρηση πάντα μικρότερη από εκείνη του σκάλβου, το δεύτερο γεγονός (αναισθησία εισόδου) συμβαίνει πάντα πριν από το πρώτο (αλλαγή εξόδου). Συμπερασματικά, η λειτουργία ενός ακμοπυροδότητου flip-flop (αφέντη-σκλάβου) έχει ως εξής. Η τιμή που υπήρχε στην είσοδό του λίγο πριν την ενεργή ακμή του ρολογιού αποθηκεύεται μέσα στο flip-flop κατά την ενεργή ακμή του ρολογιού, εμφανίζεται στην έξοδο του flip-flop λίγο μετά την ενεργή ακμή, και παραμένει εκεί σταθερή μέχρι λίγο μετά την επόμενη ενεργή ακμή του ρολογιού. Το flip-flop που είδαμε είναι flip-flop "θετικής ακμοπυροδότησης": η ενεργή ακμή του ρολογιού του είναι η θετική ακμή (μετάβαση από το 0 στο 1). Άλλα flip-flops είναι αρνητικής ακμοπυροδότησης": η ενεργή ακμή τους είναι η μετάβαση του ρολογιού από το 1 στο 0. Παρατηρώντας εξωτερικά ένα flip-flop, κατά την άλλη ακμή του ρολογιού (την μη ενεργή), τίποτα το ιδιαίτερο δεν συμβαίνει --με άλλα λόγια, μόνο η μία από τις δύο ακμές σε κάθε περίοδο ρολογιού είναι η ενεργή ακμή, κατά την οποία συμβαίνει η "εγγραφή" στο flip-flop. Πείραμα 8.6: Ακμοπυροδότηση ο Μετρητής με Στον μετρητή του πειράματος 8.4, αντικαταστήστε τους δύο καταχωρητές τύπου μανταλωτή με έναν ακμοπυροδότητο καταχωρητή. Χρησιμοποιήστε ένα chip 74574, το οποίο, όπως φαίνεται δίπλα, έχει πανομοιότυπη θέση pins με τους μανταλωτές 74573, και διαφέρει μόνο κατά το ότι τα flip-flops του είναι ακμοπυροδότητα. Περισσότερες πληροφορίες γιά αυτά τα chips μπορείτε να βρείτε στην 3.7 ή στην ιστοσελίδα Τροφοδοτήστε το pin 11 (ρολόϊ) από το διακόπτη A. Πριν το εργαστήριο κάντε ένα πλήρες σχεδιάγραμμα συνδεσμολογίας. Στο εργαστήριο, δοκιμάστε το κύκλωμα όπως και το προηγούμενο. Παρατηρήστε τη λειτουργία της ακμοπυροδότησης: μόλις πατάτε το διακόπτη (ενεργή ακμή ρολογιού), οι έξοδοι του καταχωρητή αλλάζουν, και αμέσως μετά (δεν φαίνεται η καθυστέρηση) αλλάζουν και οι έξοδοι του αθροιστή όταν αφήνετε το διακόπτη (μη ενεργή ακμή ρολογιού) δεν γίνεται τίποτα. Πείραμα 8.7: Καταχωρητής Ολίσθησης με Ακμοπυροδότηση Υλοποιήστε την "ολίσθηση" των bits του πειράματος 7.8 μέσω ενός ακμοπυροδότητου καταχωρητή 74574, όπως στο προηγούμενο πείραμα, αντί μέσω των δύο καταχωρητών-μανταλωτών της 7.8. Τροφοδοτήστε το ρολόϊ από το διακόπτη A. Παρατηρήστε και τα 8 bits του καταχωρητή στις LED's. Αν έχετε χρόνο, παίξτε με το πού συνδέετε τον αντιστροφέα ανάδρασης και τι σχήματα αυτό προκαλεί στις LED's, σε συνδυασμό με τις (τυχαίες) αρχικές τιμές των bits του καταχωρητή. 8.8 Καθαρισμός Παλμών Διακόπτη (Switch Debouncing) [Η παράγραφος αυτή είναι εκτός ύλης μαθήματος, και προαιρετική στην ανάγνωση]. 11

12 Όταν δεν έχουμε κυκλώματα όπως στην πλακέτα εισόδων/εξόδων που κάνουν "καθαρισμό παλμών" γιά μας, και προσπαθούμε να τροφοδοτήσουμε σήματα ρολογιού κατευθείαν από "γυμνούς" διακόπτες, πρέπει πρώτα να λύσουμε ένα πρακτικό θέμα που έχει να κάνει με τη δημιουργία "καθαρών" παλμών ρολογιού. Γενικά, γεννούμε παλμούς φόρτωσης μανταλωτών, load, με το κύκλωμα που φαίνεται στο επάνω μέρος του σχήματος. Το κύκλωμα αυτό δίνει 1 όποτε ο διακόπτης κάνει επαφή και 0 όποτε δεν κάνει. Το κύκλωμα αυτό έχει την εξής ιδιομορφία, η οποία στους μανταλωτές δεν μας πειράζει: κάθε μηχανικός διακόπτης, όταν πέφτει με φόρα πάνω στην επαφή του, αναπηδά μερικές φορές μέσα σε σύντομο χρονικό διάστημα (περίπου 10 ms) μέχρι να ισορροπήσει στην θέση επαφής. Η συνέπεια είναι ότι τη στιγμή που πατάμε το διακόπτη, από 0 που ήταν η έξοδος, αυτή γίνεται μερικές φορές εναλλάξ 1, 0, 1, 0, 1, 0, και στο τέλος ισορροπεί σταθερά στο 1. Στους μανταλωτές, αυτό δεν μας πειράζει, διότι αν σ' ένα κύκλωμα με διφασικά ρολόγια ανάψει κάμποσες φορές η μία φάση χωρίς ενδιάμεσα να ανάψει η άλλη, το αποτέλεσμα είναι το ίδιο με το να είχε ανάψει η φάση μόνο μία φορά. Αν όμως το σήμα αυτό το χρησιμοποιήσουμε σαν ρολόϊ σ' έναν ακμοπυροδότητο καταχωρητή, αυτός θα δεί τόσες ενεργές ακμές όσα και τα χοροπηδητά του διακόπτη --αριθμός σχετικά μικρός μεν, πλην όμως απρόβλεπτος. Η λύση του προβλήματος είναι να χρησιμοποιηθεί ένας διακόπτης SPDT και ένας μανταλωτής τύπου RS, όπως φάινεται στο κάτω μέρος του σχήματος. Η βασική ιδιότητα αυτού του κυκλώματος είναι η εξής: όταν το κινητό μέρος του διακόπτη βρίσκεται καθ' οδόν από τη μία επαφή προς την άλλη, τότε και οι δύο είσοδοι R και S του μανταλωτή είναι 0 (καμία από τις δύο δεν κάνει επαφή με την τροφοδοσία αριστερά), κι έτσι η έξοδος ck παραμένει σταθερή στην προηγούμενη τιμή της. Όταν ο διακόπτης δεν είναι πατημένος, R=1 και S=0, άρα ck=0. Όταν ο διακόπτης πατηθεί, και ενώ βρίσκεται καθ' οδόν, πρώτα γίνεται R=0, οπότε η έξοδος παραμένει σταθερή εκεί που ήταν, στο 0. Μόλις ο διακόπτης ακουμπήσει γιά πρώτη φορά την κάτω επαφή, γίνεται S=1 ενώ R=0, άρα η έξοδος αλλάζει τιμή σε ck=1. Όταν ο διακόπτης αναπηδήσει, γίνεται S=0 ενώ R=0, οπότε η έξοδος παραμένει σταθερή εκεί που ήταν, δηλαδή στο 1. Παρατηρήστε ότι οι αναπηδήσεις δεν είναι τόσο μεγάλες ώστε ο διακόπτης να ξανακάνει επαφή επάνω --απλώς χοροπηδάει γιά λίγο κοντά στην κάτω επαφή. Τελικά, όταν ο διακόπτης ισορροπήσει, γίνεται S=1 ενώ R=0, άρα η έξοδος παραμένει στο 1. Συνολικά, βλέπουμε ότι η έξοδος έκανε μόνο μία μετάβαση από το 0 στο 1, τη στιγμή της πρώτης επαφής του διακόπτη κάτω. Τα ανάλογα συμβαίνουν και όταν αφήνουμε το διακόπτη να επανέλθει επάνω. Στο μετρητή του πειράματος 8.6, αν τροφοδοτήσουμε το ρολόϊ από έναν απλό δοακόπτη χωρίς καθαρισμό παλμών, θα μπορούσαμε να μετρήσουμε το πλήθος των αναπηδήσεων του διακόπτη, υποθέτοντας ότι αυτό είναι μικρότερο του 16. Αν κάνετε το πείραμα, ελέγξτε αν αυτό το πλήθος είναι σταθερό. 12

Εργαστήριο 8: Μετρητής μέσω Αθροιστή & Καταχωρητή, Ακμοπυροδότηση

Εργαστήριο 8: Μετρητής μέσω Αθροιστή & Καταχωρητή, Ακμοπυροδότηση ΗΥ-120: Ψηφιακή Σχεδίαση Φθινόπωρο 2011 Τμ. Επ. Υπολογιστών Πανεπιστήμιο Κρήτης Εργαστήριο 8: Μετρητής μέσω Αθροιστή & Καταχωρητή, Ακμοπυροδότηση 29 Νοεμβρίου - 2 Δεκεμβρίου 2011 Διαλέξεις βδομάδας 8:

Διαβάστε περισσότερα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 7: Μανταλωτές (Latches), Καταχωρητές, και Διφασικά Ρολόγια

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 7: Μανταλωτές (Latches), Καταχωρητές, και Διφασικά Ρολόγια ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Ψηφιακή Σχεδίαση Εργαστήριο 7: Μανταλωτές (Latches), Καταχωρητές, και Διφασικά Ρολόγια Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν

Διαβάστε περισσότερα

Εργαστήριο Ψηφιακής Σχεδίασης

Εργαστήριο Ψηφιακής Σχεδίασης ΠΑΝΕΠΙΣΤΗΜΙΟ ΙΩΑΝΝΙΝΩΝ ΤΜΗΜΑ ΠΛΗΡΟΦΟΡΙΚΗΣ Εργαστήριο Ψηφιακής Σχεδίασης 8 Εργαστηριακές Ασκήσεις Χρ. Καβουσιανός Επίκουρος Καθηγητής 2014 Εργαστηριακές Ασκήσεις Ψηφιακής Σχεδίασης 2 Εργαστηριακές Ασκήσεις

Διαβάστε περισσότερα

Ακολουθιακό κύκλωμα Η έξοδος του κυκλώματος εξαρτάται από τις τιμές εισόδου ΚΑΙ από την προηγούμενη κατάσταση του κυκλώματος

Ακολουθιακό κύκλωμα Η έξοδος του κυκλώματος εξαρτάται από τις τιμές εισόδου ΚΑΙ από την προηγούμενη κατάσταση του κυκλώματος 1 Συνδυαστικό κύκλωμα Η έξοδος του κυκλώματος εξαρτάται ΜΟΝΟ από τις εισόδους του Εάν γνωρίζουμε τις τιμές των εισόδων του κυκλώματος, τότε μπορούμε να προβλέψουμε ακριβώς τις εξόδους του Ακολουθιακό κύκλωμα

Διαβάστε περισσότερα

ΗΥ220: Εργαστήριο ψηφιακών κυκλωμάτων

ΗΥ220: Εργαστήριο ψηφιακών κυκλωμάτων Πανεπιστήμιο Κρήτης Τμήμα Επιστήμης Υπολογιστών ΗΥ220: Εργαστήριο ψηφιακών κυκλωμάτων Γιώργος Δημητρακόπουλος Μονάδες επεξεργασίας δεδομένων και ο έλεγχος τους Δόμηση σύνθετων κυκλωμάτων 1. Γενική περιγραφή

Διαβάστε περισσότερα

Ηλεκτρολόγοι Μηχανικοί ΕΜΠ Λογική Σχεδίαση Ψηφιακών Συστημάτων Διαγώνισμα κανονικής εξέτασης 2017

Ηλεκτρολόγοι Μηχανικοί ΕΜΠ Λογική Σχεδίαση Ψηφιακών Συστημάτων Διαγώνισμα κανονικής εξέτασης 2017 Ηλεκτρολόγοι Μηχανικοί ΕΜΠ Λογική Σχεδίαση Ψηφιακών Συστημάτων Διαγώνισμα κανονικής εξέτασης 2017 Θέμα 1ο (3 μονάδες) Υλοποιήστε το ακoλουθιακό κύκλωμα που περιγράφεται από το κατωτέρω διάγραμμα καταστάσεων,

Διαβάστε περισσότερα

7.1 Θεωρητική εισαγωγή

7.1 Θεωρητική εισαγωγή ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ - ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ 7 ΑΚΟΛΟΥΘΙΑΚΑ ΚΥΚΛΩΜΑΤΑ ΜΑΝ ΑΛΩΤΕΣ FLIP FLOP Σκοπός: Η κατανόηση της λειτουργίας των βασικών ακολουθιακών κυκλωµάτων. Θα µελετηθούν συγκεκριµένα: ο µανδαλωτής (latch)

Διαβάστε περισσότερα

Σχεδίαση CMOS Ψηφιακών Ολοκληρωμένων Κυκλωμάτων

Σχεδίαση CMOS Ψηφιακών Ολοκληρωμένων Κυκλωμάτων Σχεδίαση CMOS Ψηφιακών Ολοκληρωμένων Κυκλωμάτων Αγγελική Αραπογιάννη Σχολή Θετικών Επιστημών Τμήμα Πληροφορικής και Τηλεπικοινωνιών Η λειτουργία RESET R IN OUT Εάν το σήμα R είναι λογικό «1» στην έξοδο

Διαβάστε περισσότερα

Ακολουθιακό κύκλωμα Η έξοδος του κυκλώματος εξαρτάται από τις τιμές εισόδου ΚΑΙ από την προηγούμενη κατάσταση του κυκλώματος

Ακολουθιακό κύκλωμα Η έξοδος του κυκλώματος εξαρτάται από τις τιμές εισόδου ΚΑΙ από την προηγούμενη κατάσταση του κυκλώματος 1 Συνδυαστικό κύκλωμα Η έξοδος του κυκλώματος εξαρτάται ΜΟΝΟ από τις εισόδους του Εάν γνωρίζουμε τις τιμές των εισόδων του κυκλώματος, τότε μπορούμε να προβλέψουμε ακριβώς τις εξόδους του Ακολουθιακό κύκλωμα

Διαβάστε περισσότερα

Εισαγωγή στην πληροφορική

Εισαγωγή στην πληροφορική Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών Εισαγωγή στην πληροφορική Ενότητα 4: Ψηφιακή Λογική, Άλγεβρα Boole, Πίνακες Αλήθειας (Μέρος B) Αγγελίδης Παντελής Τμήμα Μηχανικών Πληροφορικής και Τηλεπικοινωνιών

Διαβάστε περισσότερα

Πανεπιστήμιο Πατρών Τμήμα Φυσικής Εργαστήριο Ηλεκτρονικής. Ψηφιακά Ηλεκτρονικά. Καταχωρητές και Μετρητές 2. Επιμέλεια Διαφανειών: Δ.

Πανεπιστήμιο Πατρών Τμήμα Φυσικής Εργαστήριο Ηλεκτρονικής. Ψηφιακά Ηλεκτρονικά. Καταχωρητές και Μετρητές 2. Επιμέλεια Διαφανειών: Δ. Πανεπιστήμιο Πατρών Τμήμα Φυσικής Ψηφιακά Ηλεκτρονικά Καταχωρητές και Μετρητές Επιμέλεια Διαφανειών: Δ. Μπακάλης Πάτρα, Φεβρουάριος 2009 Εισαγωγή Καταχωρητής: είναι μία ομάδα από δυαδικά κύτταρα αποθήκευσης

Διαβάστε περισσότερα

K24 Ψηφιακά Ηλεκτρονικά 9: Flip-Flops

K24 Ψηφιακά Ηλεκτρονικά 9: Flip-Flops K24 Ψηφιακά Ηλεκτρονικά 9: TEI Πελοποννήσου Σχολή Τεχνολογικών Εφαρμογών Τμήμα Μηχανικών Πληροφορικής ΤΕ ΤΕΧΝΟΛΟΓΙΚΟ Περιεχόμενα 1 2 3 Γενικά Ύστερα από τη μελέτη συνδυαστικών ψηφιακών κυκλωμάτων, θα μελετήσουμε

Διαβάστε περισσότερα

7 η διάλεξη Ακολουθιακά Κυκλώματα

7 η διάλεξη Ακολουθιακά Κυκλώματα 7 η διάλεξη Ακολουθιακά Κυκλώματα 1 2 3 4 5 6 7 Παραπάνω βλέπουμε ακολουθιακό κύκλωμα σχεδιασμένο με μανταλωτές διαφορετικής φάσης. Παρατηρούμε ότι συνδυαστική λογική μπορεί να προστεθεί μεταξύ και των

Διαβάστε περισσότερα

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ ΣΧΟΛΗ ΑΣΠΑΙΤΕ ΤΜΗΜΑ ΕΚΠΑΙΔΕΥΤΙΚΩΝ ΗΛΕΚΤΡΟΛΟΓΙΑΣ ΕΡΓΑΣΤΗΡΙΟ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ ΘΕΩΡΗΤΙΚΟ ΜΕΡΟΣ ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ 1) Οι σύγχρονοι μετρητές υλοποιούνται με Flip-Flop τύπου T

Διαβάστε περισσότερα

Ψηφιακή Λογική Σχεδίαση

Ψηφιακή Λογική Σχεδίαση Ψηφιακή Λογική Σχεδίαση Επιμέλεια: Νίκος Φακωτάκης, Καθηγητής Ανδρέας Εμερετλής, Υποψήφιος Διδάκτορας Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών Σημείωμα Αδειοδότησης Το παρόν υλικό διατίθεται

Διαβάστε περισσότερα

ΑΣΚΗΣΗ 9 ΑΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ (COUNTERS)

ΑΣΚΗΣΗ 9 ΑΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ (COUNTERS) ΑΣΚΗΣΗ 9 ΑΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ (COUNTERS) Αντικείμενο της άσκησης: H σχεδίαση και η χρήση ασύγχρονων απαριθμητών γεγονότων. Με τον όρο απαριθμητές ή μετρητές εννοούμε ένα ακολουθιακό κύκλωμα με FF, οι καταστάσεις

Διαβάστε περισσότερα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 6: Προσημασμένοι Ακέραιοι, Προσθαφαιρέτες, Flip- Flops

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 6: Προσημασμένοι Ακέραιοι, Προσθαφαιρέτες, Flip- Flops ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Ψηφιακή Σχεδίαση Εργαστήριο 6: Προσημασμένοι Ακέραιοι, Προσθαφαιρέτες, Flip- Flops Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν εκπαιδευτικό

Διαβάστε περισσότερα

Ενότητα ΑΡΧΕΣ ΑΚΟΛΟΥΘΙΑΚΗΣ ΛΟΓΙΚΗΣ LATCHES & FLIP-FLOPS

Ενότητα ΑΡΧΕΣ ΑΚΟΛΟΥΘΙΑΚΗΣ ΛΟΓΙΚΗΣ LATCHES & FLIP-FLOPS Ενότητα ΑΡΧΕΣ ΑΚΟΛΟΥΘΙΑΚΗΣ ΛΟΓΙΚΗΣ LATCHES & FLIP-FLOPS Γενικές Γραμμές Ακολουθιακή Λογική Μεταστάθεια S-R RLatch h( (active high h&l low) S-R Latch with Enable Latch Flip-Flop Ασύγχρονοι είσοδοι PRESET

Διαβάστε περισσότερα

Ηλεκτρολόγοι Μηχανικοί ΕΜΠ Λογική Σχεδίαση Ψηφιακών Συστημάτων Διαγώνισμα κανονικής εξέτασης Θέμα 1ο (3 μονάδες)

Ηλεκτρολόγοι Μηχανικοί ΕΜΠ Λογική Σχεδίαση Ψηφιακών Συστημάτων Διαγώνισμα κανονικής εξέτασης Θέμα 1ο (3 μονάδες) Ηλεκτρολόγοι Μηχανικοί ΕΜΠ Λογική Σχεδίαση Ψηφιακών Συστημάτων Διαγώνισμα κανονικής εξέτασης 2016 Θέμα 1ο (3 μονάδες) Υλοποιήστε το ακoλουθιακό κύκλωμα που περιγράφεται από το ανωτέρω διάγραμμα καταστάσεων,

Διαβάστε περισσότερα

Οργάνωση Υπολογιστών ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 9: Εισαγωγή στην Ομοχειρία (Pipelining - Διοχέτευση) Μανόλης Γ.Η.

Οργάνωση Υπολογιστών ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 9: Εισαγωγή στην Ομοχειρία (Pipelining - Διοχέτευση) Μανόλης Γ.Η. ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Οργάνωση Υπολογιστών Εργαστήριο 9: Εισαγωγή στην Ομοχειρία (Pipelining - Διοχέτευση) Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν εκπαιδευτικό

Διαβάστε περισσότερα

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΑΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΑΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ ΣΧΟΛΗ ΑΣΠΑΙΤΕ ΤΜΗΜΑ ΕΚΠΑΙΔΕΥΤΙΚΩΝ ΗΛΕΚΤΡΟΛΟΓΙΑΣ ΕΡΓΑΣΤΗΡΙΟ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ ΘΕΩΡΗΤΙΚΟ ΜΕΡΟΣ ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΑΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ 1) Οι απαριθμητές ή μετρητές (counters) είναι κυκλώματα που

Διαβάστε περισσότερα

Κ. ΕΥΣΤΑΘΙΟΥ, Γ. ΠΑΠΑΔΟΠΟΥΛΟΣ ΠΑΤΡΑ

Κ. ΕΥΣΤΑΘΙΟΥ, Γ. ΠΑΠΑΔΟΠΟΥΛΟΣ ΠΑΤΡΑ ΠΟΛΥΤΕΧΝΙΚΗ ΣΧΟΛΗ ΤΜΗΜΑ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ & ΤΕΧΝΟΛΟΓΙΑΣ ΥΠΟΛΟΓΙΣΤΩΝ ΤΟΜΕΑΣ ΗΛΕΚΤΡΟΝΙΚΗΣ & ΥΠΟΛΟΓΙΣΤΩΝ ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ & ΣΥΣΤΗΜΑΤΑ ΣΗΜΕΙΩΣΕΙΣ ΑΠΑΡΙΘΜΗΤΕΣ Κ. ΕΥΣΤΑΘΙΟΥ, Γ. ΠΑΠΑΔΟΠΟΥΛΟΣ

Διαβάστε περισσότερα

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΚΑΤΑΧΩΡΗΤΕΣ ΟΛΙΣΘΗΤΕΣ

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΚΑΤΑΧΩΡΗΤΕΣ ΟΛΙΣΘΗΤΕΣ ΣΧΟΛΗ ΑΣΠΑΙΤΕ ΤΜΗΜΑ ΕΚΠΑΙΔΕΥΤΙΚΩΝ ΗΛΕΚΤΡΟΛΟΓΙΑΣ ΕΡΓΑΣΤΗΡΙΟ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ ΘΕΩΡΗΤΙΚΟ ΜΕΡΟΣ ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΚΑΤΑΧΩΡΗΤΕΣ ΟΛΙΣΘΗΤΕΣ 1) Το παρακάτω κύκλωμα του σχήματος 1 είναι ένας καταχωρητής-ολισθητής

Διαβάστε περισσότερα

ΠΕΡΙΕΧΟΜΕΝΑ ΠΕΡΙΕΧΟΜΕΝΑ.3 ΑΣΥΓΧΡΟΝΟΣ ΔYΑΔΙΚΟΣ ΑΠΑΡΙΘΜΗΤΗΣ.5 ΑΣΥΓΧΡΟΝΟΣ ΔΕΚΑΔΙΚΟΣ ΑΠΑΡΙΘΜΗΤΗΣ.7 ΑΣΥΓΧΡΟΝΟΣ ΔΕΚΑΔΙΚΟΣ ΑΠΑΡΙΘΜΗΤΗΣ ΜΕ LATCH.

ΠΕΡΙΕΧΟΜΕΝΑ ΠΕΡΙΕΧΟΜΕΝΑ.3 ΑΣΥΓΧΡΟΝΟΣ ΔYΑΔΙΚΟΣ ΑΠΑΡΙΘΜΗΤΗΣ.5 ΑΣΥΓΧΡΟΝΟΣ ΔΕΚΑΔΙΚΟΣ ΑΠΑΡΙΘΜΗΤΗΣ.7 ΑΣΥΓΧΡΟΝΟΣ ΔΕΚΑΔΙΚΟΣ ΑΠΑΡΙΘΜΗΤΗΣ ΜΕ LATCH. ΠΟΛΥΤΕΧΝΙΚΗ ΣΧΟΛΗ ΤΜΗΜΑ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ & ΤΕΧΝΟΛΟΓΙΑΣ ΥΠΟΛΟΓΙΣΤΩΝ ΤΟΜΕΑΣ ΗΛΕΚΤΡΟΝΙΚΗΣ & ΥΠΟΛΟΓΙΣΤΩΝ ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ & ΣΥΣΤΗΜΑΤΑ ΣΗΜΕΙΩΣΕΙΣ ΑΠΑΡΙΘΜΗΤΕΣ Κ. ΕΥΣΤΑΘΙΟΥ, Γ. ΠΑΠΑΔΟΠΟΥΛΟΣ

Διαβάστε περισσότερα

Εισαγωγή στην Επιστήμη των Υπολογιστών

Εισαγωγή στην Επιστήμη των Υπολογιστών Εισαγωγή στην Επιστήμη των Υπολογιστών Ενότητα 2: Λογικές πράξεις, 2ΔΩ Τμήμα: Αγροτικής Οικονομίας & Ανάπτυξης Διδάσκων: Θεόδωρος Τσιλικρίδης Μαθησιακοί Στόχοι Η Ενότητα 2 διαπραγματεύεται θέματα που αφορούν

Διαβάστε περισσότερα

Πανεπιστήμιο Δυτικής Μακεδονίας. Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών. Ψηφιακή Σχεδίαση

Πανεπιστήμιο Δυτικής Μακεδονίας. Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών. Ψηφιακή Σχεδίαση Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών Ψηφιακή Σχεδίαση Ενότητα 9: Ελαχιστοποίηση και Κωδικοποίηση Καταστάσεων, Σχεδίαση με D flip-flop, Σχεδίαση με JK flip-flop, Σχεδίαση με T flip-flop Δρ. Μηνάς

Διαβάστε περισσότερα

6.1 Καταχωρητές. Ένας καταχωρητής είναι μια ομάδα από f/f αλλά μπορεί να περιέχει και πύλες. Καταχωρητής των n ψηφίων αποτελείται από n f/f.

6.1 Καταχωρητές. Ένας καταχωρητής είναι μια ομάδα από f/f αλλά μπορεί να περιέχει και πύλες. Καταχωρητής των n ψηφίων αποτελείται από n f/f. 6. Καταχωρητές Ένας καταχωρητής είναι μια ομάδα από f/f αλλά μπορεί να περιέχει και πύλες. Καταχωρητής των n ψηφίων αποτελείται από n f/f. Καταχωρητής 4 ψηφίων Καταχωρητής με παράλληλη φόρτωση Η εισαγωγή

Διαβάστε περισσότερα

Θέματα χρονισμού σε φλιπ-φλοπ και κυκλώματα VLSI

Θέματα χρονισμού σε φλιπ-φλοπ και κυκλώματα VLSI Εθνικό Μετσόβιο Πολυτεχνείο Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών Τομέας Επικοινωνιών, Ηλεκτρονικής και Συστημάτων Πληροφορικής Εισαγωγή στην Σχεδίαση Συστημάτων VLSI Θέματα χρονισμού

Διαβάστε περισσότερα

Οργάνωση Υπολογιστών ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Ασκήσεις 7: Πρόγραμμα Συνδεδεμένης Λίστας και Διαδικασιών. Μανόλης Γ.Η.

Οργάνωση Υπολογιστών ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Ασκήσεις 7: Πρόγραμμα Συνδεδεμένης Λίστας και Διαδικασιών. Μανόλης Γ.Η. ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Οργάνωση Υπολογιστών Ασκήσεις 7: Πρόγραμμα Συνδεδεμένης Λίστας και Διαδικασιών Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν εκπαιδευτικό

Διαβάστε περισσότερα

Εργαστήριο 7: Μανταλωτές (Latches), Καταχωρητές, και ιφασικά Ρολόγια

Εργαστήριο 7: Μανταλωτές (Latches), Καταχωρητές, και ιφασικά Ρολόγια 1 of 5 ΗΥ-120: Ψηφιακή Σχεδίαση Φθινόπωρο 2006 Τµ. Επ. Υπολογιστών Πανεπιστήµιο Κρήτης Εργαστήριο 7: Μανταλωτές (Latches), Καταχωρητές, και ιφασικά Ρολόγια 27-30 Νοεµβρίου 2006 ιαγωνισµός Προόδου: Σάββατο

Διαβάστε περισσότερα

ΑΣΚΗΣΗ 9. Tα Flip-Flop

ΑΣΚΗΣΗ 9. Tα Flip-Flop ΑΣΚΗΣΗ 9 Tα Flip-Flop 9.1. ΣΚΟΠΟΣ Η κατανόηση της λειτουργίας των στοιχείων μνήμης των ψηφιακών κυκλωμάτων. Τα δομικά στοιχεία μνήμης είναι οι μανδαλωτές (latches) και τα Flip-Flop. 9.2. ΘΕΩΡΗΤΙΚΟ ΜΕΡΟΣ

Διαβάστε περισσότερα

8. Στοιχεία μνήμης. Οι δυο έξοδοι του FF είναι συμπληρωματικές σημειώνονται δε σαν. Όταν αναφερόμαστε στο FF εννοούμε πάντα την κανονική έξοδο Q.

8. Στοιχεία μνήμης. Οι δυο έξοδοι του FF είναι συμπληρωματικές σημειώνονται δε σαν. Όταν αναφερόμαστε στο FF εννοούμε πάντα την κανονική έξοδο Q. 8. ΣΟΙΧΕΙΑ ΜΝΗΜΗΣ 8. Εισαγωγή Στα συνδυαστικά κυκλώματα, που μελετήσαμε έως τώρα, δεν υπήρχε κάποια διαδικασία ανάδρασης (Feed Back) -δηλαδή οδήγηση της εξόδου των στοιχείων στην είσοδό τους- επομένως

Διαβάστε περισσότερα

Πανεπιστήμιο Πατρών Τμήμα Φυσικής Εργαστήριο Ηλεκτρονικής. Ψηφιακά Ηλεκτρονικά. Ακολουθιακή Λογική. Επιμέλεια Διαφανειών: Δ.

Πανεπιστήμιο Πατρών Τμήμα Φυσικής Εργαστήριο Ηλεκτρονικής. Ψηφιακά Ηλεκτρονικά. Ακολουθιακή Λογική. Επιμέλεια Διαφανειών: Δ. Πανεπιστήμιο Πατρών Τμήμα Φυσικής Ψηφιακά Ηλεκτρονικά Ακολουθιακή Λογική Επιμέλεια Διαφανειών: Δ. Μπακάλης Πάτρα, Φεβρουάριος 2009 Εισαγωγή Είσοδοι Συνδυαστικό Κύκλωμα Έξοδοι Στοιχεία Μνήμης Κατάσταση

Διαβάστε περισσότερα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα. Σχεδίαση Ψηφιακών Συστημάτων. Ενότητα: ΚΑΤΑΧΩΡΗΤΕΣ - ΑΠΑΡΙΘΜΗΤΕΣ

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα. Σχεδίαση Ψηφιακών Συστημάτων. Ενότητα: ΚΑΤΑΧΩΡΗΤΕΣ - ΑΠΑΡΙΘΜΗΤΕΣ ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα ᄃ Σχεδίαση Ψηφιακών Συστημάτων Ενότητα: ΚΑΤΑΧΩΡΗΤΕΣ - ΑΠΑΡΙΘΜΗΤΕΣ Κυριάκης - Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών

Διαβάστε περισσότερα

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΟΙ ΚΑΤΑΧΩΡΗΤΕΣ ΚΑΙ Η ΥΛΟΠΟΙΗΣΗ ΤΟΥΣ ΜΕ FLIP-FLOP ΚΑΙ ΠΥΛΕΣ

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΟΙ ΚΑΤΑΧΩΡΗΤΕΣ ΚΑΙ Η ΥΛΟΠΟΙΗΣΗ ΤΟΥΣ ΜΕ FLIP-FLOP ΚΑΙ ΠΥΛΕΣ ΑΣΠΑΙΤΕ ΤΜΗΜΑ ΕΚΠΑΙΔΕΥΤΙΚΩΝ ΗΛΕΚΤΡΟΝΙΚΗΣ & ΗΛΕΚΤΡΟΛΟΓΙΑΣ ΕΡΓΑΣΤΗΡΙΟ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ & μ-υπολογιστων ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΟΙ ΚΑΤΑΧΩΡΗΤΕΣ ΚΑΙ Η ΥΛΟΠΟΙΗΣΗ ΤΟΥΣ ΜΕ FLIP-FLOP ΚΑΙ ΠΥΛΕΣ Θεωρητικό

Διαβάστε περισσότερα

Κεφάλαιο 6. Σύγχρονα και ασύγχρονα ακολουθιακά κυκλώματα

Κεφάλαιο 6. Σύγχρονα και ασύγχρονα ακολουθιακά κυκλώματα Κεφάλαιο 6 Σύγχρονα και ασύγχρονα ακολουθιακά κυκλώματα 6.1 Εισαγωγή Η εκτέλεση διαδοχικών λειτουργιών απαιτεί τη δημιουργία κυκλωμάτων που μπορούν να αποθηκεύουν πληροφορίες, στα ενδιάμεσα στάδια των

Διαβάστε περισσότερα

Πανεπιστήμιο Δυτικής Μακεδονίας. Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών. Ψηφιακή Σχεδίαση

Πανεπιστήμιο Δυτικής Μακεδονίας. Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών. Ψηφιακή Σχεδίαση Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών Ψηφιακή Σχεδίαση Ενότητα 12: Σύνοψη Θεμάτων Δρ. Μηνάς Δασυγένης mdasyg@ieee.org Εργαστήριο Ψηφιακών Συστημάτων και Αρχιτεκτονικής Υπολογιστών http://arch.icte.uowm.gr/mdasyg

Διαβάστε περισσότερα

Άσκηση 3 Ένα νέο είδος flip flop έχει τον ακόλουθο πίνακα αληθείας : I 1 I 0 Q (t+1) Q (t) 1 0 ~Q (t) Κατασκευάστε τον πίνακα

Άσκηση 3 Ένα νέο είδος flip flop έχει τον ακόλουθο πίνακα αληθείας : I 1 I 0 Q (t+1) Q (t) 1 0 ~Q (t) Κατασκευάστε τον πίνακα Άσκηση Δίδονται οι ακόλουθες κυματομορφές ρολογιού και εισόδου D που είναι κοινή σε ένα D latch και ένα D flip flop. Το latch είναι θετικά ενεργό, ενώ το ff θετικά ακμοπυροδοτούμενο. Σχεδιάστε τις κυματομορφές

Διαβάστε περισσότερα

Κεφάλαιο 3 ο Ακολουθιακά Κυκλώματα με ολοκληρωμένα ΤΤL

Κεφάλαιο 3 ο Ακολουθιακά Κυκλώματα με ολοκληρωμένα ΤΤL Κεφάλαιο 3 ο Ακολουθιακά Κυκλώματα με ολοκληρωμένα ΤΤL 3.1 Εισαγωγή στα FLIP FLOP 3.1.1 Θεωρητικό Υπόβαθρο Τα σύγχρονα ακολουθιακά κυκλώματα με τα οποία θα ασχοληθούμε στο εργαστήριο των Ψηφιακών συστημάτων

Διαβάστε περισσότερα

ΗΜΥ 210: Σχεδιασμός Ψηφιακών Συστημάτων. Καταχωρητές 1

ΗΜΥ 210: Σχεδιασμός Ψηφιακών Συστημάτων. Καταχωρητές 1 ΗΜΥ-210: Σχεδιασμός Ψηφιακών Συστημάτων Καταχωρητές Διδάσκουσα: Μαρία Κ. Μιχαήλ Πανεπιστήμιο Κύπρου Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών Περίληψη Καταχωρητές Παράλληλης Φόρτωσης Καταχωρητές

Διαβάστε περισσότερα

Θέμα 1ο (3 μονάδες) Υλοποιήστε το ακoλουθιακό κύκλωμα που περιγράφεται από το κατωτέρω διάγραμμα

Θέμα 1ο (3 μονάδες) Υλοποιήστε το ακoλουθιακό κύκλωμα που περιγράφεται από το κατωτέρω διάγραμμα Ηλεκτρολόγοι Μηχανικοί ΕΜΠ Λογική Σχεδίαση Ψηφιακών Συστημάτων Διαγώνισμα επαναληπτικής εξέτασης 2016 Θέμα 1ο (3 μονάδες) Υλοποιήστε το ακoλουθιακό κύκλωμα που περιγράφεται από το κατωτέρω διάγραμμα καταστάσεων,

Διαβάστε περισσότερα

ΑΣΚΗΣΗ 7 FLIP - FLOP

ΑΣΚΗΣΗ 7 FLIP - FLOP ΑΣΚΗΣΗ 7 FLIP - FLOP Αντικείμενο της άσκησης: Η κατανόηση της δομής και λειτουργίας των Flip Flop. Flip - Flop Τα Flip Flop είναι δισταθή λογικά κυκλώματα με χαρακτηριστικά μνήμης και είναι τα πλέον βασικά

Διαβάστε περισσότερα

Ψηφιακή Λογική Σχεδίαση

Ψηφιακή Λογική Σχεδίαση Ψηφιακή Λογική Σχεδίαση Επιμέλεια: Νίκος Φακωτάκης, Καθηγητής Ανδρέας Εμερετλής, Υποψήφιος Διδάκτορας Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών Σημείωμα Αδειοδότησης Το παρόν υλικό διατίθεται

Διαβάστε περισσότερα

Σχεδιασμός Ψηφιακών Συστημάτων

Σχεδιασμός Ψηφιακών Συστημάτων ΗΜΥ 2: Σχεδιασμό Ψηφιακών Συστημάτων, Χειμερινό Εξάμηνο 27 Νοε-7 ΗΜΥ-2: Σχεδιασμός Ψηφιακών Συστημάτων Χειμερινό Εξάμηνο 27 Ακολουθιακά Κυκλώματα: Μανδαλωτές (Latches) και Flip-Flops Flops Διδάσκουσα:

Διαβάστε περισσότερα

ΗΥ220 Εργαστήριο Ψηφιακών Κυκλωμάτων

ΗΥ220 Εργαστήριο Ψηφιακών Κυκλωμάτων ΗΥ220 Εργαστήριο Ψηφιακών Κυκλωμάτων Χειμερινό Εξάμηνο 2017-2018 Λογικές Πύλες, Στοιχεία Μνήμης, Συνδυαστική Λογική και Κυματομορφές ΗΥ220 - Βασίλης Παπαευσταθίου & Γιώργος Καλοκαιρινός 1 Τα βασικά της

Διαβάστε περισσότερα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Ψηφιακή Σχεδίαση Εργαστήριο 5: Δυαδική Αρίθμηση, Αθροιστές Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν εκπαιδευτικό υλικό υπόκειται

Διαβάστε περισσότερα

26-Nov-09. ΗΜΥ 210: Λογικός Σχεδιασμός, Χειμερινό Εξάμηνο Καταχωρητές 1. Διδάσκουσα: Μαρία Κ. Μιχαήλ

26-Nov-09. ΗΜΥ 210: Λογικός Σχεδιασμός, Χειμερινό Εξάμηνο Καταχωρητές 1. Διδάσκουσα: Μαρία Κ. Μιχαήλ ΗΜΥ-210: Σχεδιασμός Ψηφιακών Συστημάτων Χειμερινό Εξάμηνο 2009 Καταχωρητές Διδάσκουσα: Μαρία Κ. Μιχαήλ Πανεπιστήμιο Κύπρου Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών Περίληψη Καταχωρητές Παράλληλης

Διαβάστε περισσότερα

ΗΜΥ 210 ΣΧΕΔΙΑΣΜΟΣ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ. Χειµερινό Εξάµηνο 2016 ΔΙΑΛΕΞΗ 15: Καταχωρητές (Registers)

ΗΜΥ 210 ΣΧΕΔΙΑΣΜΟΣ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ. Χειµερινό Εξάµηνο 2016 ΔΙΑΛΕΞΗ 15: Καταχωρητές (Registers) ΗΜΥ 210 ΣΧΕΔΙΑΣΜΟΣ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ Χειµερινό Εξάµηνο 2016 ΔΙΑΛΕΞΗ 15: Καταχωρητές (Registers) ΧΑΡΗΣ ΘΕΟΧΑΡΙΔΗΣ Επίκουρος Καθηγητής, ΗΜΜΥ (ttheocharides@ucy.ac.cy) Περίληψη q Καταχωρητές Παράλληλης

Διαβάστε περισσότερα

Ψηφιακά Συστήματα. 7. Κυκλώματα Μνήμης

Ψηφιακά Συστήματα. 7. Κυκλώματα Μνήμης Ψηφιακά Συστήματα 7. Κυκλώματα Μνήμης Βιβλιογραφία 1. Φανουράκης Κ., Πάτσης Γ., Τσακιρίδης Ο., Θεωρία και Ασκήσεις Ψηφιακών Ηλεκτρονικών, ΜΑΡΙΑ ΠΑΡΙΚΟΥ & ΣΙΑ ΕΠΕ, 2016. [59382199] 2. Floyd Thomas L., Ψηφιακά

Διαβάστε περισσότερα

ΗΜΥ 210: Σχεδιασμό Ψηφιακών Συστημάτων, Χειμερινό Εξάμηνο 2008

ΗΜΥ 210: Σχεδιασμό Ψηφιακών Συστημάτων, Χειμερινό Εξάμηνο 2008 ΗΜΥ-211: Εργαστήριο Σχεδιασμού Ψηφιακών Συστημάτων Χειμερινό Εξάμηνο 2009 Ακολουθιακά Κυκλώματα: Μανδαλωτές (Latches), Flip-FlopsFlops και Μετρητές Ριπής Μαρία Κ. Μιχαήλ Πανεπιστήμιο Κύπρου Τμήμα Ηλεκτρολόγων

Διαβάστε περισσότερα

Η κανονική μορφή της συνάρτησης που υλοποιείται με τον προηγούμενο πίνακα αληθείας σε μορφή ελαχιστόρων είναι η Q = [A].

Η κανονική μορφή της συνάρτησης που υλοποιείται με τον προηγούμενο πίνακα αληθείας σε μορφή ελαχιστόρων είναι η Q = [A]. Κανονική μορφή συνάρτησης λογικής 5. Η κανονική μορφή μιας λογικής συνάρτησης (ΛΣ) ως άθροισμα ελαχιστόρων, από τον πίνακα αληθείας προκύπτει ως εξής: ) Παράγουμε ένα [A] όρων από την κάθε σειρά για την

Διαβάστε περισσότερα

Λογική Δημήτρης Πλεξουσάκης Φροντιστήριο 5: Προτασιακός Λογισμός: Κατασκευή Μοντέλων Τμήμα Επιστήμης Υπολογιστών

Λογική Δημήτρης Πλεξουσάκης Φροντιστήριο 5: Προτασιακός Λογισμός: Κατασκευή Μοντέλων Τμήμα Επιστήμης Υπολογιστών Λογική Δημήτρης Πλεξουσάκης Φροντιστήριο 5: Προτασιακός Λογισμός: Κατασκευή Μοντέλων Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης 1. Το παρόν εκπαιδευτικό υλικό υπόκειται στην άδεια χρήσης Creative Commons

Διαβάστε περισσότερα

7 η Θεµατική Ενότητα : Καταχωρητές, Μετρητές και Μονάδες Μνήµης

7 η Θεµατική Ενότητα : Καταχωρητές, Μετρητές και Μονάδες Μνήµης 7 η Θεµατική Ενότητα : Καταχωρητές, Μετρητές και Εισαγωγή Καταχωρητής: είναι µία οµάδα από δυαδικά κύτταρα αποθήκευσης και από λογικές πύλες που διεκπεραιώνουν την µεταφορά πληροφοριών. Οι µετρητές είναι

Διαβάστε περισσότερα

Ψηφιακή Σχεδίαση. Ενότητα: ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ No:07. Δρ. Μηνάς Δασυγένης. Τμήμα Μηχανικών Πληροφορικής και Τηλεπικοινωνιών

Ψηφιακή Σχεδίαση. Ενότητα: ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ No:07. Δρ. Μηνάς Δασυγένης. Τμήμα Μηχανικών Πληροφορικής και Τηλεπικοινωνιών Ψηφιακή Σχεδίαση Ενότητα: ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ No:07 Δρ. Μηνάς Δασυγένης mdasyg@ieee.org Τμήμα Μηχανικών Πληροφορικής και Τηλεπικοινωνιών Εργαστήριο Ψηφιακών Συστημάτων και Αρχιτεκτονικής Υπολογιστών http:

Διαβάστε περισσότερα

Σχεδίαση Ψηφιακών Συστημάτων

Σχεδίαση Ψηφιακών Συστημάτων ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Σχεδίαση Ψηφιακών Συστημάτων Ενότητα 6: Σύγχρονα Ακολουθιακά Κυκλώματα Κυριάκης Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών

Διαβάστε περισσότερα

Lab 6: Signed Add/Subtract, FF (U.Crete, CS-120) 14-10-28 17:28 διαίρεσης, δηλαδή αριστερά 28-24 = 4 bits της διεύθυνσης) μετατρέποντας στο δεκαδικό, βλέπουμε ότι όντως πρόκειται γιά τη θέση 256+128+16

Διαβάστε περισσότερα

Περίληψη. ΗΜΥ-210: Λογικός Σχεδιασµός Εαρινό Εξάµηνο Παράδειγµα: Καταχωρητής 2-bit. Καταχωρητής 4-bit. Μνήµη Καταχωρητών

Περίληψη. ΗΜΥ-210: Λογικός Σχεδιασµός Εαρινό Εξάµηνο Παράδειγµα: Καταχωρητής 2-bit. Καταχωρητής 4-bit. Μνήµη Καταχωρητών ΗΜΥ-210: Λογικός Σχεδιασµός Εαρινό Κεφάλαιο 7 i: Καταχωρητές Περίληψη Καταχωρητές Παράλληλης Φόρτωσης Καταχωρητές Ολίσθησης Σειριακή Φόρτωση Σειριακή Ολίσθηση Καταχωρητές Ολίσθησης Παράλληλης Φόρτωσης

Διαβάστε περισσότερα

100 ΕΡΩΤΗΣΕΙΣ ΜΕ ΤΙΣ ΑΝΤΙΣΤΟΙΧΕΣ ΑΠΑΝΤΗΣΕΙΣ ΓΙΑ ΤΟ ΜΑΘΗΜΑ ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ

100 ΕΡΩΤΗΣΕΙΣ ΜΕ ΤΙΣ ΑΝΤΙΣΤΟΙΧΕΣ ΑΠΑΝΤΗΣΕΙΣ ΓΙΑ ΤΟ ΜΑΘΗΜΑ ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ 100 ΕΡΩΤΗΣΕΙΣ ΜΕ ΤΙΣ ΑΝΤΙΣΤΟΙΧΕΣ ΑΠΑΝΤΗΣΕΙΣ ΓΙΑ ΤΟ ΜΑΘΗΜΑ ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ 1) Να μετατρέψετε τον δεκαδικό αριθμό (60,25) 10, στον αντίστοιχο δυαδικό 11111,11 111001,01 111100,01 100111,1 111100,01 2)

Διαβάστε περισσότερα

Ασύγχρονοι Απαριθμητές. Διάλεξη 7

Ασύγχρονοι Απαριθμητές. Διάλεξη 7 Ασύγχρονοι Απαριθμητές Διάλεξη 7 Δομή της διάλεξης Εισαγωγή στους Απαριθμητές Ασύγχρονος Δυαδικός Απαριθμητής Ασύγχρονος Δεκαδικός Απαριθμητής Ασύγχρονος Δεκαδικός Απαριθμητής με Latch Ασκήσεις 2 Ασύγχρονοι

Διαβάστε περισσότερα

ΠΡΟΓΡΑΜΜΑ ΣΠΟΥ ΩΝ ΠΛΗΡΟΦΟΡΙΚΗΣ

ΠΡΟΓΡΑΜΜΑ ΣΠΟΥ ΩΝ ΠΛΗΡΟΦΟΡΙΚΗΣ Θεµατική Ενότητα ΠΡΟΓΡΑΜΜΑ ΣΠΟΥ ΩΝ ΠΛΗΡΟΦΟΡΙΚΗΣ Ακαδηµαϊκό Έτος 2006 2007 Γραπτή Εργασία #2 Ηµεροµηνία Παράδοσης 28-0 - 2007 ΠΛΗ 2: Ψηφιακά Συστήµατα ΠΡΟΤΕΙΝΟΜΕΝΕΣ ΛΥΣΕΙΣ Άσκηση : [5 µονάδες] Έχετε στη

Διαβάστε περισσότερα

Οργάνωση Υπολογιστών ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 10: Επίδοση Επεξεργαστών, CPI. Μανόλης Γ.Η. Κατεβαίνης

Οργάνωση Υπολογιστών ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 10: Επίδοση Επεξεργαστών, CPI. Μανόλης Γ.Η. Κατεβαίνης ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Οργάνωση Υπολογιστών Εργαστήριο 10: Επίδοση Επεξεργαστών, CPI Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν εκπαιδευτικό υλικό υπόκειται

Διαβάστε περισσότερα

Κυκλώµατα. Εισαγωγή. Συνδυαστικό Κύκλωµα

Κυκλώµατα. Εισαγωγή. Συνδυαστικό Κύκλωµα 6 η Θεµατική Ενότητα : Σύγχρονα Ακολουθιακά Κυκλώµατα Εισαγωγή Είσοδοι Συνδυαστικό Κύκλωµα Έξοδοι Στοιχεία Μνήµης Κατάσταση Ακολουθιακού Κυκλώµατος : περιεχόµενα στοιχείων µνήµης Η έξοδος εξαρτάται από

Διαβάστε περισσότερα

Εισαγωγή στις Τηλεπικοινωνίες / Εργαστήριο

Εισαγωγή στις Τηλεπικοινωνίες / Εργαστήριο ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Εισαγωγή στις Τηλεπικοινωνίες / Εργαστήριο Εργαστηριακή Άσκηση 8: Κβάντιση και παλμοκωδική διαμόρφωση - Πειραματική μελέτη Δρ.

Διαβάστε περισσότερα

8.1 Θεωρητική εισαγωγή

8.1 Θεωρητική εισαγωγή ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ - ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ 8 ΣΤΟΙΧΕΙΑ ΜΝΗΜΗΣ ΚΑΤΑΧΩΡΗΤΕΣ Σκοπός: Η µελέτη της λειτουργίας των καταχωρητών. Θα υλοποιηθεί ένας απλός στατικός καταχωρητής 4-bit µε Flip-Flop τύπου D και θα µελετηθεί

Διαβάστε περισσότερα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα ΜΙΚΡΟΗΛΕΚΤΡΟΝΙΚΗ - VLSI Ενότητα: Συνδιαστικά κυκλώματα, βασικές στατικές λογικές πύλες, σύνθετες και δυναμικές πύλες Κυριάκης

Διαβάστε περισσότερα

ΘΕΜΑΤΑ & ΕΝΔΕΙΚΤΙΚΕΣ ΛΥΣΕΙΣ

ΘΕΜΑΤΑ & ΕΝΔΕΙΚΤΙΚΕΣ ΛΥΣΕΙΣ ΕΛΛΗΝΙΚΟ ΑΝΟΙΚΤΟ ΠΑΝΕΠΙΣΤΗΜΙΟ ΣΧΟΛΗ ΘΕΤΙΚΩΝ ΕΠΙΣΤΗΜΩΝ ΚΑΙ ΤΕΧΝΟΛΟΓΙΑΣ ΠΡΟΓΡΑΜΜΑ ΣΠΟΥΔΩΝ ΠΛΗΡΟΦΟΡΙΚΗΣ Θεματική Ενότητα Ακαδημαϊκό Έτος 2010 2011 Ημερομηνία Εξέτασης Κυριακή 26.6.2011 Ώρα Έναρξης Εξέτασης

Διαβάστε περισσότερα

Κυκλώµατα. Εισαγωγή. Συνδυαστικό Κύκλωµα

Κυκλώµατα. Εισαγωγή. Συνδυαστικό Κύκλωµα 6 η Θεµατική Ενότητα : Σύγχρονα Ακολουθιακά Κυκλώµατα Εισαγωγή Είσοδοι Συνδυαστικό Κύκλωµα Έξοδοι Στοιχεία Μνήµης Κατάσταση Ακολουθιακού Κυκλώµατος : περιεχόµενα στοιχείων µνήµης Η έξοδος εξαρτάται από

Διαβάστε περισσότερα

Ελίνα Μακρή

Ελίνα Μακρή Ελίνα Μακρή elmak@unipi.gr Μετατροπή Αριθμητικών Συστημάτων Πράξεις στα Αριθμητικά Συστήματα Σχεδίαση Ψηφιακών Κυκλωμάτων με Logism Άλγεβρα Boole Λογικές Πύλες (AND, OR, NOT, NAND, XOR) Flip Flops (D,

Διαβάστε περισσότερα

Ολοκληρωμένα Κυκλώματα

Ολοκληρωμένα Κυκλώματα Δημοκρίτειο Πανεπιστήμιο Θράκης Τμήμα Ηλεκτρολόγων Μηχανικών & Μηχανικών Υπολογιστών Γ. Δημητρακόπουλος Ολοκληρωμένα Κυκλώματα Πρόοδος - Φθινόπωρο 2017 Θέμα 1 ο Σχεδιάστε το datapath για τον υπολογισμό

Διαβάστε περισσότερα

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΣΕΙΡΙΑΚΗ ΠΡΟΣΘΕΣΗ

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΣΕΙΡΙΑΚΗ ΠΡΟΣΘΕΣΗ ΑΣΠΑΙΤΕ ΤΜΗΜΑ ΕΚΠΑΙΔΕΥΤΙΚΩΝ ΗΛΕΚΤΡΟΛΟΓΙΑΣ & ΗΛΕΚΤΡΟΝΙΚΗΣ ΕΡΓΑΣΤΗΡΙΟ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ & μ-υπολογιστων ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΣΕΙΡΙΑΚΗ ΠΡΟΣΘΕΣΗ Θεωρητικό Μέρος Οι σειριακές λειτουργίες είναι πιο

Διαβάστε περισσότερα

Αρχιτεκτονική Υπολογιστών Ασκήσεις Εργαστηρίου

Αρχιτεκτονική Υπολογιστών Ασκήσεις Εργαστηρίου Αρχιτεκτονική Υπολογιστών Ασκήσεις Εργαστηρίου Ενότητα: ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ Νο 01 Δρ. Μηνάς Δασυγένης mdasyg@ieee.org Τμήμα Μηχανικών Πληροφορικής και Τηλεπικοινωνιών Εργαστήριο Ψηφιακών Συστημάτων και

Διαβάστε περισσότερα

Εργαστήριο 9: Τρικατάστατοι Οδηγητές, Λεωφόροι, Μνήμες SRAM

Εργαστήριο 9: Τρικατάστατοι Οδηγητές, Λεωφόροι, Μνήμες SRAM ΗΥ-120: Ψηφιακή Σχεδίαση Φθινόπωρο 2011 Τμ. Επ. Υπολογιστών Πανεπιστήμιο Κρήτης Εργαστήριο 9: Τρικατάστατοι Οδηγητές, Λεωφόροι, Μνήμες SRAM 6-9 Δεκεμβρίου 2011 Διαλέξεις εβδομάδας 9: Δε. 28/11 - κανονική

Διαβάστε περισσότερα

ΠΕΡΙΓΡΑΦΙΚΗ και ΕΠΑΓΩΓΙΚΗ ΣΤΑΤΙΣΤΙΚΗ

ΠΕΡΙΓΡΑΦΙΚΗ και ΕΠΑΓΩΓΙΚΗ ΣΤΑΤΙΣΤΙΚΗ ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ ΠΕΡΙΓΡΑΦΙΚΗ και ΕΠΑΓΩΓΙΚΗ ΣΤΑΤΙΣΤΙΚΗ Εισήγηση 2: Θεωρία Πιθανοτήτων Διδάσκων: Δαφέρμος Βασίλειος ΤΜΗΜΑ ΠΟΛΙΤΙΚΗΣ ΕΠΙΣΤΗΜΗΣ ΣΧΟΛΗΣ ΚΟΙΝΩΝΙΚΩΝ ΕΠΙΣΤΗΜΩΝ Άδειες Χρήσης

Διαβάστε περισσότερα

6 η Θεµατική Ενότητα : Σχεδίαση Συστηµάτων σε Επίπεδο Καταχωρητή

6 η Θεµατική Ενότητα : Σχεδίαση Συστηµάτων σε Επίπεδο Καταχωρητή 6 η Θεµατική Ενότητα : Σχεδίαση Συστηµάτων σε Επίπεδο Καταχωρητή Εισαγωγή Η σχεδίαση ενός ψηφιακού συστήµατος ως ακολουθιακή µηχανή είναι εξαιρετικά δύσκολη Τµηµατοποίηση σε υποσυστήµατα µε δοµικές µονάδες:

Διαβάστε περισσότερα

ΕΙΣΑΓΩΓΗ ΣΤΗΝ ΠΛΗΡΟΦΟΡΙΚΗ

ΕΙΣΑΓΩΓΗ ΣΤΗΝ ΠΛΗΡΟΦΟΡΙΚΗ ΕΙΣΑΓΩΓΗ ΣΤΗΝ ΠΛΗΡΟΦΟΡΙΚΗ Κ. Δεμέστιχας Εργαστήριο Πληροφορικής Γεωπονικό Πανεπιστήμιο Αθηνών Επικοινωνία μέσω e-mail: cdemest@aua.gr, cdemest@cn.ntua.gr 1 5. ΑΛΓΕΒΡΑ BOOLE ΛΟΓΙΚΗ ΣΧΕΔΙΑΣΗ ΜΕΡΟΣ Β 2 Επαναληπτική

Διαβάστε περισσότερα

Σχεδίαση CMOS Ψηφιακών Ολοκληρωμένων Κυκλωμάτων

Σχεδίαση CMOS Ψηφιακών Ολοκληρωμένων Κυκλωμάτων Σχεδίαση CMOS Ψηφιακών Ολοκληρωμένων Κυκλωμάτων Ενότητα: Ασκήσεις Αγγελική Αραπογιάννη Τμήμα Πληροφορικής και Τηλεπικοινωνιών Σελίδα 2 1. Άσκηση 1... 5 2. Άσκηση 2... 5 3. Άσκηση 3... 7 4. Άσκηση 4...

Διαβάστε περισσότερα

Εργαστηριακές ασκήσεις λογικών κυκλωμάτων 11 A/D-D/A

Εργαστηριακές ασκήσεις λογικών κυκλωμάτων 11 A/D-D/A 11.1 Θεωρητικό μέρος 11 A/D-D/A 11.1.1 Μετατροπέας αναλογικού σε ψηφιακό σήμα (A/D converter) με δυαδικό μετρητή Σχ.1 Μετατροπέας A/D με δυαδικό μετρητή Στο σχήμα 1 απεικονίζεται σε block diagram ένας

Διαβάστε περισσότερα

Εισαγωγή στην Πληροφορική & τον Προγραμματισμό

Εισαγωγή στην Πληροφορική & τον Προγραμματισμό ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Εισαγωγή στην Πληροφορική & τον Προγραμματισμό Ενότητα 3 η : Κωδικοποίηση & Παράσταση Δεδομένων Ι. Ψαρομήλιγκος Χ. Κυτάγιας Τμήμα

Διαβάστε περισσότερα

Εργαστήριο 11: Ένας απλός Υπολογιστής: Datapath & Εντολές Πράξεων

Εργαστήριο 11: Ένας απλός Υπολογιστής: Datapath & Εντολές Πράξεων 1 of 10 ΗΥ-120: Ψηφιακή Σχεδίαση Φθινόπωρο 2007 Τμ. Επ. Υπολογιστών Πανεπιστήμιο Κρήτης Εργαστήριο 11: Ένας απλός Υπολογιστής: Datapath & Εντολές Πράξεων 17-20 Δεκεμβρίου 2007 Στο τελευταίο αυτό μέρος

Διαβάστε περισσότερα

Α. ΣΚΟΔΡΑΣ ΠΛΗ21 ΟΣΣ#2. 14 Δεκ 2008 ΠΑΤΡΑ ΕΛΛΗΝΙΚΟ ΑΝΟΙΚΤΟ ΠΑΝΕΠΙΣΤΗΜΙΟ 2008 Α. ΣΚΟΔΡΑΣ ΧΡΟΝΟΔΙΑΓΡΑΜΜΑ ΜΕΛΕΤΗΣ

Α. ΣΚΟΔΡΑΣ ΠΛΗ21 ΟΣΣ#2. 14 Δεκ 2008 ΠΑΤΡΑ ΕΛΛΗΝΙΚΟ ΑΝΟΙΚΤΟ ΠΑΝΕΠΙΣΤΗΜΙΟ 2008 Α. ΣΚΟΔΡΑΣ ΧΡΟΝΟΔΙΑΓΡΑΜΜΑ ΜΕΛΕΤΗΣ ΠΛΗ21 ΟΣΣ#2 14 Δεκ 2008 ΠΑΤΡΑ ΧΡΟΝΟΔΙΑΓΡΑΜΜΑ ΜΕΛΕΤΗΣ 7-segment display 7-segment display 7-segment display Αποκωδικοποιητής των 7 στοιχείων (τμημάτων) (7-segment decoder) Κύκλωμα αποκωδικοποίησης του στοιχείου

Διαβάστε περισσότερα

f(x, y, z) = y z + xz

f(x, y, z) = y z + xz Λύσεις θεμάτων Εξεταστικής Περιόδου Ιανουαρίου Φεβρουαρίου 27 ΘΕΜΑ Ο (2, μονάδες) Δίνεται η λογική συνάρτηση : f (, y, z ) = ( + y )(y + z ) + y z. Να συμπληρωθεί ο πίνακας αλήθειας της συνάρτησης. (,

Διαβάστε περισσότερα

ΗΜΥ 210: Σχεδιασμός Ψηφιακών Συστημάτων. Ακολουθιακά Κυκλώματα: Μανδαλωτές και Flip-Flops 1

ΗΜΥ 210: Σχεδιασμός Ψηφιακών Συστημάτων. Ακολουθιακά Κυκλώματα: Μανδαλωτές και Flip-Flops 1 ΗΜΥ-211: Εργαστήριο Σχεδιασμού Ψηφιακών Συστημάτων Ακολουθιακά Κυκλώματα (συν.) Κυκλώματα που Κυκλώματα που αποθηκεύουν εξετάσαμε μέχρι τώρα πληροφορίες Ακολουθιακά Κυκλώματα: Μανδαλωτές (Latches), Flip-FlopsFlops

Διαβάστε περισσότερα

ΠΕΡΙΓΡΑΦΙΚΗ και ΕΠΑΓΩΓΙΚΗ ΣΤΑΤΙΣΤΙΚΗ

ΠΕΡΙΓΡΑΦΙΚΗ και ΕΠΑΓΩΓΙΚΗ ΣΤΑΤΙΣΤΙΚΗ ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ ΠΕΡΙΓΡΑΦΙΚΗ και ΕΠΑΓΩΓΙΚΗ ΣΤΑΤΙΣΤΙΚΗ Εισήγηση 9Β: Απλή Τυχαία Δειγματοληψία για την εκτίμηση ποσοστού Διδάσκων: Δαφέρμος Βασίλειος ΤΜΗΜΑ ΠΟΛΙΤΙΚΗΣ ΕΠΙΣΤΗΜΗΣ ΣΧΟΛΗΣ

Διαβάστε περισσότερα

«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο Διάλεξη 8 η : Μηχανές Πεπερασμένων Κaταστάσεων σε FPGAs

«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο Διάλεξη 8 η : Μηχανές Πεπερασμένων Κaταστάσεων σε FPGAs ΤΕΙ Δυτικής Ελλάδας Τμήμα Μηχανικών Πληροφορικής ΤΕ Εργαστήριο Σχεδίασης Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων «Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο 2016-2017 Διάλεξη 8 η :

Διαβάστε περισσότερα

ΑΣΚΗΣΗ 10 ΣΧΕΔΙΑΣΗ ΑΚΟΛΟΥΘΙΑΚΩΝ ΚΥΚΛΩΜΑΤΩΝ

ΑΣΚΗΣΗ 10 ΣΧΕΔΙΑΣΗ ΑΚΟΛΟΥΘΙΑΚΩΝ ΚΥΚΛΩΜΑΤΩΝ ΑΣΚΗΣΗ ΣΧΕΔΙΑΣΗ ΑΚΟΛΟΥΘΙΑΚΩΝ ΚΥΚΛΩΜΑΤΩΝ.. ΣΚΟΠΟΣ Η σχεδίαση ακολουθιακών κυκλωμάτων..2. ΘΕΩΡΗΤΙΚΟ ΜΕΡΟΣ.2.. ΑΛΓΟΡΙΘΜΟΣ ΣΧΕΔΙΑΣΗΣ ΑΚΟΛΟΥΘΙΑΚΩΝ ΚΥΚΛΩΜΑΤΩΝ Τα ψηφιακά κυκλώματα με μνήμη ονομάζονται ακολουθιακά.

Διαβάστε περισσότερα

Υπάρχουν δύο τύποι μνήμης, η μνήμη τυχαίας προσπέλασης (Random Access Memory RAM) και η μνήμη ανάγνωσης-μόνο (Read-Only Memory ROM).

Υπάρχουν δύο τύποι μνήμης, η μνήμη τυχαίας προσπέλασης (Random Access Memory RAM) και η μνήμη ανάγνωσης-μόνο (Read-Only Memory ROM). Μνήμες Ένα από τα βασικά πλεονεκτήματα των ψηφιακών συστημάτων σε σχέση με τα αναλογικά, είναι η ευκολία αποθήκευσης μεγάλων ποσοτήτων πληροφοριών, είτε προσωρινά είτε μόνιμα Οι πληροφορίες αποθηκεύονται

Διαβάστε περισσότερα

Ψηφιακή Λογική Σχεδίαση

Ψηφιακή Λογική Σχεδίαση Ψηφιακή Λογική Σχεδίαση Επιμέλεια: Νίκος Φακωτάκης, Καθηγητής Ανδρέας Εμερετλής, Υποψήφιος Διδάκτορας Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών Σημείωμα Αδειοδότησης Το παρόν υλικό διατίθεται

Διαβάστε περισσότερα

Flip-Flop: D Control Systems Laboratory

Flip-Flop: D Control Systems Laboratory Flip-Flop: Control Systems Laboratory Είναι ένας τύπος συγχρονιζόμενου flip- flop, δηλαδή ενός flip- flop όπου οι έξοδοί του δεν αλλάζουν μόνο με αλλαγή των εισόδων R, S αλλά χρειάζεται ένας ωρολογιακός

Διαβάστε περισσότερα

Εισαγωγή στην Πληροφορική

Εισαγωγή στην Πληροφορική Ανοικτά Ακαδημαϊκά Μαθήματα στο ΤΕΙ Ιονίων Νήσων Εισαγωγή στην Πληροφορική Ενότητα 3: Ψηφιακή Λογική ΙI Το περιεχόμενο του μαθήματος διατίθεται με άδεια Creative Commons εκτός και αν αναφέρεται διαφορετικά

Διαβάστε περισσότερα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Οργάνωση Υπολογιστών Εργαστήριο 11: Κρυφές Μνήμες και η Επίδοσή τους Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν εκπαιδευτικό υλικό

Διαβάστε περισσότερα

Οργάνωση Υπολογιστών ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Διαλέξεις 6: Κάλεσμα Διαδικασιών, Χρήση και Σώσιμο Καταχωρητών. Μανόλης Γ.Η.

Οργάνωση Υπολογιστών ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Διαλέξεις 6: Κάλεσμα Διαδικασιών, Χρήση και Σώσιμο Καταχωρητών. Μανόλης Γ.Η. ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Οργάνωση Υπολογιστών Διαλέξεις 6: Κάλεσμα Διαδικασιών, Χρήση και Σώσιμο Καταχωρητών Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν εκπαιδευτικό

Διαβάστε περισσότερα

ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ ΚΑΡΑΓΚΙΑΟΥΡΗΣ ΝΙΚΟΛΑΟΣ

ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ ΚΑΡΑΓΚΙΑΟΥΡΗΣ ΝΙΚΟΛΑΟΣ ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ 3/02/2019 ΚΑΡΑΓΚΙΑΟΥΡΗΣ ΝΙΚΟΛΑΟΣ ΘΕΜΑ 1 ο 1. Να γράψετε στο τετράδιό σας το γράμμα καθεμιάς από τις παρακάτω προτάσεις και δίπλα τη λέξη ΣΩΣΤΟ, αν είναι σωστή ή τη λέξη ΛΑΘΟΣ, αν είναι

Διαβάστε περισσότερα

ΟΙΚΟΝΟΜΙΚΗ ΑΝΑΛΥΣΗ Ενότητα #4: ΙΣΟΡΡΟΠΙΑ ΑΓΟΡΩΝ

ΟΙΚΟΝΟΜΙΚΗ ΑΝΑΛΥΣΗ Ενότητα #4: ΙΣΟΡΡΟΠΙΑ ΑΓΟΡΩΝ ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ ΟΙΚΟΝΟΜΙΚΗ ΑΝΑΛΥΣΗ Ενότητα #4: ΙΣΟΡΡΟΠΙΑ ΑΓΟΡΩΝ Διδάσκων: Μανασάκης Κωνσταντίνος ΤΜΗΜΑ ΠΟΛΙΤΙΚΗΣ ΕΠΙΣΤΗΜΗΣ Τα κείμενα και τα διαγράμματα της παρουσίασης έχουν ληφθεί

Διαβάστε περισσότερα

Θεωρίες Μάθησης και Εκπαιδευτικό Λογισμικό

Θεωρίες Μάθησης και Εκπαιδευτικό Λογισμικό ΑΡΙΣΤΟΤΕΛΕΙΟ ΠΑΝΕΠΙΣΤΗΜΙΟ ΘΕΣΣΑΛΟΝΙΚΗΣ ΑΝΟΙΚΤΑ ΑΚΑΔΗΜΑΪΚΑ ΜΑΘΗΜΑΤΑ Θεωρίες Μάθησης και Εκπαιδευτικό Λογισμικό Ενότητα 2: Βασικές Έννοιες & Ορισμοί (Μέρος Β) Σταύρος Δημητριάδης Άδειες Χρήσης Το παρόν εκπαιδευτικό

Διαβάστε περισσότερα

Λογική Δημήτρης Πλεξουσάκης Ασκήσεις στον Κατηγορηματικό Λογισμό Τμήμα Επιστήμης Υπολογιστών

Λογική Δημήτρης Πλεξουσάκης Ασκήσεις στον Κατηγορηματικό Λογισμό Τμήμα Επιστήμης Υπολογιστών Λογική Δημήτρης Πλεξουσάκης Ασκήσεις στον Κατηγορηματικό Λογισμό Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν εκπαιδευτικό υλικό υπόκειται στην άδεια χρήσης Creative Commons και ειδικότερα Αναφορά

Διαβάστε περισσότερα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 11: Ένας απλός Υπολογιστής: Datapath & Εντολές Πράξεων

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ. Εργαστήριο 11: Ένας απλός Υπολογιστής: Datapath & Εντολές Πράξεων ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Ψηφιακή Σχεδίαση Εργαστήριο : Ένας απλός Υπολογιστής: Datapath & Εντολές Πράξεων Μανόλης Γ.Η. Κατεβαίνης Τμήμα Επιστήμης Υπολογιστών Άδειες Χρήσης Το παρόν εκπαιδευτικό

Διαβάστε περισσότερα

Γνωστική Ψυχολογία 3

Γνωστική Ψυχολογία 3 ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΡΗΤΗΣ Γνωστική Ψυχολογία 3 Ενότητα #2: Μνημονικές Δομές και Λειτουργίες Διδάσκων: Οικονόμου Ηλίας ΤΜΗΜΑ ΨΥΧΟΛΟΓΙΑΣ ΣΧΟΛΗ ΚΟΙΝΩΝΙΚΩΝ ΕΠΙΣΤΗΜΩΝ Άδειες Χρήσης Το παρόν εκπαιδευτικό

Διαβάστε περισσότερα

Εισαγωγή στην Πληροφορική

Εισαγωγή στην Πληροφορική Ανοικτά Ακαδημαϊκά Μαθήματα στο ΤΕΙ Ιονίων Νήσων Εισαγωγή στην Πληροφορική Ενότητα 3: Ψηφιακή Λογική ΙI Το περιεχόμενο του μαθήματος διατίθεται με άδεια Creative Commons εκτός και αν αναφέρεται διαφορετικά

Διαβάστε περισσότερα

Κυκλώματα αποθήκευσης με ρολόι

Κυκλώματα αποθήκευσης με ρολόι Κυκλώματα αποθήκευσης με ρολόι Latches και Flip-Flops Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης 1 Γιατί χρειαζόμαστε τα ρολόγια Συνδιαστική λογική Η έξοδος εξαρτάται μόνο

Διαβάστε περισσότερα

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2007

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2007 ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2007 Μάθημα : Ψηφιακά Ηλεκτρονικά Τεχνολογία ΙΙ Τεχνικών Σχολών, Θεωρητικής Κατεύθυνσης

Διαβάστε περισσότερα