Κατανάλωση ισχύος ψηφιακών κυκλωμάτων
|
|
- Χαράλαμπος Παππάς
- 8 χρόνια πριν
- Προβολές:
Transcript
1 Κατανάλωση ισχύος ψηφιακών κυκλωμάτων Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Γ. Δημητρακόπουλος ΗΥ422 1
2 Δυναμική κατανάλωση ισχύος Σε κάθε κύκλο μετακινούμε το διακόπτη από τη θέση 1 στη θέση 2 και πίσω Φορτίζεις τον πυκνωτή σε τάση V και στη συνέχεια τον αποφορτίζεις στο Gnd To φορτίο κινείται από την πηγή τάσης στον πυκνωτή και από εκεί στη γή Έστω ότι το κάνεις αυτό f φορές το δευτερόλεπτο. Δηλαδή με μία συχνότητα f To ρεύμα πάντα κυλαέι σε κάθε ολοκληρωμένο κύκλο από V στο Gnd Σε κάθε κύκλο μετακίνησης του διακόπτη Q = CV coulombs μετακινούνται Έχουμε f τέτοιους κύκλους το δευτερόλεπτο Η ένταση του ρεύματος σε Ampere είναι CVf coulombs/second μεταξύ του V και του Gnd Εφόσον η ισχύς είναι Power = V x I τότε η ισχύς που καταναλώσαμε είναι V x CVf = CV 2 f Watts Γ. Δημητρακόπουλος ΗΥ422 2
3 Ενέργεια ισχύς Power (Watt) t Power (Watt) t Η ισχύς δύο εργασιών συναρτήσει του χρόνου Η ισχύς ανάλογη της συχνότητας (ταχύτητας) Έτσι η εργασία (b) έχει τη μισή ισχύ από την (α) αλλά θέλει διπλάσιο χρόνο να ολοκληρωθεί Γ. Δημητρακόπουλος ΗΥ422 3
4 Ενέργεια - ισχύς Power (Watt) Ενέργεια = το εμβαδό κάτω από τις καμπύλες t Power (Watt) Η ενέργεια που δαπανούμε και για τις δύο εργασίες ακριβώς η ίδια Εnergy = Power x Time Στην εργασία (β) έχουμε μειώσει τη συχνότητα μειώνοντας την ισχύ αλλά δε μειώνουμε τη ενέργεια που χρειάζεται να δαπανήσουμε Ξοδεύουμε τη μισή ισχύ για διπλάσιο χρόνο Η ενέργεια ίδια Ουσιαστικά Ενέργεια/λειτουργία = Ισχύς x Χρόνος / λειτουργία Σε περιπτώσεις με αυστηρούς χρονικούς περιορισμούς θα διαλέγαμε τη λύση (α). Στην αντίθετη περίπτωση τη (β) t Γ. Δημητρακόπουλος ΗΥ422 4
5 Η δυναμική κατανάλωση ισχύος ψηφιακών πυλών Η δυναμική κατανάλωση ισχύος συμβαίνει μόνο όταν η πύλη αλλάζει κατάσταση Σε κάθε κύκλο CVdd φορτίο πηγαίνει προς τον πυκνωτή Σε κάθε κυκλο ξοδεύουμε ενέργεια Εc = CVdd 2 Κατά τη φόρτιση του πυκνωτή αποθηκεύεται σ αυτόν το ½ CVdd 2. To άλλο μισό χάνεται στην «αντίσταση» του PMOS τρανζιστορ Όταν η έξοδος επιστρέφει στο 0 αυτή η ενέργεια που είχε ο πυκνωτής χάνεται στην «αντίσταση» του ΝΜΟS τρανζίστορ Το κύκλωμα καταναλώνει την ισχύ όταν η είσοδος κάνει μετάβαση από το 0 στο 1. Γ. Δημητρακόπουλος ΗΥ422 5
6 Μέση δυναμική κατανάλωση ισχύος Σε κάθε περίπτωση που η έξοδος μεταβαίνει από 0 σε 1 ξοδεύουμε ενέργεια ίση με Ε = CSWITCHEDVdd 2 Η ισχύς είναι η ενέργεια που δαπανούμε ανα μονάδα χρόνου Αν κάνουμε υπολογισμούς με συχότητα fclk τότε PDYNAMIC = fclk x CSWITCHEDVdd 2 Αν από τις fclk φορές το δευτερόλεπτο που προσπαθούμε να υπολογίσουμε ένα νέο αποτελέσμα η έξοδος κάνει μετάβαση από το 0 στο 1 με πιθανότητα α τότε PDYNAMIC = α x fclk x CSWITCHED x Vdd 2 Γ. Δημητρακόπουλος ΗΥ422 6
7 Παράγοντας μεταβάσεων Παράγοντας μεταβάσεων (switching activity) α = πόσες φορές το σήμα εισόδου κάνει μετάβαση ανά περίοδο ρολογιού Το σήμα του ρολογογιού έχει α = 1 (και για το λόγο αυτό συνεισφέρει σημαντικά στην κατανάλωση ισχύος του κυκλώματος) Η έξοδος ενός flip-flop μπορεί να έχει στη χειρότερη περίπτωση α = ½ Δεν αλλάζουν κατάσταση όλοι οι κόμβοι του κυκλώματος σε κάθε κύκλο. Πόσο συχνά συμβαίνει μια αλλαγή εξαρτάται από τις τιμές των δεδομένων. Συνήθως η συνδιαστική λογική των κυκλωμάτων περιγράφεται με α = Για να έχεις μικρότερη κατανάλωση ισχύος πρέπει να μπορέσεις να μειώσεις τον παράγοντα των μεταβάσεων α Γ. Δημητρακόπουλος ΗΥ422 7
8 Χωρητικότητα του κάθε κόμβου Χωρητικότητα κόμβου Η χωρητικότητα Cswitched που συμμετέχει στην κατανάλωση ισχύος περιλαμβάνει: Τη χωρητικότητα του ακροδέκτη Gate των τρανζίστορ (χωρητικότητα εισόδου) της επόμενης πύλης CIN(B) Τις παρασιτικές χωρητικότητες των περιοχών διάχυσης των τρανζίστορ που είναι συνδεδεμένες στην έξοδο της πύλης CDIFF(A) Τις χωρητικότητες των ενδιάμεσων καλωδίων CWIRE Για να μειώσεις την κατανάλωση ισχύος πρέπει να μειωθεί η χωρητικότητα Cswitched Cswitched = CDIFF(A) + CWIRE + CIN(B) Γ. Δημητρακόπουλος ΗΥ422 8
9 Δυναμική κατανάλωση ισχύος τάση τροφοδοσίας/συχνότητα λειτουργίας Για να μειωθεί η κατανάλωση ισχύος πρέπει να μειωθεί η τάση τροφοδοσίας VDD Αυτό επηρεάζει άμεσα την ταχύτητα των κυκλωμάτων. Η καθυστέρηση μιας πύλης ακολουθεί χοντρικά τον κανόνα T K CLV ( V V Επομένως η μείωση του VDD σημαίνει και αναγκαστική μείωση της συχνότητας λειτουργίας fclk. Σκοπός είναι χωρίς να μεταβάλουμε την καθυστέρηση να μειώσουμε την ισχύ μειώνοντας ουσιαστικά την ενέργεια που απαιτείται ανα λείτουργία Επίσης χωρίς να πειράξουμε το VDD κλείνοντας το ρολόι στις ανενεργές μονάδες μειώνεται το α x fclk. Φυσικά αυτή η λύση εισάγει πολλά άλλα προβλήματα τα οποία απαιτούν προσεκτικές λύσεις Γ. Δημητρακόπουλος ΗΥ422 9 DD DD T ) b
10 Παράδειγμα υπολογισμού δυναμικής καταναλωσης ισχύος Εδώ δεν μας απασχολεί η μέση τιμή του παράγοντα μεταβάσεων εφόσον μελετάμε την κατανάλωση ισχύος για μία συγκεκριμένη μετάβαση Οι χωρητικότητες που αναγράφονται στις πύλες είναι οι χωρητικότητες της κάθε μιας εισόδου Οι μεταβάσεις που καταναλώνουν ενέργεια είναι αυτές που πηγαίνουν από το 0 στο 1 (Κόμβοι με ) Υπάρχει 1 μία μόνο τέτοια μετάβαση η οποία φορτίζει την είσοδο του inverter με κόκκινο χρωμα Aν VDD = 1.2 V τότε E = 10 ff x Vdd 2 = 10 ff x 1.44 = 14.4 fj. Αν το κύκλωμα λειτουργεί στα 100 ΜΗz τότε P = 14.4 fj x 100 ΜΗz = 1.4 nw Γ. Δημητρακόπουλος ΗΥ422 10
11 Παράδειγμα υπολογισμού δυναμικής καταναλωσης ισχύος Σε αυτή την περίπτωση υπάρχουν πολλοί κόμβοι οι οποίοι μεταβαίνουν από το 0 στο 1 Έτσι E = (10fF + 30fF) Vdd 2 =40 ff x 1.44 = 57.6 fj το οποίο για f = 100 ΜΗz δίνει 5.76 nw (5x σε σχέση με πριν) Αν αλλάζαμε τη συχνότητα του ίδιου κυκλώματος χωρίς να αλλάξουμε τα μεγέθη των πυλών του σε f = 50 ΜΗz η ισχύς θα μειωνόταν στα 2.88 nw Η ενέργεια που ξοδεύουμε γι αυτόν τον υπολογισμό παραμένει η ίδια αφού έχουμε τη μισή ισχύ να δαπανάται για διπλάσιο χρόνο Γ. Δημητρακόπουλος ΗΥ422 11
12 Παράδειγμα υπολογισμού μέσης κατανάλωσης ισχύος Για το ίδιο κύκλωμα θα μελετήσουμε τη μέση κατανάλωση ισχύος Χωρίς να γνωρίζουμε δηλαδή τα ακριβή διανύσματα που εμφανίζονται στις εισόδους Θα προσπαθήσουμε να εκτιμήσουμε τον παράγοντα μεταβάσεων για κάθε κόμβο του κυκλώματος χρησιμοποιώντας πιθανοτικές μεθόδους. Γνωρίζουμε τις πιθανότητες οι είσοδοι να είναι στο 0 ή στο 1 P(input=0) και P(input=1). Οσο πιο ακριβείς είναι οι εκτιμήσεις για το στατιστικό περιεχόμενο των εισόδων τόσο πιο ρεαλιστικά τα αποτελέσματα Γνωρίζοντας αυτές τις πιθανότητες και τη λογική λειτουργία της πύλης μπορούμε να υπολογίσουμε την πιθανότητα η έξοδος της κάθε πύλης να είναι είτε στο 0 είτε στο 1. Τότε, η πιθανότητα μια πύλη να κάνει μετάβαση από το 0 1 είναι η πιθανότητα η προηγούμενη τιμή της εξόδου να είναι 0 ενώ η επόμενη να είναι 1: α = PSWITCH = P(out = 0) x P(out = 1) = (1 P(out=1))x P(out = 1) Γ. Δημητρακόπουλος ΗΥ422 12
13 Υπολογισμός παράγοντα μεταβάσεων Γνωρίζουμε την πιθανότητα οι είσοδοι να είναι 1 Επομένως η πιθανότητα η είσοδος 0 είναι P(input = 0) = 1 P(input=1) Η έξοδος της ΝΑΝD θα είναι 1 όταν τουλάχιστον μία από τις εισόδους 0 P(Z=1) = P(A=0) P(B=0) + P(A=0) P(B=1) + P(A=1) P(B=0) Η έξοδος της ΝΑND θα είναι 0 όταν και οι δύο είσοδοι 1 (απλούστερο) P(Z=0) = P(A=1) P(B=1) έτσι ισοδύναμα P(Z=1) = 1 P(Z=0) = 1 - P(A=1) P(B=1) Γ. Δημητρακόπουλος ΗΥ422 13
14 Επιστροφή στο παράδειγμα Πιθανότητες ο κάθε κόμβος να είναι ίσος με 1 1/2 1/2 1/2 3/4 3/4 1/4 1/4 15/16 1/16 1/2 Οι πιθανότητες ο κάθε κόμβος να έχει την τιμή 1 υπολογίζεται όπως και πριν με βάση τις πιθανότητες των εισόδων (1/2 ισοπίθανα στο 0 ή στο 1) και τη λογική λειτουργία των πυλών Οι πιθανότητες ο κόμβος να είναι 0 μπορούν απ ευθείας να υπολογιστούν Αυτό που μένει είναι να υπολογίσουμε τον παράγοντα μετάβασης α για κάθε κόμβο = (1 P(x=1) ) x P(x = 1) Γ. Δημητρακόπουλος ΗΥ422 14
15 Ολοκλήρωση παραδείγματος Παράγοντες μεταβάσεων a (0 1) switching activities 1/4 3/16 3/16 15/256 1/4 1/4 3/16 3/16 15/256 1/4 Καθε κόμβος φορτίζεται από το 0 στο 1 με πιθανότητα ίση με αυτή που αναγράφεται σε κάθε κόμβο Η ενέργεια του κάθε κόμβου Ε = α x Cswitched x VDD 2 Επομένως η εκτιμούμενη συνολική ενέργεια (4 * ¼ * 5fF + 2 * 3/16 * 10 ff + 2 * 3/16 * 20 ff + 15/256 * 30fF + 15/256 * 100 ff ) * VDD 2 = 30.8 ff * VDD 2 H συνολική χωρητικότητα είναι 180 ff. Eπομένως το effective switching activity είναι περίπου 30,8/180 1/6 = Δηλαδή αναμένουμε πως όταν οι είσοδοι είναι ισοπίθανα στο 0 στο 1 τότε μόνο το 1/6 της συνολικής χωρητικότητας να υποστεί μετάβαση από το 0 στο 1. Προσέξτε πως μας ενδιαφέρει να έχουμε μικρό παράγοντα μεταβάσεων σε κόμβους με μεγάλη χωρητικότητας (όπως οι 2 πιο κοντά στην έξοδο του παραδείγματος) Γ. Δημητρακόπουλος ΗΥ422 15
16 Σχολιασμός Για το ίδιο κύκλωμα υπολογίσαμε πως η ισχύς του στα 100 ΜHz παίρνει τιμές Για μια μετάβαση με ένα κόμβο από το 0 στο 1 = 1.4nW Για μια μετάβαση με περισσότερους κόμβους από το 0 στο 1 = 5.6nW Η μέση κατανάλωση ισχύος που περιμένου αν είσοδοι ισοπίθανα στο 0 ή στο 1 = 3.8nW Η στιγμίαια μέγιστη ισχύς μπορεί να διαφέρει πολύ από τη μέση κατανάλωση ανάλογα με τη μετάβαση που συμβαίνει στο κύκλωμα Στην πράξη και οι δύο τιμές είναι σημαντικές Η ακριβής εκτίμηση γίνεται πολύ δύσκολη στην περίπτωση που τα σήματα δεν είναι ανεξάρτητα πιθανοτικά Εμείς θεωρήσαμε πως η μετάβαση κάθε σήματος στην είσοδο είναι ένα ανεξάρτητο γεγονός Η ισχύς μεταβάλλεται ανάλογα με τη συχνότητα που λειτουργούμε το κύκλωμα. Φυσικά και η συχνότητα έχει ένα πάνω όριο που εξαρτάται από την ελάχιστη καθυστέρηση του κυκλώματος Γ. Δημητρακόπουλος ΗΥ422 16
17 Παράλειψη glitches Οι αναλυτικές μέθοδοι μπορούν να πλησιάσουν πολύ κοντά στην πραγματικότητα όταν είναι γνωστή η στατιστική πληροφορία των εισόδων Στην εκτίμηση της δυναμικής κατανάλωσης ενέργειας δε λάβαμε υπόψιν τις στιγμιαίες λανθασμένες μεταβάσεις των εξόδων (glitches) οι οποίες προέρχονται από τις χρονικές διαφορές στη διάδοση των σημάτων από μονοπάτια διαφορετικής καθυστερησης Για την εκτίμηση της μέγιστης κατανάλωσης ισχύος πρέπει να αναζητήσουμε εκείνα τα ζευγάρια των εισόδων που προκαλούν τις περισσότερες μεταβάσεις στο κύκλωμα. Προσοχή!!! Μας απασχολεί να δούμε αυτές τις μεταβάσεις στους κόμβους με τη μεγαλύτερη χωρητικότητα Η μόνη έγκυρη μέθοδος για την εκτίμηση της κατανάλωσης ισχύος είναι η εξομοίωση του κυκλώματος χρησιμοποιώντας ταυτόχρονα πραγματική χρονική πληροφορία για τις πύλες και τα καλώδια (timing) Inverter Delay Μη επιθυμητή προσωρινή μετάβαση (glitch) η οποία αποφορτίζει στιγμιαία τη χωρητικότητα του κόμβου Y Γ. Δημητρακόπουλος ΗΥ422 17
18 Ρεύμα βραχυκυκλώματος Κατά τη διάρκεια της μετάβασης σε μια στατική πύλη CMOS τα PMOS και τα NMOS τρανζίστορ είναι ταυτόχρονα ενεργοποιημένα για ένα σύντομο χρονικό διάστημα. Στο διάστημα αυτό σχηματίζεται ένα απευθείας μονοπάτι ρεύματος μεταξύ του Vdd και το Gnd. Η ισχύς του ρεύματος αυτού καταναλίσκεται στα τρανζίστορ χωρίς να συνεισφέρει στη φόρτιση της χωρητικότητας εξόδου Η διάρκεια αυτού του χρονικού διαστήματος εξαρτάται από το χρόνο ανόδου ή καθόδου των εισόδων και του σήματος της εξόδου Σε ένα καλά σχεδιασμένο κύκλωμα (χρόνοι ανόδου/καθόδου μέτρηση 10%-90% μεταξύ FO4) η κατανάλωση ισχύος λόγω του ρεύματος βραχυκυκλώματος είναι το 5 10% της συνολικής δυναμικής κατανάλωσης ισχύος Αυτή η απώλεια ισχύος πραγματοποιείται μόνο όταν η πύλη αλλάζει κατάσταση. Ουσιαστικά είναι μέρος της δυναμικής κατανάλωσης ισχύος απλά αντιμετωπίζεται χωριστά Το ρεύμα βραχυκυκλώματος εξαρτάται από την τιμή του Vdd. Αν Vdd < VTN + VTP τότε τα τρανζίστορ δε είναι ποτέ ενεργοποιημένα ταυτόχρονα και έτσι το φαινόμενο εξαλείφεται Γ. Δημητρακόπουλος ΗΥ422 18
19 Ρεύματα διαρροής Δυστυχώς ακόμη και όταν VGS < VT το τρανζίστορ διαρρέεται από μια ποσότητα ρεύματος η οποία δυστυχώς με τη σμίκρυνση της τεχνολογίας συνεχώς αυξάνει Επομένως ουσιαστικά το κύκλωμα παρουσιάζει κατανάλωση ισχύος ακόμη και όταν δεν έχουμε μεταβάσεις στην έξοδο της πύλης Τα ρεύματα διαρροής αυξάνουν Mε την άνοδο της θερμοκρασίας Mε τη μείωση της τάσης κατωφλίου των τρανζίστορ και μάλιστα εκθετικά (τη μείωση αυτη τη χρειαζόμαστε για την αύξηση της ταχύτητας του κυκλώματος γιατί χαμηλό κατώφλι μεγάλο ρεύμα γρήγορη φόρτιση/εκφόρτιση χωρητικοτήτων εξόδου) Τα ρεύματα διαρροής εξαρτώνται σημαντικά από την τάση τροφοδοσίας του κυκλώματος Ενώ ξεκίνησε σαν ένα αμελητέο ποσό της συνολικής κατανάλωσης ισχύος στις μέρες μας η κατανάλωση λόγω των ρευμάτων διαρροής μπορεί να αγγίξει έως και το 30% της συνολικής κατανάλωσης ισχύος Προς το παρόν οι καινούριες τεχνολογίες μαζί με τις σχεδιαστικές τεχνικές που προέκυψαν έχουν ανταποκριθεί και κρατούν τα ρεύματα διαρροής σε ανεκτά επίπεδα. Βέβαια νέες σχεδιαστικές λύσεις συνεχώς θα απαιτούνται Γ. Δημητρακόπουλος ΗΥ422 19
20 Συνολική κατανάλωση ισχύος Η συνολική κατανάλωση ισχύος αποτελείτε απο τρία μέρη Τη δυναμική κατανάλωση ισχύος Τη συνεισφορά του ρεύματος βραχυκυκλώματος Τα ρεύματα διαρροής Οι μικρότερου μεγέθους τεχνολογίες δυσκολεύουν ολοένα και περισσότερο το πρόβλημα Οι επιδόσεις των κυκλωμάτων περιοριορίζονται πια από την κατανάλωση ισχύος τους Προβλήματα θερμοκρασίας Πακεταρίσματος του ολογκληρωμένου Χρόνος αντοχής μπαταρίας για φορητές συσκεύες Γ. Δημητρακόπουλος ΗΥ422 20
21 Συσχέτιση ενέργειας καθυστέρησης Η ελάχιστη καθυστέρηση την οποία μπορεί να επιτύχει ένα κύκλωμα για ένα δεδομένο VDD συνδέεται άμεσα με την κατανάλωση ενέργειας γιατί από αυτό εξαρτάται η τιμή του CSWITCHED To α εξαρτάται από την τοπολογία του κυκλώματος και τη λογική συνάρτηση που υλοποιεί Έτσι ανάλογα με την καθυστέρηση που στοχεύουμε αλλάζει αυτόματα και η δυναμική ενέργεια (και κατανάλωση ισχύος για μια δεδομένη συχνότητα λειτουργίας) Γ. Δημητρακόπουλος ΗΥ422 21
22 Παράδειγμα Χωρητικότητες εισόδου Επιλέγουμε τα μεγέθη των αντιστροφέων κυνηγώντας την ελάχιστη καθυστέρηση για σταθερό VDD Έτσι f = (100/Cin) 1/3 Delay = 3τINV(f + pinv) Η χωρητικότητα εισόδου της κάθε πύλης για την ελάχιστη καθυστέρηση C/f j. H τιμή του j ανάλογα με τη θέση στο μονοπάτι. Αυτή που οδηγεί την έξοδο j=1 η προ-τελευταία j=ν-1 Energy = α CSWITCHED VDD 2 = α (CIN + C/f 2 + C/f + C)VDD 2 Ανάλογα με την τιμή του CIN πετυχαίνουμε και άλλη καθυστέρηση ενώ αλλάζει αντίστοιχα και η συνολική δυναμική ενέργεια που χρειάζεται να δαπανήσουμε Γ. Δημητρακόπουλος ΗΥ422 22
23 Βελτιστοποίηση ενέργειας-καθυστέρησης Αν θεωρήσουμε πως Cin < Limit (=10 ff) ώστε να μην επιβραδύνουμε σημαντικά το προηγούμενο κύκλωμα μπορούμε να διαλέξουμε μια πληθώρα λύσεων Κάθε λύση έχει το δικό της βέλτιστο stage effort f Για κάθε Cin (μεταβλητής προβλήματος βελτιστοποίησης) που διαλέγουμε πετυχαίνουμε την ελάχιστη δυνατή καθυστέρηση. Kαθε επιλογή συνεπάγεται μια κατανάλωση ενέργειας Όσο αυξάνουμε το Cin η καθυστέρηση μειώνεται ενώ αυξάνεται η τιμή του Cswitched όπως αναμενόταν Delay (τ) Cswitched Γ. Δημητρακόπουλος ΗΥ Cin Cin
24 Bέλτιστες καμπύλες ενέργειας/καθυστέρησης Τοποθετούμε όλα τα σημεία που προέκυψαν από τη βελτιστοποίηση ως προς το Cin στο ίδιο διάγραμμα με άξονες την καθυστέρηση και την ενέργεια Όλα τα σημεία της καμπύλης είναι βέλτιστα ως προς την ενέργεια και την καθυστέρηση: Ο λόγος είναι ότι δε μπορούμε να μειώσουμε την καθυστέρηση περαιτέρω χωρίς να αύξησουμε την ένέργεια που δαπανούμε ενώ αντίθετα δεν μπορούμε να μειώσουμε την ενέργεια χωρίς να αυξήσουμε την καθυστέρηση Ο λόγος είναι ότι χρησιμοποιούμε τη μέθοδο του Logical effort που εξασφαλίζει πως για κάθε Cin η λύση που διαλέγουμε πετυχαίνουμε τη βέλτιστη καθυστέρηση (Διαβαστε επιπλέον κείμενο για βέλτιστες καμπύλες ενέργειας καθυστέρησης) Αν θέλουμε μια καλύτερη καμπύλη (πιο αποδοτικά σημεία) πρέπει να εισάγουμε στο πρόβλημα μας και άλλες μεταβλητές βελτιστοποίησης όπως το πλήθος των σταδίων Ν και όχι μόνο το Cin Αν αλλάξουμε Cout ή αριθμό από αντιστροφείς πρέπει να δημιουργήσουμε εκ νέου μια νέα καμπύλη Γ. Δημητρακόπουλος ΗΥ Energy Delay (τinv)
25 Η συνεισφορά της τάσης τροφοδοσίας Ανάλογη βελτιστοποίηση μπορούμε να επιτύχουμε αν μεταβάλλουμε την τάση τροφοδοσίας του κυκλώματος Με τη μείωση του VDD κερδίζουμε «τετραγωνικά» την απαιτούμενη ενέργεια αλλά χάνουμε επίσης σημαντικά στην καθυστέρηση των πυλών Δεν επαναυπολογίζουμε τα μεγέθη των τρανζίστορ απλά μεταβάλλουμε το διακόπτη που λέγεται τάση τροφοδοσίας Μπορούμε ουσιαστικά να επιτύχουμε την ελάχιστη καθυστέρηση για μια ζητούμενη ταχύτητα ή το αντίθετο Παράλληλα με την κατάλληλη επιλογή των μεγεθών των τρανζίστορ κατά τη φάση τη σχεδίασης μπορούμε να επιτύχουμε τη ζητούμενη καθυστέρηση ελαχιστοποιώντας το όσο το δυνατόν περισσότερο την απαιτούμενη ενέργεια πειράζοντας ταυτόχρονα την τάση VDD Delay ,5 0,7 0,9 1,1 1,3 VDD Delay CLVDD Kconst ( V V ) DD T b Γ. Δημητρακόπουλος ΗΥ422 25
26 Η συνεισφορά της τάσης τροφοδοσίας Σε άλλες περιπτώσεις η μείωση της τάσης VDD μειώνει ταυτόχρονα την καθυστέρηση και την κατανάλωση ισχύος Δυσκολεύει βέβαια τη σχεδίαση απομακρυνόμαστε από την αμιγώς ψηφιακή σχεδίαση Οδήγηση μεγάλων διαδρόμων δεδομένων με μικρή διαφορά δυναμικού Παράδειγμα 10pF bus, 64 bits 500MHz clock toggles at f/4 (125MHz) V=3.3V E = 640pF x = 7nJ P = 7nJ x 125MHz = 0.875W at 100mV E = 0.2nJ, P= 27mW Η καθυστέρηση επίσης μπορεί να μειωθεί γιατί το λογικό-1 από το λογικό-0 απέχουν λιγότερο μεταξύ τους οπότε μπορούμε ταχύτερα να τα υπολογίσουμε Χρησιμοποιείται ευρεως στους διαδρόμους δεδομένων του συστήματος και στις διεπαφές των RAMs Μεγάλο voltage swing Μικρό voltage swing Γ. Δημητρακόπουλος ΗΥ422 26
27 Γενικές στρατηγικές μείωσης της κατανάλωσης ισχύος Κλείσε τις ανενεργές περιοχές του κυκλώματος Μείωσε τον αριθμό των μεταβάσεων Παραλληλισμός για μείωση της κατανάλωσης και όχι της απόδοσης Επαναπροσδιορισμός του προβλήματος Γ. Δημητρακόπουλος ΗΥ422 27
28 Κλειστές οι ανενεργές περιοχές του κυκλώματος Το μεγαλύτερο μέρος του κυκλώματος είναι ανενεργό την περισσότερη ώρα Χρησιμοποιήσε μόνο εκείνα τα κομμάτια που απαιτούνται για το τρέχοντα υπολογισμό Οι Floating point μονάδες δε χρειάζονται κατά την επεξεργασία κειμένου Δε μιλάμε στο κινητό την ώρα που ακούμε (συνήθως) Η λογική CMOS δαπανά την περισσότερη ενέργεια όταν οι πύλες αλλάζουν κατάσταση Γι αυτό πρέπει να σιγουρευτούμε πως οι ανενεργές μονάδες του κυκλώματος δεν παρουσιάζουν μεταβάσεις Σταμάτησε τα ρολόγια αυτών των μονάδων Έτσι τα σήματα θα πάψουν ν αλλάζουν (clock gating) Η δέσμευση του ρολογιού θέλει προσοχή όσον αφορά το χρονισμό (εισάγει επιπλέον clock skew) Επίσης θέλει προσοχή το αναβόσβησμα του ρολογιού από ενεργό σε ανενεργό Στις νέες τεχνολογίες όπου τα ρεύματα διαρροής δημιουργούν προβλήματα απαιτείται επίσης το κλείδωμα της τροφοδοσίας των κυκλωμάτων (power gating) Γ. Δημητρακόπουλος ΗΥ422 28
29 Αποφυγή glitches Όπως δείξαμε τα κυκλώματα παρουσιάζουν «περίεργες» μεταβάσεις κατά τον υπολογισμό Η αιτία είναι οι διαφορετικοί χρόνικοι άφιξης των εισόδων μιας πύλης λόγω των διαφορετικών μονοπατιών από τα οποία διέρχονται τα σήματα Το πρόβλημα αυτό διορθώνεται εν μέρει ισορροπώντας την καθυστέρηση των διαφορετικών μονοπατιών Πολλές φορές αυτό βοηθάει στη μείωση της συνολικής καθυστέρησης του κυκλώματος!! Γ. Δημητρακόπουλος ΗΥ422 29
30 Παράλληλος υπολογισμός Αρχικός σχεδιασμός Η χρήση του παράλληλου υπολογισμού πάντα μας επιτρέπει να κερδίζουμε σχεδόν για όλες τις κατηγορίες των κυκλωμάτων Βελτιώνεις το throughput τοποθετώντας παράλληλες μονάδες Αν θέλεις το ίδιο throughput με αρχικό σχεδιασμό μπορείς να κάνεις την παράλληλη εκδοχή αργότερη μειώνοντας το VDD και τη συχνότητα Παρόλη την επιβάρυνση από την επιπλέον καλωδίωση το κέρδος σε ισχύ είναι σημαντικό Γ. Δημητρακόπουλος ΗΥ422 30
31 Επαναπροσδιορισμός του προβλήματος Αν μπορείς για μια δεδομένη εργασία να κάνει λιγότερη δουλειά για το ίδιο αποτέλεσμα πάντα σου επιτρέπει να μειώσεις την κατανάλωση ισχύος Λιγότερη δουλειά σημαίνει πως η νέα λύση που έχεις επιλέξει απαιτεί λιγότερες λειτουργίες Για παράδειγμα θεωρήστε πως η λύση ενός προβλήματος απαιτεί 100 λειτουργίες εντολές (instructions) Energy = 100 Einst Delay = 100 Tinst Αν ένας άλλος αλγόριθμος απαιτεί 50 λειτουργίες τότε: Εnergy = ½ Εnergy(old) και Delay = ½ Delay(old) Aν η προηγούμενη λύση ήταν επαρκής τότε Μπορούμε να ανταλλάξουμε την επιπλέον απόδοση που έχουμε ώστε να μειώσουμε περαιτέρω την ενέργεια ανα λειτουργία μειώνοντας πχ το VDD Η κάθε λειτουργία από τη νέα λύση πρέπει να απαιτεί περίπου την ίδια ενέργεια Δεν είμαι σίγουρος πως η αντικατάσταση 10 προσθέσεων με 5 πολλαπλασιασμούς είναι πιο αποδοτική λύση Γ. Δημητρακόπουλος ΗΥ422 31
Καθυστέρηση στατικών πυλών CMOS
Καθυστέρηση στατικών πυλών CMOS Πρόχειρες σημειώσεις Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Άνοιξη 2008 Παρόλο που οι εξισώσεις των ρευμάτων των MOS τρανζίστορ μας δίνουν
4/10/2008. Στατικές πύλες CMOS και πύλες με τρανζίστορ διέλευσης. Πραγματικά τρανζίστορ. Ψηφιακή λειτουργία. Κανόνες ψηφιακής λειτουργίας
2 η διάλεξη 25 Σεπτεμβρίου Πραγματικά τρανζίστορ Στατικές πύλες CMOS και πύλες με τρανζίστορ διέλευσης Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Η τάση στο gate του τρανζίστορ
Εργαστηριακή άσκηση. Θεωρητικός και πρακτικός υπολογισμός καθυστερήσεων σε αναστροφείς CMOS VLSI
Ε.Μ.Π. - ΣΧΟΛΗ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ ΚΑΙ ΜΗΧΑΝΙΚΩΝ ΥΠΟΛΟΓΙΣΤΩΝ ΤΟΜΕΑΣ ΤΕΧΝΟΛΟΓΙΑΣ ΥΠΟΛΟΓΙΣΤΩΝ ΚΑΙ ΠΛΗΡΟΦΟΡΙΚΗΣ ΕΡΓΑΣΤΗΡΙΟ ΜΙΚΡΟΫΠΟΛΟΓΙΣΤΩΝ ΚΑΙ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ ΕΙΣΑΓΩΓΗ ΣΤΗ ΣΧΕΔΙΑΣΗ ΣΥΣΤΗΜΑΤΩΝ VLSI
ΣΧΕΔΙΑΣΗ ΚΑΙ ΚΑΤΑΣΚΕΥΗ ΗΛΕΚΤΡΟΝΙΚΩΝ ΚΥΚΛΩΜΑΤΩΝ. Δρ. Δ. Λαμπάκης (9 η σειρά διαφανειών)
ΣΧΕΔΙΑΣΗ ΚΑΙ ΚΑΤΑΣΚΕΥΗ ΗΛΕΚΤΡΟΝΙΚΩΝ ΚΥΚΛΩΜΑΤΩΝ Δρ. Δ. Λαμπάκης (9 η σειρά διαφανειών) Διεργασίες Μικροηλεκτρονικής Τεχνολογίας, Οξείδωση, Διάχυση, Φωτολιθογραφία, Επιμετάλλωση, Εμφύτευση, Περιγραφή CMOS
Υ52 Σχεδίαση Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων 6: Ταχύτητα Κατανάλωση Ανοχή στον Θόρυβο
Υ52 Σχεδίαση Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων 6: Ταχύτητα Κατανάλωση Ανοχή στον Θόρυβο Γιάννης Λιαπέρδος TEI Πελοποννήσου Σχολή Τεχνολογικών Εφαρμογών Τμήμα Μηχανικών Πληροφορικής ΤΕ Εισαγωγή
7 η διάλεξη Ακολουθιακά Κυκλώματα
7 η διάλεξη Ακολουθιακά Κυκλώματα 1 2 3 4 5 6 7 Παραπάνω βλέπουμε ακολουθιακό κύκλωμα σχεδιασμένο με μανταλωτές διαφορετικής φάσης. Παρατηρούμε ότι συνδυαστική λογική μπορεί να προστεθεί μεταξύ και των
Υ52 Σχεδίαση Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων. Δεληγιαννίδης Σταύρος Φυσικός, MsC in Microelectronic Design
Υ52 Σχεδίαση Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων Δεληγιαννίδης Σταύρος Φυσικός, MsC in Microelectronic Design TEI Πελοποννήσου Σχολή Τεχνολογικών Εφαρμογών Τμήμα Μηχανικών Πληροφορικής Τ.Ε.
ΑΣΚΗΣΗ 7. ΘΕΜΑ 1ο MINORITY A B C. C out
ΑΣΚΗΣΗ 7 ΘΕΜΑ 1ο MINORITY A B C C out S S C out C OUT = MAJ(A,B,C) = Majority(A,B,C) = 1 when at least 2 (majority) of A, B, and C are equal to 1. Opposite Minority MAJ(A,B,C) = AB + BC + AC (PMOS and
Κυκλώματα αποθήκευσης με ρολόι
Κυκλώματα αποθήκευσης με ρολόι Latches και Flip-Flops Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης 1 Γιατί χρειαζόμαστε τα ρολόγια Συνδιαστική λογική Η έξοδος εξαρτάται μόνο
Ψηφιακά Ηλεκτρονικά. Μάθηµα 4ο.. Λιούπης
Ψηφιακά Ηλεκτρονικά Μάθηµα 4ο. Λιούπης Λογική συζευγµένου εκποµπού Emitter-coupled logic (ECL) Χρησιµοποιούνται BJT transistor, µόνο στην ενεργή περιοχή Εµφανίζονται µικρές αλλαγές δυναµικού µεταξύ των
Ενότητα 3 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ
Ενότητα 3 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ Γενικές Γραμμές Οικογένειες Ψηφιακής Λογικής Τάση τροφοδοσίας Λογικά επίπεδα - Περιθώριo θορύβου Χρόνος μετάβασης Καθυστέρηση διάδοσης Κατανάλωση ισχύος Γινόμενο
Xρονισμός ψηφιακών κυκλωμάτων
Xρονισμός ψηφιακών κυκλωμάτων Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Φθινόπωρο 2008 ΗΥ220 1 Περιεχόμενα μαθήματος Καθυστέρηση λογικών πυλών και των συνδυαστικών κυκλωμάτων
ΗΥ-121: Ηλεκτρονικά Κυκλώματα Γιώργος Δημητρακόπουλος. Βασικές Αρχές Ηλεκτρικών Κυκλωμάτων
Πανεπιστήμιο Κρήτης Τμήμα Επιστήμης Υπολογιστών ΗΥ-121: Ηλεκτρονικά Κυκλώματα Γιώργος Δημητρακόπουλος Άνοιξη 2008 Βασικές Αρχές Ηλεκτρικών Κυκλωμάτων Ηλεκτρικό ρεύμα Το ρεύμα είναι αποτέλεσμα της κίνησης
Μικροηλεκτρονική - VLSI
ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Μικροηλεκτρονική - VLSI Ενότητα 6.1: Συνδυαστική Λογική - Βασικές Πύλες Κυριάκης - Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών
Φυσική Γ' Θετικής και Τεχνολογικής Κατ/σης
Ηλεκτρικές Ταλαντώσεις ο ΘΕΜΑ Α Ερωτήσεις Πολλαπλής Επιλογής Να γράψετε στο τετράδιό σας τον αριθμό καθεμιάς από τις παρακάτω ερωτήσεις και δίπλα το γράμμα που αντιστοιχεί στη σωστή απάντηση Ηλεκτρικό
Λογικά Κυκλώματα CMOS. Διάλεξη 5
Λογικά Κυκλώματα CMOS Διάλεξη 5 Δομή της διάλεξης Εισαγωγή Η τεχνολογία αντιστροφέων CMOS Λειτουργία του κυκλώματος Χαρακτηριστική μεταφοράς τάσης Περιθώρια θορύβου Κατανάλωση ισχύος Οι πύλες CMOS NOR
Εισαγωγή στους Ταλαντωτές Οι ταλαντωτές είναι από τα βασικότερα κυκλώματα στα ηλεκτρονικά. Χρησιμοποιούνται κατά κόρον στα τηλεπικοινωνιακά συστήματα
Πανεπιστήμιο Θεσσαλίας Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχανικών Η/Υ Υλοποίηση και Εργαστηριακή Αναφορά Ring και Hartley Ταλαντωτών Φοιτητής: Ζωγραφόπουλος Γιάννης Επιβλέπων Καθηγητής: Πλέσσας Φώτιος
Φόρτιση πυκνωτή μέσω αντίστασης Εάν αρχικά, η τάση στο άκρο του πυκνωτή είναι 0, τότε V DD V(t) για την τάση σε χρόνο t, V(t) θα έχουμε V t ( t ) (1 e ) V DD Αποφόρτιση πυκνωτή Εάν αρχικά, η τάση στο άκρο
Αποκωδικοποιητές Μνημών
Αποκωδικοποιητές Μνημών Φθινόπωρο 2008 Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Γ. Δημητρακόπουλος ΗΥ422 1 Η χρήση των αποκωδικοποιητών Η δομή της μνήμης (για λόγους πυκνότητας)
Μνήμες RAM. Διάλεξη 12
Μνήμες RAM Διάλεξη 12 Δομή της διάλεξης Εισαγωγή Κύτταρα Στατικής Μνήμης Κύτταρα Δυναμικής Μνήμης Αισθητήριοι Ενισχυτές Αποκωδικοποιητές Διευθύνσεων Ασκήσεις 2 Μνήμες RAM Εισαγωγή 3 Μνήμες RAM RAM: μνήμη
ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα
ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα ΜΙΚΡΟΗΛΕΚΤΡΟΝΙΚΗ - VLSI Ενότητα: Συνδιαστικά κυκλώματα, βασικές στατικές λογικές πύλες, σύνθετες και δυναμικές πύλες Κυριάκης
Πανεπιστήμιο Πατρών Τμήμα Φυσικής Εργαστήριο Ηλεκτρονικής. Ψηφιακά Ηλεκτρονικά. Οικογένειες Ολοκληρωμένων Κυκλωμάτων Ψηφιακής Λογικής
Πανεπιστήμιο Πατρών Τμήμα Φυσικής Ψηφιακά Ηλεκτρονικά Οικογένειες Ολοκληρωμένων Κυκλωμάτων Ψηφιακής Λογικής Επιμέλεια Διαφανειών: Δ. Μπακάλης Πάτρα, Φεβρουάριος 2009 Περιεχόμενα Βασικά ηλεκτρικά χαρακτηριστικά
Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I
Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I Επιμέλεια: Γεώργιος Θεοδωρίδης, Επίκουρος Καθηγητής Ανδρέας Εμερετλής, Υποψήφιος Διδάκτορας Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών Άδειες Χρήσης
Μικροηλεκτρονική - VLSI
ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Μικροηλεκτρονική - VLSI Ενότητα 6.3: Συνδυαστική Λογική - Δυναμικές Πύλες Κυριάκης - Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών
Οργάνωση της φυσικής δομής του ολοκληρωμένου κυκλώματος
Οργάνωση της φυσικής δομής του ολοκληρωμένου κυκλώματος Γιώργος Δημητρακόπουλος Δημοκρίτειο Πανεπιστήμιο Θράκης Φθινόπωρο 2013 Ψηφιακά ολοκληρωμένα κυκλώματα 1 Οργάνωση του φυσικού σχεδίου Αποφασίζουμε
HY121-Ηλεκτρονικά Κυκλώματα
HY121-Ηλεκτρονικά Κυκλώματα Συνοπτική παρουσίαση της δομής και λειτουργίας του MOS τρανζίστορ Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Η δομή του τρανζίστορ Όπως ξέρετε υπάρχουν
ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ ΜΑΘΗΜΑ ΗΛΕΚΤΡΟΝΙΚΗΣ ΤΜΗΜΑ ΜΗΧΑΝΙΚΩΝ ΠΑΡΑΓΩΓΗΣ ΚΑΙ ΔΙΟΙΚΗΣΗΣ
ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ ΜΑΘΗΜΑ ΗΛΕΚΤΡΟΝΙΚΗΣ ΤΜΗΜΑ ΜΗΧΑΝΙΚΩΝ ΠΑΡΑΓΩΓΗΣ ΚΑΙ ΔΙΟΙΚΗΣΗΣ Σκοπός : 1. Γνωριμία με το τρανζίστορ. Μελέτη πόλωσης του τρανζίστορ και ευθεία φορτίου. 2. Μελέτη τρανζίστορ σε λειτουργία
«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο
ΤΕΙ Δυτικής Ελλάδας Τμήμα Μηχανικών Πληροφορικής ΤΕ Εργαστήριο Σχεδίασης Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων «Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο 2016-2017 Διάλεξη 2 η :
Βασικές CMOS Λογικές οικογένειες (CMOS και Domino)
Βασικές CMOS Λογικές οικογένειες (CMOS και Domino) CMOS Κάθε λογική πύλη αποτελείται από δύο τμήματα p-mos δικτύωμα, τοποθετείται μεταξύ τροφοδοσίας και εξόδου. Όταν είναι ενεργό φορτίζει την έξοδο στην
Σχεδίαση υψηλών επιδόσεων pipelining παράλληλη επεξεργασία
Σχεδίαση υψηλών επιδόσεων pipelining παράλληλη επεξεργασία Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Φθινόπωρο 2008 ΗΥ220 1 Περιεχόμενα μαθήματος Ρυθμός εκτέλεσης εργασιών
Μικροηλεκτρονική - VLSI
ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Μικροηλεκτρονική - VLSI Ενότητα 5: Αντιστροφέας CMOS Κυριάκης - Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών Τ.Ε. Άδειες Χρήσης
«Απόκριση Συχνότητας Ενισχυτών με Τρανζίστορ»
ΗΥ335: Προχωρημένη Ηλεκτρονική «Απόκριση Συχνότητας Ενισχυτών με Τρανζίστορ» Φώτης Πλέσσας fplessas@inf.uth.gr ΤHMMY Σκοπός διάλεξης Μελέτη της συμπεριφοράς μικρού σήματος των ολοκληρωμένων κυκλωμάτων
ΣΧΕΔΙΑΣΗ ΚΑΙ ΚΑΤΑΣΚΕΥΗ ΗΛΕΚΤΡΟΝΙΚΩΝ ΚΥΚΛΩΜΑΤΩΝ. Δρ. Δ. Λαμπάκης (2 η σειρά διαφανειών)
ΣΧΕΔΙΑΣΗ ΚΑΙ ΚΑΤΑΣΚΕΥΗ ΗΛΕΚΤΡΟΝΙΚΩΝ ΚΥΚΛΩΜΑΤΩΝ Δρ. Δ. Λαμπάκης (2 η σειρά διαφανειών) Τα ψηφιακά ηλεκτρονικά κυκλώματα χωρίζονται σε κατηγορίες ( λογικές οικογένειες ) ανάλογα με την τεχνολογία κατασκευής
«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο
ΤΕΙ Δυτικής Ελλάδας Τμήμα Μηχανικών Πληροφορικής ΤΕ Εργαστήριο Σχεδίασης Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων «Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο 2016-2017 Διάλεξη 6 η :
«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο
ΤΕΙ Δυτικής Ελλάδας Τμήμα Μηχανικών Πληροφορικής ΤΕ Εργαστήριο Σχεδίασης Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων «Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο 2016-2017 Διάλεξη 5 η :
Συστήματα σε Ολοκληρωμένα Κυκλώματα
Συστήματα σε Ολοκληρωμένα Κυκλώματα Κεφάλαιο 2: Τεχνικές για Σχεδιασμό Χαμηλής Κατανάλωσης Ισχύος στα MPSoCs Διδάσκων: Καθηγητής Οδυσσέας Κουφοπαύλου Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών
ΜΑΘΗΜΑ / ΤΑΞΗ : ΦΥΣΙΚΗ ΚΑΤΕΥΘΥΝΣΗΣ / Γ ΛΥΚΕΙΟΥ ΣΕΙΡΑ: ΑΠΑΝΤΗΣΕΙΣ Α ΗΜΕΡΟΜΗΝΙΑ: ΑΡΧΩΝ ΜΑΡΚΟΣ-ΤΖΑΓΚΑΡΑΚΗΣ ΓΙΑΝΝΗΣ-KΥΡΙΑΚΑΚΗΣ ΓΙΩΡΓΟΣ
ΜΑΘΗΜΑ / ΤΑΞΗ : ΦΥΣΙΚΗ ΚΑΤΕΥΘΥΝΣΗΣ / Γ ΛΥΚΕΙΟΥ ΣΕΙΡΑ: ΑΠΑΝΤΗΣΕΙΣ Α ΗΜΕΡΟΜΗΝΙΑ: 19-10-2014 ΕΠΙΜΕΛΕΙΑ ΔΙΑΓΩΝΙΣΜΑΤΟΣ: ΑΡΧΩΝ ΜΑΡΚΟΣ-ΤΖΑΓΚΑΡΑΚΗΣ ΓΙΑΝΝΗΣ-KΥΡΙΑΚΑΚΗΣ ΓΙΩΡΓΟΣ ΘΕΜΑ Α Οδηγία: Στις ερωτήσεις Α1 Α4
Εργαστήριο Εισαγωγής στη Σχεδίαση Συστημάτων VLSI
Ε.Μ.Π. - ΣΧΟΛΗ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ ΚΑΙ ΜΗΧΑΝΙΚΩΝ ΥΠΟΛΟΓΙΣΤΩΝ ΤΟΜΕΑΣ ΤΕΧΝΟΛΟΓΙΑΣ ΥΠΟΛΟΓΙΣΤΩΝ ΚΑΙ ΠΛΗΡΟΦΟΡΙΚΗΣ ΕΡΓΑΣΤΗΡΙΟ ΜΙΚΡΟΫΠΟΛΟΓΙΣΤΩΝ ΚΑΙ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ ΕΙΣΑΓΩΓΗ ΣΤΗ ΣΧΕΔΙΑΣΗ ΣΥΣΤΗΜΑΤΩΝ VLSI
Επιπλέον, για ευκολία στις πράξεις ορίζουμε τις παρακάτω μεταβλητές
Αναστροφέας με φορτίο Enhancement OSFE Η απλούστερη υλοποίηση OSFE αναστροφέα με ενεργό φορτίο χρησιμοποιεί δύο N-OSFES. Στην ανάλυση που ακολουθεί θα διαπιστώσουμε ότι η χαρακτηριστική μεταφοράς απέχει
Ψηφιακά Ηλεκτρονικά. Μάθηµα 5ο.. Λιούπης
Ψηφιακά Ηλεκτρονικά Μάθηµα 5ο. Λιούπης Τεχνολογία CMOS Υλοποιεί την πλειοψηφία των µοντέρνων ψηφιακών κυκλωµάτων λογικές πύλες µνήµες επεξεργαστές άλλα σύνθετα κυκλώµατα Συνδυάζει συµπληρωµατικά pmos και
Σωστή απάντηση το: Γ. Απάντηση
Ειδικά Θέματα Ελέγχου Ορθής Λειτουργίας VLSI Συστημάτων - Σχεδιασμός για Εύκολο Έλεγχο Εξετάσεις ΟΣΥΛ & ΕΤΥ 4-7- 2016 Ειδικά Θέματα Σχεδίασης Ψηφιακών Συστημάτων Εξετάσεις μαθήματος επιλογής Τμήματος Μηχανικών
Συλλογή & Επεξεργασία Δεδομένων Εργαστήριο 5. Ρυθμίζοντας τη Φορά Περιστροφής. Σύστημα Συλλογής & Επεξεργασίας Μετρήσεων
Σκοπός Συλλογή & Επεξεργασία Δεδομένων Εργαστήριο 5 Ρυθμίζοντας τη Φορά Περιστροφής DC Κινητήρα. Σύστημα Συλλογής & Επεξεργασίας Μετρήσεων Βασική δομή ενός προγράμματος στο LabVIEW. Εμπρόσθιο Πλαίσιο (front
Πανεπιστήµιο Αιγαίου Τµήµα Μηχανικών Πληροφοριακών και Επικοινωνιακών Συστηµάτων. 3η Άσκηση Logical Effort - Ένα ολοκληρωµένο παράδειγµα σχεδίασης
Πανεπιστήµιο Αιγαίου Τµήµα Μηχανικών Πληροφοριακών και Επικοινωνιακών Συστηµάτων Εισαγωγή σε VLSI 3η Άσκηση Logical Effort - Ένα ολοκληρωµένο παράδειγµα σχεδίασης Μανόλης Καλλίγερος (kalliger@aegean.gr)
ΗΥ220: Εργαστήριο ψηφιακών κυκλωμάτων
Πανεπιστήμιο Κρήτης Τμήμα Επιστήμης Υπολογιστών ΗΥ220: Εργαστήριο ψηφιακών κυκλωμάτων Γιώργος Δημητρακόπουλος Μονάδες επεξεργασίας δεδομένων και ο έλεγχος τους Δόμηση σύνθετων κυκλωμάτων 1. Γενική περιγραφή
Πόλωση των Τρανζίστορ
Πόλωση των Τρανζίστορ Πόλωση λέμε την κατάλληλη συνεχή τάση που πρέπει να εφαρμόσουμε στο κύκλωμα που περιλαμβάνει κάποιο ηλεκτρονικό στοιχείο (π.χ τρανζίστορ), έτσι ώστε να εξασφαλίσουμε την ομαλή λειτουργία
Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I
Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I Επιμέλεια: Γεώργιος Θεοδωρίδης, Επίκουρος Καθηγητής Ανδρέας Εμερετλής, Υποψήφιος Διδάκτορας Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών Σημείωμα
Ανάλυση Ηλεκτρικών Κυκλωμάτων
Ανάλυση Ηλεκτρικών Κυκλωμάτων Κεφάλαιο 6: Παθητικά στοιχεία αποθήκευσης ενέργειας Οι διαφάνειες ακολουθούν το βιβλίο του Κων/νου Παπαδόπουλου «Ανάλυση Ηλεκτρικών Κυκλωμάτων» ISBN: 978-960-93-7110-0 κωδ.
Φυσική για Μηχανικούς
Εικόνα: Επισκευή μιας πλακέτας κυκλωμάτων ενός υπολογιστή. Χρησιμοποιούμε καθημερινά αντικείμενα που περιέχουν ηλεκτρικά κυκλώματα, συμπεριλαμβανομένων και κάποιων με πολύ μικρότερες πλακέτες από την εικονιζόμενη.
Ιατρικά Ηλεκτρονικά. Χρήσιμοι Σύνδεσμοι. ΙΑΤΡΙΚΑ ΗΛΕΚΤΡΟΝΙΚΑ - ΔΙΑΛΕΞΗ 2η. Σημειώσεις μαθήματος: E mail:
Ιατρικά Ηλεκτρονικά Δρ. Π. Ασβεστάς Τμήμα Μηχανικών Βιοϊατρικής Τεχνολογίας Τ.Ε Χρήσιμοι Σύνδεσμοι Σημειώσεις μαθήματος: http://medisp.bme.teiath.gr/eclass/courses/tio127/ E mail: pasv@teiath.gr 2 1 Όπως
Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I
Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I Επιμέλεια: Γεώργιος Θεοδωρίδης, Επίκουρος Καθηγητής Ανδρέας Εμερετλής, Υποψήφιος Διδάκτορας Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών Σημείωμα
ΕΧΕΙ ΤΑΞΙΝΟΜΗΘΕΙ ΑΝΑ ΕΝΟΤΗΤΑ ΚΑΙ ΑΝΑ ΤΥΠΟ ΓΙΑ ΔΙΕΥΚΟΛΥΝΣΗ ΤΗΣ ΜΕΛΕΤΗΣ ΣΑΣ ΚΑΛΗ ΕΠΙΤΥΧΙΑ ΣΤΗ ΠΡΟΣΠΑΘΕΙΑ ΣΑΣ ΚΙ 2014
ΤΟ ΥΛΙΚΟ ΕΧΕΙ ΑΝΤΛΗΘΕΙ ΑΠΟ ΤΑ ΨΗΦΙΑΚΑ ΕΚΠΑΙΔΕΥΤΙΚΑ ΒΟΗΘΗΜΑΤΑ ΤΟΥ ΥΠΟΥΡΓΕΙΟΥ ΠΑΙΔΕΙΑΣ http://wwwstudy4examsgr/ ΕΧΕΙ ΤΑΞΙΝΟΜΗΘΕΙ ΑΝΑ ΕΝΟΤΗΤΑ ΚΑΙ ΑΝΑ ΤΥΠΟ ΓΙΑ ΔΙΕΥΚΟΛΥΝΣΗ ΤΗΣ ΜΕΛΕΤΗΣ ΣΑΣ ΚΑΛΗ ΕΠΙΤΥΧΙΑ ΣΤΗ
ΤΕΧΝΟΛΟΓΙΚΟ ΕΚΠΑΙ ΕΥΤΙΚΟ Ι ΡΥΜΑ ΠΑΤΡΑΣ 06/02/2009 ΣΧΟΛΗ ΤΕΧΝΟΛΟΓΙΚΩΝ ΕΦΑΡΜΟΓΩΝ ΤΜΗΜΑ ΗΛΕΚΤΡΟΛΟΓΙΑΣ
ΘΕΜΑ ο (.5 μονάδες): Για τον ενισχυτή του παρακάτω σχήματος δίνονται: V 0V, V E 0.7 V, kω, 00 kω, kω, 0 kω, β h e 00, h e.5 kω. (α) Να προσδιορίσετε το σημείο λειτουργίας Q (I, V E ) του τρανζίστορ. (β)
ΗΜΥ 100 Εισαγωγή στην Τεχνολογία Διάλεξη 4
ΗΜΥ 100 Εισαγωγή στην Τεχνολογία Διάλεξη 4 18 Σεπτεμβρίου, 2012 Δρ. Στέλιος Τιμοθέου ΤΜΗΜΑ ΗΛΕΚΤΡΟΛΟΓΩΝ ΜΗΧΑΝΙΚΩΝ ΚΑΙ ΜΗΧΑΝΙΚΩΝ ΥΠΟΛΟΓΙΣΤΩΝ ΠΟΛΥΤΕΧΝΙΚΗ ΣΧΟΛΗ ΠΑΝΕΠΙΣΤΗΜΙΟ ΚΥΠΡΟΥ Τα θέματα μας σήμερα Επανάληψη
Φυσική για Μηχανικούς
Εικόνα: Επισκευή μιας πλακέτας κυκλωμάτων ενός υπολογιστή. Χρησιμοποιούμε καθημερινά αντικείμενα που περιέχουν ηλεκτρικά κυκλώματα, συμπεριλαμβανομένων και κάποιων με πολύ μικρότερες πλακέτες από την εικονιζόμενη.
10o ΕΡΓΑΣΤΗΡΙΟ Στοιχεία Χωροθεσίας (Layout) CMOS
10o ΕΡΓΑΣΤΗΡΙΟ Στοιχεία Χωροθεσίας (Layout) CMOS Εισαγωγή Θα ξεκινήσουμε σχεδιάζοντας της χωροθεσία μεμονωμένων διατάξεων Θα σχεδιάσουμε τα διάφορα επίπεδα της διάταξης (του τρανζίστορ). Τα ΟΚ κατασκευάζονται
Πολυσύνθετες πύλες. Διάλεξη 11
Πολυσύνθετες πύλες NMOS και CMOS Διάλεξη 11 Δομή της διάλεξης Εισαγωγή ΗσύνθετηλογικήNMOS ΗσύνθετηλογικήCMOS Η πύλη μετάδοσης CMOS Ασκήσεις 2 Πολυσύνθετες πύλες NMOS και CMOS Εισαγωγή 3 Εισαγωγή Στη λογική
Πανεπιστήμιο Θεσσαλίας
Πανεπιστήμιο Θεσσαλίας Τμήμα Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών Ανάλυση Κυκλωμάτων Εργαστηριακές Ασκήσεις Εργαστήριο 5 Κυκλώματα RC (φόρτιση/εκφόρτιση πυκνωτή, σύνθετη αντίσταση) Φ. Πλέσσας
Ανάλυση Ηλεκτρικών Κυκλωμάτων με Αντιστάσεις
Πανεπιστήμιο Κρήτης Τμήμα Επιστήμης Υπολογιστών ΗΥ-2: Ηλεκτρονικά Κυκλώματα Γιώργος Δημητρακόπουλος Άνοιξη 2008 Ανάλυση Ηλεκτρικών Κυκλωμάτων με Αντιστάσεις H ανάλυση ενός κυκλώματος με αντιστάσεις στη
Συλλογή & Επεξεργασία Δεδομένων Εργαστήριο 3 Μέτρηση Θερμοκρασίας Σύστημα Ελέγχου Θερμοκρασίας. Σύστημα Συλλογής & Επεξεργασίας Μετρήσεων
Συλλογή & Επεξεργασία Δεδομένων Εργαστήριο 3 Μέτρηση Θερμοκρασίας Σύστημα Ελέγχου Θερμοκρασίας με Θερμοστάτη. Σύστημα Συλλογής & Επεξεργασίας Μετρήσεων Σκοπός Βασική δομή ενός προγράμματος στο LabVIEW.
Παράδειγμα αντιστοίχισης κυκλώματος σε FPGA
Πανεπιστήμιο Κρήτης Τμήμα Επιστήμης Υπολογιστών Παράδειγμα αντιστοίχισης κυκλώματος σε FPGA Γιώργος Δημητρακόπουλος με τη βοήθεια του Βασίλη Παπαευσταθίου Στο παράδειγμα αυτό χρησιμοποιώντας μια πολύ μικρή
Theory Greek (Greece) Μη Γραμμική Δυναμική σε Ηλεκτρικά Κυκλώματα (10 Μονάδες)
Q2-1 Μη Γραμμική Δυναμική σε Ηλεκτρικά Κυκλώματα (10 Μονάδες) Παρακαλείστε να διαβάσετε τις Γενικές Οδηγίες στον ξεχωριστό φάκελο πριν ξεκινήσετε το πρόβλημα αυτό. Εισαγωγή Τα δισταθή μη γραμμικά ημιαγώγιμα
Theory Greek (Greece) Μη Γραμμική Δυναμική σε Ηλεκτρικά Κυκλώματα (10 Μονάδες)
Q2-1 Μη Γραμμική Δυναμική σε Ηλεκτρικά Κυκλώματα (10 Μονάδες) Παρακαλείστε να διαβάσετε τις Γενικές Οδηγίες στον ξεχωριστό φάκελο πριν ξεκινήσετε το πρόβλημα αυτό. Εισαγωγή Τα δισταθή μη γραμμικά ημιαγώγιμα
Αυτοματισμοί και Συστήματα Αυτομάτου Ελέγχου. Ενότητα 2
Αυτοματισμοί και Συστήματα Αυτομάτου Ελέγχου Ενότητα 2 Τι είναι το PLC ΠΕΡΙΕΧΟΜΕΝΑ 2 Τι είναι το PLC. 2.1 Πλεονεκτήματα των PLC. 2.2 Η δομή ενός PLC. 2.3 Τα PLC της αγοράς. 2.4 Αρχή λειτουργίας ενός PLC.
K15 Ψηφιακή Λογική Σχεδίαση 7-8: Ανάλυση και σύνθεση συνδυαστικών λογικών κυκλωμάτων
K15 Ψηφιακή Λογική Σχεδίαση 7-8: Ανάλυση και σύνθεση συνδυαστικών λογικών κυκλωμάτων Γιάννης Λιαπέρδος TEI Πελοποννήσου Σχολή Τεχνολογικών Εφαρμογών Τμήμα Μηχανικών Πληροφορικής ΤΕ Η έννοια του συνδυαστικού
ΚΥΚΛΩΜΑΤΑ AC-DC. ΚΕΦΑΛΑΙΟ 1ο ΒΑΣΙΚΑ ΚΥΚΛΩΜΑΤΑ ΚΑΙ ΕΞΑΡΤΗΜΑΤΑ - ΑΠΛΑ ΓΡΑΜΜΙΚΑ ΚΥΚΛΩΜΑΤΑ
ΚΥΚΛΩΜΑΤΑ AC-DC ΚΕΦΑΛΑΙΟ 1ο ΒΑΣΙΚΑ ΚΥΚΛΩΜΑΤΑ ΚΑΙ ΕΞΑΡΤΗΜΑΤΑ - ΑΠΛΑ ΓΡΑΜΜΙΚΑ ΚΥΚΛΩΜΑΤΑ Βασικά στοιχεία κυκλωμάτων Ένα ηλεκτρονικό κύκλωμα αποτελείται από: Πηγή ενέργειας (τάσης ή ρεύματος) Αγωγούς Μονωτές
Βρέντζου Τίνα Φυσικός Μεταπτυχιακός τίτλος: «Σπουδές στην εκπαίδευση» ΜEd Email : stvrentzou@gmail.com ΑΠΑΝΤΗΣΕΙΣ ΤΩΝ ΕΡΩΤΗΣΕΩΝ ΤΟΥ ΣΧΟΛΙΚΟΥ ΒΙΒΛΙΟΥ
Βρέντζου Τίνα Φυσικός Μεταπτυχιακός τίτλος: «Σπουδές στην εκπαίδευση» ΜEd Email : stvrentzou@gmail.com 1 ΑΠΑΝΤΗΣΕΙΣ ΤΩΝ ΕΡΩΤΗΣΕΩΝ ΤΟΥ ΣΧΟΛΙΚΟΥ ΒΙΒΛΙΟΥ Χρησιμοποίησε και εφάρμοσε τις έννοιες που έμαθες:
Σχεδίαση κυκλωμάτων ακολουθιακής λογικής
Σχεδίαση κυκλωμάτων ακολουθιακής λογικής Βασικές αρχές Σχεδίαση Latches και flip-flops Γιώργος Δημητρακόπουλος Δημοκρίτειο Πανεπιστήμιο Θράκης Φθινόπωρο 2013 Ψηφιακά ολοκληρωμένα κυκλώματα 1 Ακολουθιακή
Γ Γυμνασίου Σελ. 1 από 9
ΟΔΗΓΙΕΣ: 1. Oι απαντήσεις σε όλα τα ερωτήματα θα πρέπει να αναγραφούν στο Φύλλο Απαντήσεων που θα σας δοθεί μαζί με τις εκφωνήσεις. 2. Η επεξεργασία των θεμάτων θα γίνει γραπτώς σε φύλλα Α4 ή σε τετράδιο
ΒΑΣΙΚΕΣ ΕΝΝΟΙΕΣ ΚΥΚΛΩΜΑΤΩΝ
ΒΑΣΙΚΕΣ ΕΝΝΟΙΕΣ ΚΥΚΛΩΜΑΤΩΝ Ηλεκτρικό κύκλωμα ονομάζεται μια διάταξη που αποτελείται από ένα σύνολο ηλεκτρικών στοιχείων στα οποία κυκλοφορεί ηλεκτρικό ρεύμα. Τα βασικά ηλεκτρικά στοιχεία είναι οι γεννήτριες,
Δ1. Δ2. Δ3. Δ4. Λύση Δ1. Δ2. Δ3. Δ4.
1) Δύο αντιστάτες με αντιστάσεις R 1 = 2 Ω, R 2 = 4 Ω, είναι μεταξύ τους συνδεδεμένοι σε σειρά, ενώ ένας τρίτος αντιστάτης R 3 = 3 Ω είναι συνδεδεμένος παράλληλα με το σύστημα των δύο αντιστατών R 1, R
Κεφάλαιο 9 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab. CMOS Λογικές ομές 2
ΚΥΚΛΩΜΑΤΑ VLSI Πανεπιστήμιο Ιωαννίνων Συνδυαστική Λογική Κεφάλαιο 9 ο Τμήμα Μηχανικών Η/Υ και Πληροφορικής Γ. Τσιατούχας ΚΥΚΛΩΜΑΤΑ VLSI Διάρθρωση 1. Στατική CMOS λογική και λογική 2. Διαφορική λογική 3.
Κεφάλαιο 4 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab. Λογικός Φόρτος 2
ΚΥΚΛΩΜΑΤΑ VLSI Πανεπιστήμιο Ιωαννίνων Λογικός Φόρτος Κεφάλαιο 4 ο Τμήμα Μηχανικών Η/Υ και Πληροφορικής Γ. Τσιατούχας ΚΥΚΛΩΜΑΤΑ VLSI Διάρθρωση. Μοντέλο γραμμικής καθυστέρησης. Λογικός και ηλεκτρικός φόρτος
Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I
Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I Επιμέλεια: Γεώργιος Θεοδωρίδης, Επίκουρος Καθηγητής Ανδρέας Εμερετλής, Υποψήφιος Διδάκτορας Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών Σημείωμα
α) = β) Α 1 = γ) δ) Μονάδες 5
ΜΑΘΗΜΑ / ΤΑΞΗ : ΦΥΣΙΚΗ ΚΑΤΕΥΘΥΝΣΗΣ / Γ ΛΥΚΕΙΟΥ ΣΕΙΡΑ: Α ΗΜΕΡΟΜΗΝΙΑ: 19-10-2014 ΕΠΙΜΕΛΕΙΑ ΔΙΑΓΩΝΙΣΜΑΤΟΣ: ΑΡΧΩΝ ΜΑΡΚΟΣ-ΤΖΑΓΚΑΡΑΚΗΣ ΓΙΑΝΝΗΣ-ΚΥΡΙΑΚΑΚΗΣ ΓΙΩΡΓΟΣ ΘΕΜΑ Α Οδηγία: Στις ερωτήσεις Α1 Α4 να γράψετε
ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ ΤΕΧΝΟΛΟΓΙΑΣ MOS KAI CMOS
Εισαγωγή στη Μικροηλεκτρονική (ΕΤΥ-482) 1 ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ ΤΕΧΝΟΛΟΓΙΑΣ MOS KAI CMOS Α. Αναστροφέας MOSFET. Α.1 Αναστροφέας MOSFET µε φορτίο προσαύξησης. Ο αναστροφέας MOSFET (πύλη NOT) αποτελείται από
ΕΡΓΑΣΤΗΡΙΟ ΗΛΕΚΤΡΟΝΙΚΗΣ
ΕΡΓΑΣΤΗΡΙΟ ΗΛΕΚΤΡΟΝΙΚΗΣ ΔΙΟΔΟΣ (Μάθημα 4 ο 5 ο 6 ο 7 ο ) 1/12 4 o εργαστήριο Ιδανική δίοδος n Συμβολισμός της διόδου n 2/12 4 o εργαστήριο Στατική χαρακτηριστική διόδου Άνοδος (+) Κάθοδος () Αν στην ιδανική
Ισοδύναμα Κυκλώματα και Μετασχηματισμοί
Πανεπιστήμιο Κρήτης Τμήμα Επιστήμης Υπολογιστών ΗΥ-121: Ηλεκτρονικά Κυκλώματα Γιώργος Δημητρακόπουλος Άνοιξη 2008 Ισοδύναμα Κυκλώματα και Μετασχηματισμοί Ισοδύναμα Κυκλώματα Thevenin-Norton Θεωρούμε ένα
Low Power. Οργάνωση Παρουσίασης. ηµήτρης Μητροβγένης ηµήτρης Κασερίδης Μαρίνος Σαµψών VLSI II ΠΑΤΡΑ 2004
Low Power ηµήτρης Μητροβγένης ηµήτρης Κασερίδης Μαρίνος Σαµψών VLSI II ΠΑΤΡΑ 004 Low Power 1 Οργάνωση Παρουσίασης Ηανάγκη για χαµηλή ισχύ (Low Power) Πηγές Κατανάλωσης ισχύος Τεχνικές Βελτιστοποίησης Κατανάλωσης
ΑΣΚΗΣΗ 3 η Ο ΑΝΤΙΣΤΡΟΦΕΑΣ CMOS
ΑΣΚΗΣΗ 3 η Ο ΑΝΤΙΣΤΡΟΦΕΑΣ CMOS ΘΕΩΡΙΑ Οι ασκήσεις 3 και 4 αφορούν τον αντιστροφέα CMOS, ο οποίος είναι η απλούστερη αλ α ταυτόχρονα και σημαντικότερη πύλη για την κατανόηση της λειτουργίας των Ολοκληρωμένων
ΗΥ335: Προχωρημένη Ηλεκτρονική. «Βαθμίδες Εξόδου» Φώτης Πλέσσας UTH ΤHMMY
ΗΥ335: Προχωρημένη Ηλεκτρονική «Βαθμίδες Εξόδου» Φώτης Πλέσσας fplessas@inf.uth.gr ΤHMMY Σκοπός διάλεξης Γιατί χρησιμοποιούμε στάδια εξόδου Ακόλουθος εκπομπού Παρουσίαση των βασικών προδιαγραφών του Ψαλιδισμός
ΑΣΚΗΣΗ 9 ΑΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ (COUNTERS)
ΑΣΚΗΣΗ 9 ΑΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ (COUNTERS) Αντικείμενο της άσκησης: H σχεδίαση και η χρήση ασύγχρονων απαριθμητών γεγονότων. Με τον όρο απαριθμητές ή μετρητές εννοούμε ένα ακολουθιακό κύκλωμα με FF, οι καταστάσεις
Φυσική για Μηχανικούς
Φυσική για Μηχανικούς Ρεύμα και Αντίσταση Εικόνα: Οι γραμμές ρεύματος μεταφέρουν ενέργεια από την ηλεκτρική εταιρία στα σπίτια και τις επιχειρήσεις μας. Η ενέργεια μεταφέρεται σε πολύ υψηλές τάσεις, πιθανότατα
ΘΕΜΑ 1 ο (3 μονάδες):
ΤΕΧΝΟΛΟΓΙΚΟ ΕΚΠΑΙ ΕΥΤΙΚΟ Ι ΡΥΜΑ ΠΑΤΡΑΣ 9/0/00 ΘΕΜΑ ο ( μονάδες): Για τον ενισχυτή του παρακάτω σχήματος δίνονται: 0, 0.7, kω, 0 kω, Ε kω, L kω, β fe 00, e kω. (α) Να προσδιορίσετε τις τιμές των αντιστάσεων,
Υλοποίηση λογικών πυλών µε τρανζίστορ MOS. Εισαγωγή στην Ηλεκτρονική
Υλοποίηση λογικών πυλών µε τρανζίστορ MOS Εισαγωγή στην Ηλεκτρονική Λογική MOS Η αναπαράσταση των λογικών µεταβλητών 0 και 1 στα ψηφιακά κυκλώµατα γίνεται µέσω κατάλληλων επιπέδων τάσης, όπου κατά σύµβαση
( ) = ( ) Ηλεκτρική Ισχύς. p t V I t t. cos cos 1 cos cos 2. p t V I t. το στιγμιαίο ρεύμα: όμως: Άρα θα είναι: Επειδή όμως: θα είναι τελικά:
Η στιγμιαία ηλεκτρική ισχύς σε οποιοδήποτε σημείο ενός κυκλώματος υπολογίζεται ως το γινόμενο της στιγμιαίας τάσης επί το στιγμιαίο ρεύμα: Σε ένα εναλλασσόμενο σύστημα τάσεων και ρευμάτων θα έχουμε όμως:
ΑΣΚΗΣΗ 2 η N-MOS ΚΑΙ P-MOS TRANSISTOR ΩΣ ΔΙΑΚΟΠΤΗΣ
ΑΣΚΗΣΗ 2 η N-MOS ΚΑΙ P-MOS TRANSISTOR ΩΣ ΔΙΑΚΟΠΤΗΣ ΘΕΩΡΙΑ 1. Εργαλεία εξομοίωσης, SPICE, αρχεία περιγραφής κυκλωμάτων (netlist) (Παρ. 3.4, σελ 152-155) 2. To transistor ως διακόπτης, πύλη διέλευσης. (Παρ
ΣΤΑΤΙΚΕΣ ΚΑΙ ΔΥΝΑΜΙΚΕΣ ΜΝΗΜΕΣ ΤΥΧΑΙΑΣ ΠΡΟΣΠΕΛΑΣΗΣ (Static and Dynamic RAMs). ΔΙΑΡΘΡΩΣΗ ΤΟΥ ΜΑΘΗΜΑΤΟΣ ΘΕΜΑΤΙΚΕΣ ΕΝΟΤΗΤΕΣ
ΣΤΑΤΙΚΕΣ ΚΑΙ ΔΥΝΑΜΙΚΕΣ ΜΝΗΜΕΣ ΤΥΧΑΙΑΣ ΠΡΟΣΠΕΛΑΣΗΣ (Static and Dynamic RAMs). ΔΙΑΡΘΡΩΣΗ ΤΟΥ ΜΑΘΗΜΑΤΟΣ ΘΕΜΑΤΙΚΕΣ ΕΝΟΤΗΤΕΣ ΒΑΣΙΚΑ ΣΤΟΙΧΕΙΑ ΗΜΙΑΓΩΓΙΚΩΝ ΜΝΗΜΩΝ. ΒΑΣΙΚΗ ΛΕΙΤΟΥΡΓΙΑ RAM CMOS. ΤΥΠΟΙ ΚΥΤΤΑΡΩΝ ΑΡΧΕΣ
Χρονισμός ψηφιακών κυκλωμάτων
Χρονισμός ψηφιακών κυκλωμάτων Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Γ. Δημητρακόπουλος HY422 1 Tρόποι χρονισμού Πως μπορούμε να συνδέσουμε τα στοιχεία αποθήκευσης με τη
Ψηφιακή Λογική και Σχεδίαση
Ιόνιο Πανεπιστήμιο Τμήμα Πληροφορικής Αρχιτεκτονική Υπολογιστών 26-7 Ψηφιακή Λογική και Σχεδίαση (σχεδίαση συνδυαστικών κυκλωμάτων) http://mixstef.github.io/courses/comparch/ Μ.Στεφανιδάκης Το τρανζίστορ
7. Α) Τι ονομάζουμε ηλεκτρικό ρεύμα; Β) Πώς ορίζεται η ένταση ηλεκτρικού ρεύματος; Γράψτε τον αντίστοιχο τύπο εξηγώντας το κάθε σύμβολο.
1. Ποιες από τις παρακάτω προτάσεις είναι σωστές και ποιες λάθος; Α. Όταν τα άτομα προσλάβουν ή αποβάλουν ένα ή περισσότερα ηλεκτρόνια γίνονται ιόντα. Β. Όταν ένα άτομο αποβάλει ηλεκτρόνια φορτίζεται αρνητικά.
ΤΕΧΝΟΛΟΓΙΚΟ ΕΚΠΑΙ ΕΥΤΙΚΟ Ι ΡΥΜΑ ΠΑΤΡΑΣ 16/02/2010 ΣΧΟΛΗ ΤΕΧΝΟΛΟΓΙΚΩΝ ΕΦΑΡΜΟΓΩΝ ΤΜΗΜΑ ΗΛΕΚΤΡΟΛΟΓΙΑΣ
ΤΕΧΝΟΛΟΓΙΚΟ ΕΚΠΑΙ ΕΥΤΙΚΟ Ι ΡΥΜΑ ΠΑΤΡΑΣ 6/0/00 ΘΕΜΑ ο ( μονάδες) Για να ελέγξουμε την ποιότητα των ενδείξεων μιας αντλίας παροχής αέρα ενός βενζινάδικου, φουσκώνουμε τα λάστιχα δύο αυτοκινήτων με την ένδειξη
Να σχεδιαστεί ένας ενισχυτής κοινού εκπομπού (σχ.1) με τα εξής χαρακτηριστικά: R 2.3 k,
Να σχεδιαστεί ένας ενισχυτής κοινού εκπομπού (σχ) με τα εξής χαρακτηριστικά: 3 k, 50, k, S k και V 5 α) Nα υπολογιστούν οι τιμές των αντιστάσεων β) Να επιλεγούν οι χωρητικότητες C, CC έτσι ώστε ο ενισχυτής
Ανάλυση Ηλεκτρικών Κυκλωμάτων
Ανάλυση Ηλεκτρικών Κυκλωμάτων Κεφάλαιο 7: Μεταβατική απόκριση κυκλωμάτων RL και RC Οι διαφάνειες ακολουθούν το βιβλίο του Κων/νου Παπαδόπουλου «Ανάλυση Ηλεκτρικών Κυκλωμάτων» ISBN: 9789609371100 κωδ. ΕΥΔΟΞΟΣ:
ΕΝΩΣΗ ΕΛΛΗΝΩΝ ΦΥΣΙΚΩΝ 7 ος Πανελλήνιος Διαγωνισμός Φυσικής Γ Γυμνασίου. ΘΕΜΑΤΑ 7 ου ΠΑΝΕΛΛΗΝΙΟΥ ΔΙΑΓΩΝΙΣΜΟΥ Γ ΓΥΜΝΑΣΙΟΥ.
ΘΕΜΑΤΑ 7 ου ΠΑΝΕΛΛΗΝΙΟΥ ΔΙΑΓΩΝΙΣΜΟΥ Γ ΓΥΜΝΑΣΙΟΥ Σελίδα 1 από 11 ΘΕΜΑ Α ΘΕΩΡΗΤΙΚΟ ΜΕΡΟΣ Να χαρακτηρίσετε στο απαντητικό φύλλο, χωρίς αιτιολόγηση, καθεμία από τις παρακάτω προτάσεις ως Σωστή (Σ) ή ως Λάθος
ΚΕΦΑΛΑΙΟ 1ο: ΜΗΧΑΝΙΚΕΣ ΗΛΕΚΤΡΙΚΕΣ ΤΑΛΑΝΤΩΣΕΙΣ ΕΠΑΝΑΛΗΠΤΙΚΑ ΘΕΜΑΤΑ.
ΤΟ ΥΛΙΚΟ ΕΧΕΙ ΑΝΤΛΗΘΕΙ ΑΠΟ ΤΑ ΨΗΦΙΑΚΑ ΕΚΠΑΙΔΕΥΤΙΚΑ ΒΟΗΘΗΜΑΤΑ ΤΟΥ ΥΠΟΥΡΓΕΙΟΥ ΠΑΙΔΕΙΑΣ http://www.study4exams.gr/ ΕΧΕΙ ΤΑΞΙΝΟΜΗΘΕΙ ΑΝΑ ΕΝΟΤΗΤΑ ΚΑΙ ΑΝΑ ΤΥΠΟ ΓΙΑ ΔΙΕΥΚΟΛΥΝΣΗ ΤΗΣ ΜΕΛΕΤΗΣ ΣΑΣ ΚΑΛΗ ΕΠΙΤΥΧΙΑ ΣΤΗ
ΕΚΦΩΝΗΣΕΙΣ ΑΣΚΗΣΕΩΝ. Το ιδανικό κύκλωμα LC του σχήματος εκτελεί αμείωτες ηλεκτρικές ταλαντώσεις, με περίοδο
ΕΚΦΩΝΗΣΕΙΣ ΑΣΚΗΣΕΩΝ Άσκηση 1. Ιδανικό κύκλωμα LC εκτελεί αμείωτες ηλεκτρικές ταλαντώσεις. Να αποδείξετε ότι η στιγμιαία τιμή i της έντασης του ρεύματος στο κύκλωμα δίνεται σε συνάρτηση με το στιγμιαίο
Τα τρανζίστορ επίδρασης πεδίου (FET) Σπύρος Νικολαΐδης Αναπληρωτής Καθηγητής Τομέας Ηλεκτρονικής & ΗΥ Τμήμα Φυσικής
Τα τρανζίστορ επίδρασης πεδίου (FET) Σπύρος Νικολαΐδης Αναπληρωτής Καθηγητής Τομέας Ηλεκτρονικής & ΗΥ Τμήμα Φυσικής Τα τρανζίστορ επίδρασης πεδίου Τα πιο βασικά στοιχεία δομής των ηλεκτρονικών κυκλωμάτων
4 η διάλεξη Καθυστέρηση Διασυνδέσεων Μοντέλο Elmore
1 4 η διάλεξη Καθυστέρηση Διασυνδέσεων Μοντέλο Elmore 2 3 Εξετάζοντας αναλυτικά την φυσική υπόσταση μιας διασύνδεσης φαίνεται ότι διασύνδεει έναν αποστολέα του σήματος με έναν δέκτη μέσω επιμέρους τμημάτων
ΔΙΔΑΣΚΩΝ: Λ. ΜΠΙΣΔΟΥΝΗΣ ΛΥΣΕΙΣ ΕΞΕΤΑΣΗΣ ΣΤΟ ΜΑΘΗΜΑ «ΤΕΧΝΟΛΟΓΙΑ ΜΕΤΡΗΣΕΩΝ» ΗΜΕΡΟΜΗΝΙΑ: 28/01/2015
ΛΥΣΕΙΣ ΕΞΕΤΑΣΗΣ ΣΤΟ ΜΑΘΗΜΑ «ΤΕΧΝΟΛΟΓΙΑ ΜΕΤΡΗΣΕΩΝ» ΗΜΕΡΟΜΗΝΙΑ: 8//5 ΘΕΜΑ ο (.5 μονάδες) Η έξοδος του αισθητήρα του παρακάτω σχήματος είναι γραμμικό σήμα τάσης, το οποίο εφαρμόζεται για χρονικό διάστημα
Λογικά Κυκλώματα NMOS. Διάλεξη 4
Λογικά Κυκλώματα NMOS Διάλεξη 4 Δομή της διάλεξης Η Σχεδίαση του Αντιστροφέα NMOS με Ωμικό Φόρτο Η Στατική Σχεδίαση του Αντιστροφέα NMOS με Κορεσμένο Φόρτο ΟΑντιστροφέαςΝMOS με Γραμμικό Φόρτο ΟΑντιστροφέαςΝMOS