5.6 Púzdra integrovaných obvodov :

Σχετικά έγγραφα
2. ΛΟΓΙΚΕΣ ΠΥΛΕΣ. e-book ΛΟΓΙΚΗ ΣΧΕ ΙΑΣΗ ΑΣΗΜΑΚΗΣ-ΒΟΥΡΒΟΥΛΑΚΗΣ- ΚΑΚΑΡΟΥΝΤΑΣ-ΛΕΛΙΓΚΟΥ 1

PRIEMER DROTU d = 0,4-6,3 mm

Matematika Funkcia viac premenných, Parciálne derivácie

Základy elektroniky a logických obvodov. Pavol Galajda, KEMT, FEI, TUKE

REAL-TIME CLOCKS MIXED-SIGNAL DESIGN GUIDE. Data Sheets Applications Notes Free Samples. DS32kHz

Motivácia Denícia determinantu Výpo et determinantov Determinant sú inu matíc Vyuºitie determinantov. Determinanty. 14. decembra 2010.

MERANIE NA IO MH7493A

Obvod a obsah štvoruholníka

Εισαγωγή στην Πληροφορική

Start. Vstup r. O = 2*π*r S = π*r*r. Vystup O, S. Stop. Start. Vstup P, C V = P*C*1,19. Vystup V. Stop

HASLIM112V, HASLIM123V, HASLIM136V HASLIM112Z, HASLIM123Z, HASLIM136Z HASLIM112S, HASLIM123S, HASLIM136S

ΑΣΚΗΣΗ 1 ΛΟΓΙΚΕΣ ΠΥΛΕΣ (Α)

! " # $ &,-" " (.* & -" " ( /* 0 (1 1* 0 - (* 0 #! - (#* 2 3( 4* 2 (* 2 5!! 3 ( * (7 4* 2 #8 (# * 9 : (* 9

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ

Akumulátory. Membránové akumulátory Vakové akumulátory Piestové akumulátory

Návrh vzduchotesnosti pre detaily napojení

Rozsah akreditácie 1/5. Príloha zo dňa k osvedčeniu o akreditácii č. K-003

Pevné ložiská. Voľné ložiská

Odporníky. 1. Príklad1. TESLA TR

Ψηφιακά Συστήματα. Ενότητα: Ψηφιακά Συστήματα. Δρ. Κοντογιάννης Σωτήρης Τμήμα Διοίκησης Επιχειρήσεων (Γρεβενά)

SIRÉNY A REPRODUKTORY SIRÉNY A REPRODUKTORY SIRÉNY A REPRODUKTORY

Copyright, 2006 ΚΑΓΙΑΜΠΑΚΗΣ ΜΑΝΟΣ

Miniatúrne a motorové stýkače, stýkače kondenzátora, pomocné stýkače a nadprúdové relé

Ekvačná a kvantifikačná logika

ΚΑΤΑΣΚΕΥΗ ΕΚΠΑΙΔΕΥΤΙΚΟΥ ΠΙΝΑΚΑ ΕΠΙΔΕΙΞΗΣ ΨΗΦΙΑΚΩΝ ΗΛΕΚΤΡΟΝΙΚΩΝ

Shunts & Multiple Shunts. Stamped Contact DIP IC Sockets. PLCC Sockets. Jumpers. DDR DIMM Sockets SOCKETS. System CS - Technical Specifications

M6: Model Hydraulický systém dvoch zásobníkov kvapaliny s interakciou

ΤΕΧΝΟΛΟΓΙΕΣ ΥΛΟΠΟΙΗΣΗΣ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ

MERANIE ČÍSLICOVÝCH INTEGROVANÝCH OBVODOV Ing. Alexander Szanyi

Staromlynská 29, Bratislava tel: , fax: http: // SLUŽBY s. r. o.

ΑΣΚΗΣΗ 1 ΛΟΓΙΚΕΣ ΠΥΛΕΣ

Through-hole Type : Emitter

Harmonizované technické špecifikácie Trieda GP - CS lv EN Pevnosť v tlaku 6 N/mm² EN Prídržnosť

ΗΜΥ 210: Σχεδιασμός Ψηφιακών Συστημάτων. Συνδιαστικά Λογικά Κυκλώματα / Ολοκληρωμένα Κυκλώματα 1

Káblový snímač teploty

REZISTORY. Rezistory (súčiastky) sú pasívne prvky. Používajú sa vo všetkých elektrických

D-SUB SOLDER TYPE ORDER INFORMATION. Bestell Code/Order Code: DST (Stecker / Male) L DBU (Buchse / Female) L

9. ΚΑΤΑΧΩΡΗΤΕΣ (REGISTERS)

Logické integrované obvody

ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ ΚΑΡΑΓΚΙΑΟΥΡΗΣ ΝΙΚΟΛΑΟΣ

T1/E1/CEPT/ISDN-PRI DUAL & SINGLE CORE THRU-HOLE TRANSORMERS

( Návody na cvičenia )

Rozsah hodnotenia a spôsob výpočtu energetickej účinnosti rozvodu tepla

Strana 1/5 Príloha k rozhodnutiu č. 544/2011/039/5 a k osvedčeniu o akreditácii č. K-052 zo dňa Rozsah akreditácie

ΕΙΣΑΓΩΓΗ ΣΤΟ ΕΡΓΑΣΤΗΡΙΟ ΥΛΙΚΟΥ ΨΗΦΙΑΚΗΣ ΣΧΕΔΙΑΣΗΣ. Στόχοι

ΗΜΥ-201: 201:Ψηφιακοί. Υπολογιστές Χειμερινό Εξάμηνο Βασικά Ψηφιακής Σχεδίασης

Z O S I L Ň O V A Č FEARLESS SÉRIA D

Servopohon vzduchotechnických klapiek 8Nm, 16Nm, 24Nm

AT Surface Mount Package SOT-363 (SC-70) I I Y. Pin Connections B 1 C 1 E 1 E 2 C 2 B , 7:56 PM

1. Limita, spojitost a diferenciálny počet funkcie jednej premennej

Πανεπιστήμιο Δυτικής Μακεδονίας. Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών. Ψηφική Σχεδίαση

Ψηφιακή Σχεδίαση Εργαστηριο 1. Τμήμα: Μηχανικών Πληροφορικής κ Τηλεπικοινωνιών Διδάσκων: Δρ. Σωτήριος Κοντογιαννης Μάθημα 2 ου εξαμήνου

Matematika prednáška 4 Postupnosti a rady 4.5 Funkcionálne rady - mocninové rady - Taylorov rad, MacLaurinov rad

Ú V O D Z Á K L A D N É L O G I C K É Č L E N Y

KATEDRA DOPRAVNEJ A MANIPULAČNEJ TECHNIKY Strojnícka fakulta, Žilinská Univerzita

Cvičenie č. 4,5 Limita funkcie

Podnikateľ 90 Mobilný telefón Cena 95 % 50 % 25 %

Αναλογικά & Ψηφιακά Κυκλώματα ιαφάνειες Μαθήματος ρ. Μηχ. Μαραβελάκης Εμ.

Ψηφιακά Ηλεκτρονικά. Κεφάλαιο 1ο. Άλγεβρα Boole και Λογικές Πύλες. (c) Αμπατζόγλου Γιάννης, Ηλεκτρονικός Μηχανικός, καθηγητής ΠΕ17

1) Ταχύτητα. (Χρόνος καθυστερήσεως της διαδόσεως propagation delay Tpd ). Σχήμα 11.1β Σχήμα 11.1γ

ΕΙΣΑΓΩΓΗ ΣΤΟ ΕΡΓΑΣΤΗΡΙΟ ΥΛΙΚΟΥ ΨΗΦΙΑΚΗΣ ΣΧΕ ΙΑΣΗΣ (Εβδοµάδα 2)

Matematika 2. časť: Analytická geometria

Metodicko pedagogické centrum. Národný projekt VZDELÁVANÍM PEDAGOGICKÝCH ZAMESTNANCOV K INKLÚZII MARGINALIZOVANÝCH RÓMSKYCH KOMUNÍT

Ci series custom installation speakers

C. Kontaktný fasádny zatepľovací systém

3 V, 1500 MHz Si MMIC WIDEBAND AMPLIFIER

ΠΕΡΙΕΧΟΜΕΝΑ. Πρόλογος...9 ΚΕΦ. 1. ΑΡΙΘΜΗΤΙΚΑ ΣΥΣΤΗΜΑΤΑ - ΚΩΔΙΚΕΣ

SAW FILTER - RF RF SAW FILTER

NEC Silicon RFIC Amplifiers Low Power, Wideband & SiGe/SiGeC


3 V, 900 MHz Si MMIC AMPLIFIER

! "# $ % $&'& () *+ (,-. / 0 1(,21(,*) (3 4 5 "$ 6, ::: ;"<$& = = 7 + > + 5 $?"# 46(A *( / A 6 ( 1,*1 B"',CD77E *+ *),*,*) F? $G'& 0/ (,.

3 V, 900 MHz LOW NOISE SI MMIC AMPLIFIER

WinMate Communication Inc. 9F, No Hsing Teh Road, San-Chung, Taipei, Taiwan, R.O.C TEL: FAX:

Prechod z 2D do 3D. Martin Florek 3. marca 2009

Pri puzdre SOT - 23 znamená výraz v zátvorkách (A6...) oznaèenie na puzdre. t rr = reverse recovery time BAS 16,19,21 BAV 70 BAV 99 BAW 56

Κεφάλαιο Τρία: Ψηφιακά Ηλεκτρονικά

ZADANIE 1_ ÚLOHA 3_Všeobecná rovinná silová sústava ZADANIE 1 _ ÚLOHA 3

Vyhlásenie o parametroch stavebného výrobku StoPox GH 205 S

Ενότητα 7 ΑΠΟΚΩΔΙΚΟΠΟΙΗΤΕΣ - ΚΩΔΙΚΟΠΟΙΗΤΕΣ ΑΠΟΠΛΕΚΤΕΣ - ΠΟΛΥΠΛΕΚΤΕΣ

23. Zhodné zobrazenia

Ενότητα 8 Η ΠΥΛΗ XOR ΚΑΙ ΟΙ ΕΦΑΡΜΟΓΕΣ ΤΗΣ ΚΩΔΙΚΟΠΟΙΗΣΗ

SMD AVR AVR-M AVRL. Variable resistor. 2 Zener diode (1/10) RoHS / / j9c11_avr.fm. RoHS EU Directive 2002/95/EC PBB PBDE

For xdsl Line Transformers & Splitter Coils

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2016

Trapézové profily Lindab Coverline

! "!##! $ %! & '% * &! & > ::: <? > 1"+ > &/< >! > ISD

NMOS a PMOS spínač. CMOS logické obvody. CMOS Complementary MOS. NMOS a PMOS spínač. CMOS technológia je najpopulárnejšia a široko používaná NMOS

ΣΧΕΔΙΑΣΗ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ

Priamkové plochy. Ak každým bodom plochy Φ prechádza aspoň jedna priamka, ktorá (celá) na nej leží potom plocha Φ je priamková. Santiago Calatrava

u R Pasívne prvky R, L, C v obvode striedavého prúdu Činný odpor R Napätie zdroja sa rovná úbytku napätia na činnom odpore.

2.5 GHz SILICON MMIC WIDE-BAND AMPLIFIER

Elektronika2. Teoretické otázky na skúšku

ΚΩΔΙΚΟΣ ΠΕΡΙΓΡΑΦΗ ΠΟΣΟΤΗΤΑ CMOS

STRIEDAVÝ PRÚD - PRÍKLADY

ΑΣΚΗΣΗ 5 ΚΩΔΙΚΟΠΟΙΗΤΕΣ ΑΠΟΚΩΔΙΚΟΠΟΙΗΤΕΣ

NJW CHANNEL ELECTRONIC VOLUME WITH INPUT SELECTOR AND TONE CONTROL

Jednotkový koreň (unit root), diferencovanie časového radu, unit root testy

KAGEDA AUTORIZOVANÝ DISTRIBÚTOR PRE SLOVENSKÚ REPUBLIKU

Filtre a filtračná technika

Transcript:

5.6 Púzdra integrovaných obvodov : Najlacnejšie a najpoužívanejšie integrované obvody (IO - Integrovaný Obvod, IC - Integrated Circuits) sú dodávané v plastickom púzdre s vývodmi (pinmi) v dvoch radoch, kvôli čomu sú nazývané DIL (DIP) - Dual In Line Package. Obr. 5.11 Púzdro DIL18 integrovaného obvodu Obr. 5.12 Púzdro DIL40 integrovaného obvodu DIL púzdra sú štandardné s 8, 14, 16, 18, 20, 24 a 40 vývodmi. Rozteč vývodov (pinov) je 0,10 čo je 2,54 mm. Všetky rozmery puzdier DIP sú normované a uvedené v katalógoch. Obr. 5.13 : výber z katalógu rozmery púzdra DIL

Dnes sa čoraz častejšie kvôli miniaturizácii používa technológia povrchovej montáže ( SMD ). Tomuto trendu sa museli prispôsobiť i púzdra IO. Púzdra WIDE SO ( Small Outline package ) používané pre povrchovú montáž majú vývody špeciálne upravené pre osádzanie do plošného spoja technológiou SMD. Rozteč vývodov u týchto púzdier je 0,050 čo je 1,27 mm. Obr. 5.14 Púzdro WIDE SO 16 pre plochú montáž Pre jednoznačnú identifikáciu pinov je na púzdre IO značka, podľa ktorej sa tieto piny identifikujú. Při pohľade zhora na púzdro IO musí byť značka na ľavej strane. Vývod číslo 1 je ľavý spodný pin. Ostatné piny sa číslujú v smere hodinových ručičiek. identifikačná značka SN 74 AHC 01 Obr. 5.15 Označovanie pinov IO Každý IO má dva vstupy (piny) pre napájanie. Kladný pól napájacieho zdroja označovaný V cc (U cc ) je pripojený na jeden z vývodov (obyčajne to je +5 V) a záporný pól označovaný ako GND (ground - zem) je pripojený na druhý vývod. Napájanie sa tak dostáva ku všetkým prvkom umiestneným v púzdre. U púzdier logických obvodov platí pravidlo, podľa ktorého je posledný pin v dolnom rade GND a prvý pin v hornom rade napájacie napätie V cc.

5.7 Označovanie obvodov TTL Aby sme rozpoznali aké logické prvky sú umiestnené v púzdre, je každému typu integrovaného obvodu priradené charakteristické číslo. Údaje o type (rodine) prvku, výrobnej technológii a druhu logických prvkov sú zakódované v tomto čísle. Jedným z najvýznamnejších svetových výrobcov logických obvodov TTL je firma Texas Instruments, ktorého značenie IO LO je následovné : SN 74 AHC S 16 25 244 A N R SN - označuje výrobcu (SN Texas Instruments, M Motorola... ) 74 - označenie rodiny TTL (74 komerčné prevedenie, 54 military) AHC -označenie modifikácie (ak je vynechané jedná sa o štandardné prevedenie TTL) S - rozšírenie (R tlmiace odpory na vstupoch a výstupoch, S Schottkyho ochranné diódy... ) 16 - bitová šírka 25 - bližšia špecifikácia (4 posuv úrovne, 25 pre budenie 25Ω zbernice) 244 - označenie funkcie obvodu A - označenie revízie (písmena A.. Z) N - typ púzdra (N-PDIP, J-CDIP, DB-SSOP, DBV-SOT, FN-PLCC... ) R - typ balenia (R štandard) Logické obvody vyrábané v bývalom československu firmou TESLA boli označované písmenami MH.

5.8 Prehľad logických integrovaných obvodov : Prehľad kombinačných logických obvodov typu 74xx ukazuje tabuľka : Typ 74xx charakteristika Typ 74xx charakteristika 00 4 x 2 vstup NAND 51 2 x AND-OR-INVERT 01 4 x 2 vstup NAND 54 AND-OR-INVERT 02 4 x 2 vstup NOR 55 AND-OR-INVERT 2x4 vstup 03 4 x 2 vstup NAND 58 AND-OR-INVERT 2x4 vstup 04 6 x invertor 73 2 x KO J-K s nulovaním 05 6 x invertor (OK) 74 2 x KO D s nul. a nast. 06 6 x invertor (OK) 75 2 x 4 bit. register D 07 6 x budič (OK) 76 2 x KO J-K s nul. a nast. 08 4 x 2 vstup AND 77 4 x latch 09 4 x 2 vstup AND (OK) 83 4 bit. úplná bin. sčítačka 10 3 x 3 vstup NAND 85 4 bit. sčítací komparátor 11 3 x 3 vstup AND 86 4 x 2 vstup XOR 12 3 x 3 vstup NAND (OK) 90 4 bit. dekadický čítač 13 2 x 4 vstup Schmitt KO 91 8 bitový posuvný register 14 6 x Schmitt invertor 92 4 bit. čítač-delič 12 15 3 x 3 vstup AND (OK) 93 4 bit. binárny čítač 19 3 x 3 vstup AND (OK) 95 4. bit. posuvný register 20 2 x 4 vstup NAND 96 5 bit. posuvný register 21 2 x 4 vstup AND 107 2 x KO J-K s nulovaním 22 2 x 4 vstup NAND (OK) 109 2 x KO J-K s nul. a nast. 24 2 x 4 vstup NAND (OK) 112 2 x KO J-K s nul. a nast. 26 4 x 2 vstup NAND 113 2 x KO J-K 27 3 x 3 vstup NOR 114 2 x KO J-K neg. 28 4 x 2 vstup výkon. NOR 122 MKO s nul. 30 8 vstup NAND 123 2 x MKO s nul. 32 4 x 2 vstup OR 125 4 x výk. budič zbernice 33 4 x 2 vstup výkon. NOR 126 4 x výk. budič zbernice 37 4 x 2 vstup. NAND 132 4 x Schmitt NAND 38 4 x 2 vstup výkon. NAND 133 13 vstup NAND 40 2 x 4 vstup výkon. NAND 136 4 x XOR 42 dekoder BCD/ dekad. 137 3 bit. dekoder 47 dekoder BCD/7segment 138 bin. dekoder/demux 48 dekoder BCD/7segment 139 2 x BCD dekoder/demux

Typ 74xx charakteristika Typ 74xx charakteristika 145 dekodér BCD na dekadický 168 syn. č bit. obojsmerný čítač 147 dekodér dekad. na BCD 169 syn. č bit. obojsmerný čítač 148 bin. prior. dekodér 1 z 8 170 16 bitový register 151 8 bit. MX, selektor dát 173 4 bit. hradl. register D s nul. 152 8 vstupový multiplexor 174 6 bit. D register s nul. 153 2 x MX/selektor dát 1 zo 4 175 4 bit. D register s nul. 154 dek. BCD na 1 z 16 / demux 181 4 bit. aritm.log. jednotka 155 2 x 2bit. bin. dek./demux 182 4 bit. aritm.log. jednotka 156 2 x 2 bit. binárny dekodér / demux 190 synchr. dek. obojsmerný čítač 157 4 x 2 vstup. sel. dát, MX 191 syn. bin. obojsmerný čítač 158 4 x 2 vstup. sel. dát, MX 192 syn. 4 bit. obojsmerný dek. čítač 160 prednast. dekad. čítač 193 syn. 4 bit. obojsmerný binárny čítač 161 synchr. prog. 4 bit. čítač 194 4 bit. PIPO pos. register 162 synchr. prog. 4 bit. čítač 195 4 bitový register 163 synchr. prog. 4 bit. čítač 196 prog. dekad. čítač 164 8 bit. SIPO posuvný register 197 progamovateľný 4 bit. bin. čítač 165 4 bit. PIPO posuvný register 221 2 x Schmittov MKO 166 4 bit PIPO posuvný register s nul. 237 2 x Schmittov MKO Prehľad obvodov CMOS 4000 ukazuje tabuľka : Hradlá NAND 2 vstupové 4001, 4093, 4501, 4572, 40107 3 vstupové 4023 4 vstupové 4012 8 vstupové 4048, 4068 NOR 2 vstupové 4001, 4501, 4572 3 vstupové 4000, 4025 4 vstupové 4002 8 vstupové 4048, 4078 AND 4037, 4048, 4068, 4073, 4081, 4082 OR 4037, 4048, 4071, 4075, 4078, 4072 XOR 4030, 4070, 4077, 4507, 4519, 4583 ANO OR invertor 4048, 4085, 4086, 4506 Invertory 4007, 4041, 4069, 4572, 4584, 40106 Oddelovače, Invertované 4009, 4041, 4049, 4502, 40098, 40107 budiče Neinvert. 4010, 4041, 4050, 4054, 4503, 40097 Prevodníky Invertované 4104

Klopné obvody Čítače Registre Dekodéry Multiplexory úrovní Neinvert. 4104, 4504, 40109 Schmittové klopné obvody 4093, 4583, 4584, 40106 D 4013, 4076 JK 4027, 4095, 4096 BCD 4018, 4026, 4029, 4033, 4059, 4510, 4518, 4522, 4534, 4553, 4566, 4569, 40102 Binárne 4020, 4024, 4029, 4040, 4045, 4060, 4516, 4520, 4521, 4526, 4568, 4569 Johnsonové 4017, 4022, 40110 Vratné 4029, 4510, 4516, 4522, 4526, 40110 Posuvné 4006, 4014, 4015, 4021, 4031, 4034, 4035, 4062, 4094, 4517, 4557, 4562, 40100, 40104 Adresovateľné 4580, 40108 Aproximačné 4549, 4559 1 z X 4028, 4514, 4515, 4555, 4556 BCD / 7 segment 4026, 4033, 4055, 4056, 4311, 4511, 4513, 4543, 4544, 4547, 4558 Číslicové 4019, 4512, 4519, 4539 Analogové 4051, 4052, 4053, 4067, 4097, 4351, 4352, 4353, 4529, 4551 Spínače 4016, 4066, 4316 Strádače 4042, 4043, 4044, 4099, 4508, 4597, 4598, 4599 Časovače 4047, 4098, 4528, 4536, 4538, 4541, 4548