ΣΕΙ ΕΡΡΩΝ ΜΑΙΟ 2013 ΠΣΤΧΙΑΚΗ ΕΡΓΑΙΑ ΣΙΜΕΝΙΔΗ ΣΕΦΑΝΟ ΕΠΙΒΛΕΠΩΝ ΚΑΘΗΓΗΣΗ : ΜΑΔΕΜΛΗ ΙΩΑΝΝΗ

Σχετικά έγγραφα
Λαμβάνοντασ υπόψη ότι κατά την πρόςθεςη δφο δυαδικϊν ψηφίων ιςχφει: Κρατοφμενο

Πολυπλέκτες. 0 x 0 F = S x 0 + Sx 1 1 x 1

Ελλθνικι Δθμοκρατία Σεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου. Ψθφιακά Ηλεκτρονικά. Ενότθτα 10 : Καταχωρθτζσ Φϊτιοσ Βαρτηιϊτθσ

x n D 2 ENCODER m - σε n (m 2 n ) x 1 Παραδείγματα κωδικοποιθτϊν είναι ο κωδικοποιθτισ οκταδικοφ ςε δυαδικό και ο κωδικοποιθτισ BCD ςε δυαδικό.

Ελλθνικι Δθμοκρατία Τεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου. Ψθφιακά Ηλεκτρονικά. Ενότθτα 1 : Ειςαγωγι. Φϊτιοσ Βαρτηιϊτθσ

HY220 Εργαςτήριο Ψηφιακών Κυκλωμάτων.

HY220 Εργαςτήριο Ψηφιακών Κυκλωμάτων. 9/28/ ΗΥ220 - Διάλεξθ 3θ, Επανάλθψθ

Εισαγωγή στους Ηλεκτρονικούς Υπολογιστές

Λογικά Ψθφιακά Κυκλϊματα

Λογικά Ψθφιακά Κυκλϊματα

100 ΕΡΩΤΗΣΕΙΣ ΜΕ ΤΙΣ ΑΝΤΙΣΤΟΙΧΕΣ ΑΠΑΝΤΗΣΕΙΣ ΓΙΑ ΤΟ ΜΑΘΗΜΑ ΨΗΦΙΑΚΑ ΚΥΚΛΩΜΑΤΑ

Παράςταςη ακεραίων ςτο ςυςτημα ςυμπλήρωμα ωσ προσ 2

Τυπικζσ Γλϊςςεσ Περιγραφισ Υλικοφ Διάλεξθ 4

Ελίνα Μακρή

Παραπάνω παρουςιάηεται ο πιο ςυνικθσ χωροκζτθςθ αρικμθτικϊν, λογικϊν κυκλωμάτων. Η μονάδα επεξεργαςίασ είναι θ λζξθ (λ.χ. 32-bit ςε επεξεργαςτζσ,

Ελλθνικι Δθμοκρατία Σεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου. Ψθφιακά Ηλεκτρονικά. Ενότθτα 11 : Μετρθτζσ Ριπισ Φϊτιοσ Βαρτηιϊτθσ

Ελίνα Μακρή

EPΓAΣTHPIAKEΣ AΣKHΣEIΣ ΛOΓIKOY ΣXEΔIAΣMOY

ΛΕΙΣΟΤΡΓΙΚΆ ΤΣΉΜΑΣΑ. 7 θ Διάλεξθ Διαχείριςθ Μνιμθσ Μζροσ Γ

ΠΛΗ10 Κεφάλαιο 2. ΠΛH10 Εισαγωγή στην Πληροφορική: Τόμος Α Κεφάλαιο: : Αριθμητική περιοχή της ALU 2.5: Κυκλώματα Υπολογιστών

Συπικζσ Γλϊςςεσ Περιγραφισ Τλικοφ Διάλεξθ 5

ΑΣΚΗΣΗ 7 ΚΩΔΙΚΕΣ Η ΟΘΟΝΗ 7 ΤΜΗΜΑΤΩΝ - ΚΩΔΙΚΟΠΟΙΗTΕΣ ( ENCODERS )

Ραραπάνω παρουςιάηεται ο πυρινασ των εντολϊν του επεξεργαςτι MIPS, με τισ οποίεσ, και τθν υλοποίθςθ τουσ ςε υλικό κα αςχολθκοφμε.

ΕΙΣΑΓΩΓΗ ΣΤΑ ΣΥΣΤΗΜΑΤΑ ΥΠΟΛΟΓΙΣΤΩΝ. Τμήμα Πληρουορικής και Τεχμολογίας Υπολογιστώμ

Ελλθνικι Δθμοκρατία Σεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου. Ψθφιακά Ηλεκτρονικά. Ενότθτα 3 : τοιχεία Μνιμθσ flip-flop.

ΕΡΓΑΣΗΡΙΑΚΗ ΑΚΗΗ 4.1

Ελίνα Μακρή

ΠΡΟΓΡΑΜΜΑΣΙΜΌ ΤΠΟΛΟΓΙΣΏΝ. Κεφάλαιο 8 Η γλϊςςα Pascal

Παράςταςη ςυμπλήρωμα ωσ προσ 1

Πανεπιστήμιο Δυτικής Μακεδονίας. Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών. Ψηφιακή Σχεδίαση

ΑΣΚΗΣΗ 7 FLIP - FLOP

Σχεδίαση Ψηφιακών Συστηµάτων

ΕΡΓΑΣΗΡΙΑΚΗ ΑΚΗΗ ΜΕΛΕΣΗ ΣΗ ΚΙΝΗΗ ΩΜΑΣΟ Ε ΠΛΑΓΙΟ ΕΠΙΠΕΔΟ - ΜΕΣΡΗΗ ΣΟΤ ΤΝΣΕΛΕΣΗ ΣΡΙΒΗ ΟΛΙΘΗΗ

Ψηφιακά Συστήματα. Ενότητα: Ψηφιακά Συστήματα. Δρ. Κοντογιάννης Σωτήρης Τμήμα Διοίκησης Επιχειρήσεων (Γρεβενά)

Κ. ΕΥΣΤΑΘΙΟΥ, Γ. ΠΑΠΑΔΟΠΟΥΛΟΣ ΠΑΤΡΑ

Ακολουκιακά Λογικά Κυκλώματα

Τυπικζσ Γλϊςςεσ Περιγραφισ Υλικοφ Εργαςτιριο 3

ΠΕΡΙΕΧΟΜΕΝΑ ΠΕΡΙΕΧΟΜΕΝΑ.3 ΑΣΥΓΧΡΟΝΟΣ ΔYΑΔΙΚΟΣ ΑΠΑΡΙΘΜΗΤΗΣ.5 ΑΣΥΓΧΡΟΝΟΣ ΔΕΚΑΔΙΚΟΣ ΑΠΑΡΙΘΜΗΤΗΣ.7 ΑΣΥΓΧΡΟΝΟΣ ΔΕΚΑΔΙΚΟΣ ΑΠΑΡΙΘΜΗΤΗΣ ΜΕ LATCH.

Περιεχόμενα. Πρώτο Κεφάλαιο. Εισαγωγή στα Ψηφιακά Συστήματα. Δεύτερο Κεφάλαιο. Αριθμητικά Συστήματα Κώδικες

7.1 Θεωρητική εισαγωγή

ΒΑΣΙΚΕΣ ΑΡΧΕΣ ΨΗΦΙΑΚΗΣ ΤΕΧΝΟΛΟΓΙΑΣ. Κεφάλαιο 3

ΑΠΟ ΤΑ ΘΕΜΑΤΑ ΤΩΝ ΠΑΝΕΛΛΗΝΙΩΝ ΕΞΕΤΑΣΕΩΝ ΚΕΦΑΛΑΙΟ 7-8 (ΚΑΤΑΧΩΡΗΤΕΣ & ΑΠΑΡΙΘΜΗΤΕΣ)

Ελίνα Μακρή

Θεςιακά ςυςτιματα αρίκμθςθσ

Ελλθνικι Δθμοκρατία Σεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου. Ψθφιακά Ηλεκτρονικά. Ενότθτα 9 : Διαδικαςία φνκεςθσ Φϊτιοσ Βαρτηιϊτθσ

Κεφάλαιο 3 ο Ακολουθιακά Κυκλώματα με ολοκληρωμένα ΤΤL

ΑΣΚΗΣΗ 1 ΛΟΓΙΚΕΣ ΠΥΛΕΣ (Α)

Ασύγχρονοι Απαριθμητές. Διάλεξη 7

Σχεδίαςη Σφγχρονων Ακολουθιακών Κυκλωμάτων

4 η Θεµατική Ενότητα : Καταχωρητές και Μετρητές. Επιµέλεια διαφανειών: Χρ. Καβουσιανός

Ψθφιακά Ηλεκτρονικά. Ενότθτα 7 : Ελαχιςτοποίθςθ και κωδικοποίθςθ καταςτάςεων Φϊτιοσ Βαρτηιϊτθσ

3 θ διάλεξθ Επανάλθψθ, Επιςκόπθςθ των βαςικϊν γνϊςεων τθσ Ψθφιακισ Σχεδίαςθσ

ΑΡΧΗ 1ΗΣ ΣΕΛΙ ΑΣ ΠΑΝΕΛΛΑ ΙΚΕΣ ΕΞΕΤΑΣΕΙΣ HMEΡΗΣΙΩΝ ΕΣΠΕΡΙΝΩΝ ΕΠΑΓΓΕΛΜΑΤΙΚΩΝ ΛΥΚΕΙΩΝ ΤΕΤΑΡΤΗ 19 ΙΟΥΝΙΟΥ 2019 ΕΞΕΤΑΖΟΜΕΝΟ ΜΑΘΗΜΑ: ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ

ΑΚΑΔΗΜΙΑ ΕΜΠΟΡΙΚΟΥ ΝΑΥΤΙΚΟΥ ΜΑΚΕΔΟΝΙΑΣ ΣΧΟΛΗ ΜΗΧΑΝΙΚΩΝ ΠΤΥΧΙΑΚΗ ΕΡΓΑΣΙΑ ΘΕΜΑ : TEΣT ΑΞΙΟΛΟΓΗΣΗΣ ΓΝΩΣΕΩΝ ΣΤΑ ΨΗΦΙΑΚΑ ΗΛΕΚΤΡΟΝΙΚΑ

Ψηφιακή Σχεδίαση Ενότητα 10:

ΑΡΧΗ 1ΗΣ ΣΕΛΙ ΑΣ ΝΕΟ ΚΑΙ ΠΑΛΑΙΟ ΣΥΣΤΗΜΑ

ΠΑΙΔΑΓΩΓΙΚΟ ΙΝΣΙΣΟΤΣΟ ΚΤΠΡΟΤ Πρόγραμμα Επιμόρυωσης Τποψηυίων Καθηγητών Σεχνολογίας. Ηλεκτρονικά ΙΙ

ΑΣΚΗΣΗ 9. Tα Flip-Flop

Ενότητα 8 Η ΠΥΛΗ XOR ΚΑΙ ΟΙ ΕΦΑΡΜΟΓΕΣ ΤΗΣ ΚΩΔΙΚΟΠΟΙΗΣΗ

Μετατροπεσ Παραςταςεων

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2016

Πράξεις με δυαδικούς αριθμούς

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2016

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2006

Αρχιτεκτονικές Υπολογιστών

i Το τρανζίστορ αυτό είναι τύπου NMOS. Υπάρχει και το συμπληρωματικό PMOS. ; Τι συμβαίνει στο τρανζίστορ PMOS; Το τρανζίστορ MOS(FET)

ΗΥ220 Εργαστήριο Ψηφιακών Κυκλωμάτων

ΠΕΡΙΕΧΟΜΕΝΑ. Πρόλογος...9 ΚΕΦ. 1. ΑΡΙΘΜΗΤΙΚΑ ΣΥΣΤΗΜΑΤΑ - ΚΩΔΙΚΕΣ

Ελίνα Μακρή

Προςζξτε ότι για τα A, B ςε ςειρά, θ πθγι του πάνω, όταν είναι ανοικτό φτάνει μόνο τα (Vdd Vtn)V.

ΜΙΧΑΛΗΣ ΨΑΡΑΚΗΣ ΑΚΑΔΗΜΑΪΚΟ ΕΤΟΣ ΤΜΗΜΑ ΠΛΗΡΟΦΟΡΙΚΗΣ ΠΑΝΕΠΙΣΤΗΜΙΟΥ ΠΕΙΡΑΙΩΣ

ΨΗΦΙΑΚΑ ΣΥΣΤΗΜΑΤΑ ΚΑΡΑΓΚΙΑΟΥΡΗΣ ΝΙΚΟΛΑΟΣ

ΑΣΚΗΣΗ 10 ΣΧΕΔΙΑΣΗ ΑΚΟΛΟΥΘΙΑΚΩΝ ΚΥΚΛΩΜΑΤΩΝ

Ακολουθιακό κύκλωμα Η έξοδος του κυκλώματος εξαρτάται από τις τιμές εισόδου ΚΑΙ από την προηγούμενη κατάσταση του κυκλώματος

Πανεπιστήμιο Δυτικής Μακεδονίας. Τμήμα Μηχανικών Πληροφορικής & Τηλεπικοινωνιών. Ψηφιακή Σχεδίαση

Ελλθνικι Δθμοκρατία Τεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου. Ψθφιακά Ηλεκτρονικά. Ενότθτα 13 : Άλλοι Μετρθτζσ Φϊτιοσ Βαρτηιϊτθσ

«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο Διάλεξη 8 η : Μηχανές Πεπερασμένων Κaταστάσεων σε FPGAs

ΚΑΤΑΣΚΕΥΗ ΕΚΠΑΙΔΕΥΤΙΚΟΥ ΠΙΝΑΚΑ ΕΠΙΔΕΙΞΗΣ ΨΗΦΙΑΚΩΝ ΗΛΕΚΤΡΟΝΙΚΩΝ

ΗΜΥ211 Εργαστήριο Ψηφιακών Συστημάτων

5.1 Θεωρητική εισαγωγή

Ψθφιακά Ηλεκτρονικά. Ενότθτα 5 : Ανάλυςθ κυκλώματοσ με D και JK FLIP- FLOP Φώτιοσ Βαρτηιώτθσ

επανενεργοποιηθεί Βιομηχανικά Ηλεκτρονικά - Κ.Ι.Κυριακόπουλος Control Systems Laboratory

Ψηφιακή Λογική Σχεδίαση

K24 Ψηφιακά Ηλεκτρονικά 9: Flip-Flops

ΤΙΤΛΟΣ ΕΡΓΑΣΤΗΡΙΑΚΗΣ ΑΣΚΗΣΗΣ ΑΣΥΓΧΡΟΝΟΙ ΜΕΤΡΗΤΕΣ

Ψθφιακά Ηλεκτρονικά. Ενότθτα 4 : Ανάλυςθ ακολουκιακϊν κυκλωμάτων με ρολόι Φϊτιοσ Βαρτηιϊτθσ

Καταχωρητές, Μετρητές και Ακολουθιακά Κυκλώματα

Καταχωρητές,Σύγχρονοι Μετρητές και ΑκολουθιακάΚυκλώματα

Ενότητα 7 ΑΠΟΚΩΔΙΚΟΠΟΙΗΤΕΣ - ΚΩΔΙΚΟΠΟΙΗΤΕΣ ΑΠΟΠΛΕΚΤΕΣ - ΠΟΛΥΠΛΕΚΤΕΣ

Σχεδιασμός Ψηφιακών Συστημάτων

Ασύγχρονοι Απαριθμητές. Διάλεξη 7

f(x, y, z) = y z + xz

ΥΠΟΥΡΓΕΙΟ ΠΑΙΔΕΙΑΣ ΚΑΙ ΠΟΛΙΤΙΣΜΟΥ ΔΙΕΥΘΥΝΣΗ ΑΝΩΤΕΡΗΣ ΚΑΙ ΑΝΩΤΑΤΗΣ ΕΚΠΑΙΔΕΥΣΗΣ ΥΠΗΡΕΣΙΑ ΕΞΕΤΑΣΕΩΝ ΠΑΓΚΥΠΡΙΕΣ ΕΞΕΤΑΣΕΙΣ 2016

Ψηφιακά Συστήματα. 6. Σχεδίαση Συνδυαστικών Κυκλωμάτων

ε. Ένα κύκλωμα το οποίο παράγει τετραγωνικούς παλμούς και απαιτείται εξωτερική διέγερση ονομάζεται ασταθής πολυδονητής Λ

Α. ΣΚΟΔΡΑΣ ΠΛΗ21 ΟΣΣ#2. 14 Δεκ 2008 ΠΑΤΡΑ ΕΛΛΗΝΙΚΟ ΑΝΟΙΚΤΟ ΠΑΝΕΠΙΣΤΗΜΙΟ 2008 Α. ΣΚΟΔΡΑΣ ΧΡΟΝΟΔΙΑΓΡΑΜΜΑ ΜΕΛΕΤΗΣ

HY121 Ηλεκτρικϊ Κυκλώματα

1. Κατέβαςμα του VirtueMart

ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ 11

Προγραμματισμός Ηλεκτρονικών Υπολογιστών 1

Transcript:

ΣΕΙ ΕΡΡΩΝ ΜΑΙΟ 2013 ΠΣΤΧΙΑΚΗ ΕΡΓΑΙΑ ΠΟΤΔΑΣΕ: ΛΑΔΑ ΧΡΙΣΙΝΑ ΣΙΜΕΝΙΔΗ ΣΕΦΑΝΟ ΕΠΙΒΛΕΠΩΝ ΚΑΘΗΓΗΣΗ : ΜΑΔΕΜΛΗ ΙΩΑΝΝΗ

ΘΕΜΑ: ΧΕΔΙΑΗ ΚΑΙ ΤΛΟΠOΙΗΗ ΕΚΠΑΙΔΕΤΣΙΚΩΝ ΑΝΑΠΣΤΓΜΑΣΩΝ ΜΕΛΕΣΗ ΨΗΦΙΑΚΩΝ ΚΤΚΛΩΜΑΣΩΝ ΚΑΙ ΤΓΓΡΑΦΗ ΜΙΑ ΕΙΡΑ ΕΡΓΑΣΗΡΙΑΚΩΝ ΑΚΗΕΩΝ ΓΙΑ ΑΤΣΑ

ΠΕΡΙΛΗΨΗ Αναπτφχκθκε μια ςειρά ψθφιακϊν κυκλωμάτων ςε μορφι καταςκευισ, τα οποία υλοποιικθκαν ςε πρόγραμμα προςομοίωςθσ MultiSim και ςυγγράφθκε μια ςειρά εργαςτθριακϊν αςκιςεων για αυτά. Χωρίηονται ςτισ 2 βαςικζσ κατθγορίεσ ΑΚΟΛΟΤΘΙΑΚΑ και ΤΝΔΤΑΣΙΚΑ Σα ςυνδυαςτικά περιλαμβάνουν : Λογικζσ πφλεσ Πολυπλζκτεσ Αποκωδικοποιθτζσ Κυκλϊματα αρικμθτικϊν πράξεων Σα ακολουκιακά περιλαμβάνουν : Flip-flops Απαρικμθτι Καταχωρθτι ολίςκθςθσ τατικι μνιμθ RAM Μετατροπείσ DAC και ADC

Βήμα πρώτο : Δοκιμι των chip πάνω ςτο raster για τθν επιβεβαίωςθ τθσ ορκισ λειτουργίασ τουσ. ΠΡΑΚΣΙΚΟ ΜΕΡΟ Βήμα δεύτερο : Σοποκζτθςθ των chip ακολουκϊντασ τθν ίδια δομι και ςυνδεςμολογία, ςτισ πλακζτεσ για τθν ολοκλιρωςθ των κολλιςεων. Βήμα τρίτο : χεδιαςμόσ τθσ πρόςοψθσ των κουτιϊν και υλοποίθςθ τουσ.

ΜΕΛΕΣΗ ΚΤΚΛΩΜΑΣΩΝ 1. ΨΗΦΙΑΚΕ ΠΤΛΕ το κεωρθτικό κομμάτι επεξθγικθκαν μια προσ μια όλεσ οι ψθφιακζσ πφλεσ δίνοντασ αναλυτικά τον οριςμό τθσ κάκε μιασ, τον πίνακα αλθκείασ τθσ, το ςφμβολο τθσ και τθν λογικι ςυνάρτθςθ τθσ. το εργαςτθριακό κομμάτι δόκθκε ςε μορφι ςχεδιαγράμματοσ θ ςυνδεςμολογία των ψθφιακϊν πυλϊν ζτςι ϊςτε να υλοποιθκεί από τουσ ςπουδαςτζσ ςτο Multisim. Πάνω ςε αυτό βαςίςτθκαν και οι εργαςτθριακζσ αςκιςεισ που ςυγγράφθκαν.

NOT: AND: OR: NAND: XOR: XNOR: Α A 0 1 0 0 Α Β Ζ 0 0 0 0 1 0 1 0 0 1 1 1 Α Β Ζ 0 0 0 0 1 1 1 0 1 1 1 1 Α Β Ζ 0 0 1 0 1 1 1 0 1 1 1 0 Α Β Ζ 0 0 0 0 1 1 1 0 1 1 1 0 Α Β Ζ 0 0 1 0 1 0 1 0 0 1 1 1

ΨΗΦΙΑΚΕ ΠΤΛΕ ΕΡΓΑΣΗΡΙΑΚΗ ΑΚΗΗ VCC 5V NOTA R1 NOT1 74LS04D 330Ω R4 330Ω ANDA ANDB R2 AND2 BIT0 Key = A 74LS00D 74LS00D NANDC 330Ω R3 NAND3 74LS00D 330Ω ORA R8 330Ω 74LS00D ORB ORC 74LS00D R5 330Ω OR4 74LS00D BIT1 Key = B XORA R6 XOR5 74LS86D 330Ω XNORB U1D R7 XNOR6 74LS86D 74LS04D 330Ω Εργαςτθριακό μζροσ με βάςθ τθν ςελίδα 6

2. ΠΟΛΤΠΛΕΚΣΗ ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 4 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 2 ΓΡΑΜΜΕ ΕΠΙΛΟΓΗ 1 ΕΞΟΔΟ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ: Chip 74ls151 // Multiplex 8Χ1 Μετατροπι ςε πολυπλζκτθ 4Χ1 γειϊνοντασ τισ 4 από τισ 8 ειςόδουσ

3. ΑΠΟΚΩΔΙΚΟΠΟΙΗΣΕ 3.1 ΑΠΟΚΩΔΙΚΟΠΟΙΗΣΗ 2 to 4 ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 2 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 4 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ: Chip 74ls138 //Decoder 2to4 Ο ςυνδυαςμόσ ειςόδων δίνει μια μοναδικι γραμμι εξόδου

3.2 Αποκωδικοποιθτισ BCDto7segment ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 4 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 7 ΓΡΑΜΜΕ ΕΞΟΔΟΤ Ε ΜΙΑ ΟΘΟΝΗ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ : Chip 74ls47//Decoder BCDto7segment O ςυνδυαςμόσ των 4 ειςόδων δίνει ζνα αρικμθτικό αποτζλεςμα ςτθν οκόνθ

4. ΑΘΡΟΙΣΕ 4.1 ΗΜΙΑΘΡΟΙΣΗ ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 2 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 2 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ: Chip 74ls86 & 74ls08// SEMIADDER Πρόςκεςθ των ψθφίων ειςόδου με αποτζλεςμα το άκροιςμα και το κρατοφμενο

4.2 ΠΛΗΡΗ ΑΘΡΟΙΣΗ ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 2 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 1 ΚΡΑΣΟΤΜΕΝΟ 2 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ : Chip 74ls86 & 74ls08 & 74ls32 // FULLADDER Πρόςκεςθ των ψθφίων ειςόδου, λαμβάνοντασ υπόψθ το κρατοφμενο με αποτζλεςμα το άκροιςμα και το κρατοφμενο εξόδου

4.3 ΑΘΡΟΙΣΗ 4 BITS ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 8 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 1 ΑΡΧΙΚΟ ΚΡΑΣΟΤΜΕΝΟ 4 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ: Chip 74ls83 // ADDER4Bits Πρόςκεςθ ανά δφο ειςόδουσ λαμβάνοντασ υπόψθ το αρχικό και όποια κρατοφμενα μπορεί να προκφψουν, με αποτζλεςμα το άκροιςμα και το τελικό κρατοφμενο.

5. FLIP-FLOPS 5.1 ΜΑΝΔΑΛΩΣΗ SR ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 2 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 2 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ: Chip 74LS00//NAND Βρόχοσ ανάδραςθσ Θυμάται προθγοφμενθ κατάςταςθ Αςφγχρονο

5.2 D FLIP-FLOP ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 4 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 2 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ : Chip 74LS74//D flip-flop Ειςάγει κακυςτζρθςθ ςυγχρονιςμόσ

5.3 J-K FLIP-FLOP ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 5 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 2 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ : Chip 74LS76//J-K flip-flop υνδυαςμόσ 2 ειςόδων ςυγχρονιςμόσ

5.4 Σ FLIP-FLOP ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 4 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 2 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ: Chip 74LS76//J-K flip-flop Βραχυκλωμζνεσ είςοδοι toggle

6. ΑΠΑΡΙΘΜΗΣΕ ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 2 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 4 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ: Chip 74LS90 & 74LS247 & 7 segment display //BCD counter & Decoder BCDto7segment υγχρονιςμόσ Από binary ςε decimal ςε απεικόνιςθ

7. ΚΑΣΑΧΩΡΗΣΗ ΟΛΙΘΗΗ ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 10 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 4 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ : Chip 74LS194// Shift Register 4 bits 4 λειτουργίεσ Διατιρθςθ, ολίςκθςθ(l,r), παράλλθλθ φόρτωςθ

8. ΣΑΣΙΚΗ RAM ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 30 ΓΡΑΜΜΕ ΕΙΟΔΟΤ 8 ΓΡΑΜΜΕ ΕΞΟΔΟΤ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ : Chip 6116 //Static RAM 2K X 8 bits Απλοποίθςθ (2K X 8 8 X 4) Εγγραφι/ανάγνωςθ

9. ΜΕΣΑΣΡΟΠΕΙ ADC & DAC 9.1 ADC 8 BITS Αναλογικό (ςυνεχζσ) ςιμα 0-5 Volt Ψθφιακό (διακριτό) ςιμα 8 bits

9.2 DAC 4 bits ΘΕΩΡΗΣΙΚΟ ΜΕΡΟ: 4 BIT ΕΙΟΔΟΤ 1 ΑΝΑΛΟΓΙΚΗ ΕΞΟΔΟ ΕΡΓΑΣΗΡΙΑΚΟ ΜΕΡΟ: Δικτφωμα R2R