Μέγεθος: px
Εμφάνιση ξεκινά από τη σελίδα:

Download ""

Transcript

1 HY422 Ειςαγωγό ςτα Συςτόματα VLSI Διδϊςκων: Χ. Σωτηρύου, Βοηθόσ: Π. Ματτθαιϊκησ 1 Περιεχόμενα υνδυαςτικά, Ακολουκιακά κυκλϊματα τατικά, Δυναμικά Κυκλϊματα MOS τατικι Λογικι MOS Δομι, Δίκτυα Ανζλκυςθσ/Κακζλκυςθσ Σρανηίςτορ ςε ςειρά/παράλλθλα Πτϊςθ Σάςθσ Δυικότθτα, Παραδείγματα NN, NOR χεδίαςθ Πολφπλοκων Πυλϊν Διάταξθ τατικϊν Πυλϊν Λογικόσ Γράφοσ Μονοπάτι Euler Γραμμο-διαγράμματα (Stick iagrams) και Σεχνικζσ χεδίαςθσ Διάταξθσ Μεταβατικι Ανάλυςθ, Διανφςματα Ειςόδου, Μεγζκθ Σρανηίςτορ Fan-in, Fan-out και Κακυςτζρθςθ Λεπτομερισ Ανάλυςθ Χωρθτικοτιτων NN4 Σεχνικζσ χεδίαςθσ Γριγορων τατικϊν Πυλϊν τατικι Λογικι Λόγου Μεγεκϊν Αντίςταςθ, NMOS, ψευδό-nmos Διαφορικι λογικι VSL τατικι Λογικι Διζλευςθσ Σεχνικζσ: Ανόρκωςθ, μθδενικό Vt, PL, πφλεσ μετάβαςθσ Δυναμικι Λογικι MOS Διαρροι, Διαμοιραςμόσ φορτίου, Ηεφξθ προσ τα πίςω, Ηεφξθ Ρολογιοφ Λογικι Ντόμινο, NPMOS 2 1

2 Συνδυαςτικϊ και Ακολουθιακϊ Κυκλώματα In ombinational Logic ircuit In ombinational Logic ircuit State Συνδυαστικό Ακολουθιακό put = f(in) put = f(in, State) Next State = f(urrent State, In) 3 Στατικϊ, Δυναμικϊ Κύκλωματα MOS ε ζνα ςτατικό κφκλωμα MOS θ ζξοδοσ (ςτθν μθ μεταβατικι κατάςταςθ) οδθγείται είτε προσ τθν τάςθ είτε ωσ προσ τθν γείωςθ μζςω μιασ οδοφ χαμθλισ αντίςταςθσ. Οι ζξοδοι αντιςτοιχοφν ςε ςυνδυαςτικι δυαδικι ςυνάρτθςθ (δεν υπάρχει μνιμθ) Αντικζτωσ, μια άλλθ τάξθ, τα δυναμικά κυκλϊματα αποκθκεφουν φορτίο ςε κόμβουσ υψθλισ αντίςταςθσ και ςτον χρόνο 4 2

3 Στατικό Λογικό Πύλη MOS - Δομό In1 In2 InN In1 In2 InN PUN PN Μόλν PMOS F(In1,In2, InN) Μόλν NMOS PUN and PN είλαη δςικά ινγηθά δίθηπα 5 NMOS Τρανζύςτορ ςε ςειρϊ/παρϊλληλα τισ παρακάτω διατάξεισ, τα τρανηίςτορ λειτουργοφν ωσ διακόπτεσ που ελζγχονται από το ςιμα τθσ πφλθσ: X Y Υ Y = = Χ X αν if Α and και Β X Y Y = X if OR Υ = Χ αν Α ι Β Τα NMOS NMOS τρανηίςτορ Transistors οδθγοφν pass a strong «ιςχυρό» 0 but 0 αλλά a weak «αςκενζσ»

4 PMOS Τρανζύςτορ ςε ςειρϊ/παρϊλληλα Σα PMOS ενεργοποιοφνται switch closes when όταν switch το δυναμικό control input τθσ πφλθσ is low είναι αρνθτικό (ωσ προσ τθν πθγι), άρα είναι ουςιαςτικά ενεργά αρνθτικά X Y Υ = Χ αν Α και Β = (Α + Β) Y = X if N = + X Y Υ = Χ αν Α ι Β = (ΑΒ) Y = X if OR = Τα PMOS PMOS τρανηίςτορ Transistors οδθγοφν pass a strong «ιςχυρό» 1 but 1 αλλά a weak «αςκενζσ» Πτώςη Τϊςησ NMOS/PMOS PUN S 0 V GS S 0 - V Tn L L PN L 0 V GS S L V Tp S 8 4

5 Στατικό MOS Λογικό Σο PUN είναι το δυικό του PN Χρθςιμοποιοφμε τουσ νόμουσ e Morgan για να βροφμε το ζνα βάςθ του άλλου: (+ ) = () = + Θ πφλθ που προκφπτει είναι αρνθτικισ πολικότθτασ λόγω τθσ φφςθσ του MOS 0 είςοδο, 1 ζξοδο 1 είςοδο, 0 ζξοδο 9 Παρϊδειγμα: Στατικό NN Πίνακασ Αλθκείασ Σφνδεςθ ςτθν Γείωςθ Σφνδεςθ ςτθν Τάςθ 10 5

6 Παρϊδειγμα: Στατικό NOR Πίνακασ Αλθκείασ 11 Πολύπλοκη Στατικό Πύλη MOS OUT = + ( + ) 12 6

7 Καταςκευό Πολύπλοκησ Πύλησ F SN1 F SN4 SN2 SN3 F (a) pull-down Καταςκευι network PN (b) eriving Καταςκευι the pull-up PUN ιεραρχικά network hierarchically ανά υπό-δίκτυο by identifying sub-nets (c) complete Πλιρθσ gate πφλθ 13 Σχεδύαςη Στοιχεύων (ells) Standard ells Βαςικόσ κόκκοσ, «κφτταρα» τθσ λογικισ ςε ροζσ E Απευκφνονται ςε ροζσ Λογικισ φνκεςθσ Σοποκζτθςθσ, Διαςφνδεςθσ Όμοιο φψοσ, διαφορετικό πλάτοσ Μονάδεσ Δεδομζνων - atapath Για ομοιογενι, ομοιόμορφα ςχζδια (αρικμθτικζσ-λογικζσ πράξεισ: ακροιςτζσ, ολιςκθτζσ, πολλαπλαςιαςτζσ, κτλ.) Εμπεριζχουν διαςυνδζςεισ, μερικζσ φορζσ όχι όλεσ τακερό φψοσ και πλάτοσ 14 7

8 Μεθοδολογύα Standard ells Καλάιη Δηαζπλδέζεωλ ζήκαηα GN 15 Μεθοδολογύα Standard ells Αληηζηξακκέλν Χωξίο Καλάιηα Δηαζπλδέζεωλ M2 M3 GN Αληηζηξακκέλν GN 16 8

9 Standard ell - Δομό N Well ell height 12 metal tracks Metal track is approx Pitch = repetitive distance between objects ell height is 12 pitch 2 In ell boundary GN Rails ~10 17 NN 2 Ειςόδων 2-input NN gate GN 18 9

10 Λογικόσ Γρϊφοσ Στατικόσ Πύλησ MOS Μθ κατευκυντικόσ Γράφοσ Πφλθσ Οριςμόσ Για κάκε πφλθ μποροφμε να παράγουμε ζναν γράφο με μθ κατευκυντικζσ ακμζσ, όπου: Σρανηίςτορ = μθ-κατευκυντικζσ ακμζσ Εςωτερικά-Εξωτερικά θμεία ςφνδεςεισ = κόμβοι Μονοπάτι Euler - Οριςμόσ Διαδρομι που περιζχει όλουσ τουσ κόμβουσ του γράφου διατρζχοντασ τθν κάκε ακμι μια μόνο φορά (Ανάλογο με τον γρίφο ηωγραφικισ «δεν ςθκϊνουμε το μολφβι» για να ηωγραφίςουμε ζνα ςχιμα) Ένα κοινό μονοπάτι Euler για τα PN, PUN συνεπάγεται υλοποίηση της κάτοψης πφλης με μη διακοπτόμενη διάχυση 19 Λογικόσ Γρϊφοσ Στατικόσ Πύλησ MOS j Λνγηθόο Γξάθνο X PUN X = ( + ) X i i j GN PN 20 10

11 Δυο εκδοχϋσ τησ Χ = (. (+)) X X GN GN 21 Κοινό Μονοπϊτι ςτον Λογικό Γρϊφο X X i j GN 22 11

12 Γρϊμμο-Διαγρϊμματα Stick - 1 Χρώμα Όνομα Λειτουργία Πράςινο ndiff Πθγι/καταβόκρα τρανηίςτορ Κίτρινο pdiff Κόκκινο poly Μπλε m1 Μωβ m2 υνδζςεισ: Για το ίδιο επίπεδο, πάντα ςυνδεδεμζνεσ Πθγι/καταβόκρα τρανηίςτορ Πφλθ τρανηίςτορ Διαςφνδεςθ m1 Διαςφνδεςθ m2 Για διαφορετικά, πάντα αςφνδετεσ 23 Αδιϊςτατα Διαγρϊμματα Stick - 2 Εξαιρζςεισ: Όταν το πολφ-πυρίτιο τζμνει n ι p διάχυςθ ςχθματίηονται τρανηίςτορ nfet pfet Για ςυνδζςεισ μεταξφ επιπζδων χρθςιμοποιοφμε επαφζσ, ωσ εξισ: Απαγορεφονται: Σηηο επαθέο έλα από ηα επίπεδα πξέπεη λα είλαη κέηαιιν! Δελ επηηξέπεηαη ζύκπηωζε ndiff, pdiff 24 12

13 Αδιϊςτατα Διαγρϊμματα Stick - 3 Κανόνεσ διαγραμμάτων 1. Ελαχιςτοποιοφμε το εμβαδό των ςχθμάτων/επιπζδων 2. Σο μικοσ των ςυνδζςεων περιορίηεται ωσ εξισ: a. ndiff, pdiff : ελάχιςτο μικοσ b. poly : μικρό, μεςαίο μικοσ c. m1, m2 : μικρό, μεςαίο ι μεγάλο μικοσ 3. Χρθςιμοποιοφμε ελάχιςτο αρικμό επαφϊν 4. τισ επαφζσ το ζνα επίπεδο πρζπει να είναι μζταλλο Διαδικαςία i. χεδιάηουμε ςχθματικό ςε επίπεδο τρανηίςτορ ii. χεδιάηουμε, διαρρυκμίηουμε τθ ςυμβολικι διάταξθ: a. Ηωγραφίηουμε για κάκε τρανηίςτορ πφλθ (poly) και διάχυςθ (diff) b. Ολοκλθρϊνουμε τθν διάταξθ με ςυνδζςεισ, επαφζσ, Vdd/Gnd 25 Αδιϊςτατα Διαγρϊμματα Stick - 4 χθματικό ςε επίπεδο τρανηίςτορ Για κάκε τρανηίςτορ ηωγραφίηουμε τισ περιοχζσ διάχυςθσ και τισ ςχετικζσ πφλεσ Ολοκλθρϊνουμε τθν διάταξθ ςυμπλθρϊνοντασ τισ διαςυνδζςεισ. Χρθςιμοποιοφμε poly μόνο για μικρά μικθ 26 13

14 Σχεδύαςη πύλησ βϊςη διαδρομόσ Euler Vdd Vdd pdiff Ζ Ζ ndiff Gnd Οι διαδρομζσ διατρζχουν τα τρανηίςτορ ςτθν ίδια ςειρά 27 Gnd Σχεδύαςη πύλησ βϊςη διαδρομόσ Euler Vdd Vdd pdiff Ζ Ζ ndiff Gnd Προςκζτουμε κατάλλθλα τισ διαςυνδζςεισ 28 Gnd 14

15 Σχεδύαςη πύλησ βϊςη διαδρομόσ Euler Vdd Οι διαδρομές δεν είναι μοναδικές! Vdd pdiff Ζ Ζ ndiff Gnd Gnd Ανταλλάςοντασ και αλλάηει θ διάταξθ του pull-down 29 Σχεδύαςη πύλησ βϊςη διαδρομόσ Euler Vdd Vdd pdiff Ζ Ζ ndiff Gnd Gnd Αν μετακινιςουμε το ςτο pull-up, δεν υπάρχει μια κοινι διαδρομι αλλά δυο τμιματα διακοπή ςτην διάχυςη 30 15

16 Επαλόθευςη διαγρϊμματοσ Απαγορεφονται δομζσ όπωσ οι παρακάτω: Βραχυκυκλωμζνα τρανηίςτορ Αςφνδετα τμιματα διάχυςθσ 31 Επιρροό τησ διϊταξησ ςτην ταχύτητα Για μείωςθ τθσ χωρθτικότθτασ, όταν είναι εφικτό, μειϊνουμε το φορτίο, δθλ. τισ επαφζσ ςτθν ζξοδο Vdd Vdd Β Α Α Υ Β Υ Πιο Γπήγοπη Gnd Πιο Απγή Gnd 32 16

17 Πύλεσ μετϊβαςησ Οι πφλεσ μετάβαςθσ δεν ταιριάηουν ςτο μοντζλο μιασ μοναδικισ γραμμισ διάχυςθσ Σο πολφ-πυρίτιο πρζπει να αποκοπεί κάκετα, λόγω των αντεςτραμμζνων ειςόδων Α Α 33 Πολυπλϋκτησ με πύλεσ Μετϊβαςησ - 1 S S Y Β Υ Β S S S Με τισ παραπάνω διαδρομζσ προκφπτει θ διάταξθ δεξιά με αναπόςπαςτο το πολφ-πυρίτιο, αλλά διαςταυρϊςεισ 34 17

18 Πολυπλϋκτησ με πύλεσ Μετϊβαςησ - 1 S S S S Y Α Β Υ Β S S S Αν αποςπάςουμε το πολφ-πυρίτιο ςε τμιματα προκφπτει θ παραπάνω εναλλακτικι διάταξθ 35 OI Λογικόσ Γρϊφοσ X PUN X = (+) (+) X GN PN 36 18

19 Παρϊδειγμα: X = + x x b c b c x x a d a d GN GN (a) Logic Λογικόσ graphs γράφοσ for (ab+cd) + cd) (b) Euler Κοινι Paths Διαδρομι {a b c {a d} b c d} x 37 GN a b c d (c) stick diagram Διάγραμμα for ordering Stick {a b c d} Τεχνικό για μεγϊλα Τρανζύςτορ Μονή Πύλη Διπλή Πύλη (αναδιπλωμένη) Μικρότερη Χωρητικότητα Διάχυσης 38 19

20 Ιδιότητεσ Στατικών Πυλών MOS Περύληψη Μεγάλα περικϊρια Θορφβου V OH, V OL αντιςτοιχοφν ςε Vdd, Gnd αντίςτοιχα Σα λογικά επίπεδα δεν εξαρτϊνται ςτα ςχετικά μεγζκθ των τρανηίςτορ τθσ πφλθσ ratioless logic Τπάρχει πάντα οδόσ προσ το Vdd ι Gnd για τθν ζξοδο χαμθλι αντίςταςθ εξόδου Δεν υπάρχει οδόσ από τθν είςοδο ςτθν ζξοδο υψθλότατθ αντίςταςθ ειςόδου Δεν υπάρχει ςυνεχισ ροι ρεφματοσ μεταξφ Vdd, Gnd ςτατικό ρεφμα θρεμίασ = 0 Κακυςτζρθςθ = f( L, Req των τρανηίςτορ) 39 Μοντϋλο Μεταβατικόσ Καθυςτϋρηςησ R eq R p R p R p R p R n L R n L R p int NN2 R n int INV R n R n L NOR

21 Voltage [V] 2/5/2011 Καθυςτϋρηςη και Διανύςματα Ειςόδου R p R n R n R p L int Βάςθ τθσ δομισ τθσ πφλθσ, θ κακυςτζρθςθ είναι και ςυνάρτθςθ του διανφςματοσ ειςόδου: Μετάβαςθ 01 (ζξοδο) Αν και οι 2 είςοδοι γίνουν 0: Κακυςτζρθςθ είναι (0.69 R p /2. L ) Αν 1 είςοδοσ γίνει 0: Κακυςτζρθςθ είναι (0.69 R p. L ) Μετάβαςθ 10 (ζξοδο) Και οι 2 είςοδοι γίνονται 1: Κακυςτζρθςθ είναι ( R n. L ) 41 Καθυςτϋρηςη και Διανύςματα Ειςόδου time [ps] ==1 0 =1, =1 0 =1 0, =1 Input ata Pattern elay (psec) == =1, = = 0 1, =1 61 == =1, = = 1 0, =1 81 NMOS = 0.5 m/0.25 m PMOS = 0.75 m/0.25 m L = 100 ff 21

22 Μεγϋθη Τρανζύςτορ R p R p R p 2 R n L 4 R p int 2 R n int 1 R n R n 1 L 43 Μεγϋθη Τρανζύςτορ OUT = + ( + )

23 Αριθμόσ Ειςόδων (Fan-in) και Καθυςτϋρηςη t L phl Μοντζλο Elmore: 0.69 RN ( Θ κακυςτζρθςθ αυξάνεται δραματικά ωσ προσ τον αρικμό των ειςόδων 4 1 L ) 45 Σχϋςη fan-in και Καθυςτϋρηςησ tp (psec) t phl t p ηεηξαγωληθή ζρέζε Πύιεο κε fan-in κεγαιύηεξν από 4 πξέπεη λα απνθεύγνληαη 250 tt pl plη H fan-in linear 46 23

24 Σχϋςη fan-in και Καθυςτϋρηςησ t p NOR2 t p NN2 tp (psec) t p INV Η θιίζε αληηζηνηρεί ζηελ νδεγεηηθή ηθαλόηεηα, δει. μέγεθορ, ηεο πύιεο t p ςυναρτόςει αριθμού ειςόδων και εξόδων fan-in: τετραγωνικι ςχζςθ λόγω αφξθςθσ R και fan-out: γραμμικι, όμωσ θ κάκε επιπρόςκετθ πφλθ που οδθγείται προςκζτει δυο χωρθτικότθτεσ ςτθν ζξοδο Ζτςι: 2 t p a1fi a2fi a 3 FO όπου: α 1 αντιςτοιχεί ςτα παράλλθλα τρανηίςτορ και α 2 ςτα εν ςειρά 48 24

25 NN 4 Ειςόδων - Κϊτοψη Vdd In 1 In 2 In 3 In 4 In 1 4 W/L = 9ι/2ι In 2 3 In 3 2 W/L = 3ι/2ι GN In 1 In 2 In 3 In 4 In 4 1 GN 49 In1 In2 In3 In4 NN 4 Ειςόδων - Κϊτοψη Vdd In 1 In 2 In 3 In 4 In 1 4 W/L = 9ι/2ι In 2 3 W/L = 3ι/2ι GN In 1 In 2 In 3 In 4 PS (2 πιεπξέο) S (κέρξη ηελ κέζε) In 3 In GN 50 In1 In2 In3 In4 25

26 Ανϊλυςη Μεγεθών ςτην NN 4 Ειςόδων Οι περιοχζσ rain/source μετρϊνται από το άκρθ τθσ πφλθσ, μζχρι τθν μζςθ τθσ ενεργισ περιοχισ Διαμοιράηονται ανά τρανηίςτορ Τρανηίςτορ W (μm) S (μm 2 ) (μm 2 ) PS (μm) P (μm) (19λ 2 ) (3λ 2 ) (15λ) 0.25 (2λ) (3λ 2 ) (3λ 2 ) 0.25 (2λ) 0.25 (2λ) (3λ 2 ) (3λ 2 ) 0.25 (2λ) 0.25 (2λ) (3λ 2 ) 0.3 (19λ 2 ) 0.25 (2λ) (15λ) (9λ) 0.7 (45λ 2 ) 0.42 (27λ 2 ) (19λ) 0.75 (6λ) (27λ 2 ) 0.42 (27λ 2 ) 0.75 (6λ) 0.75 (6λ) (27λ 2 ) 0.42 (27λ 2 ) 0.75 (6λ) 0.75 (6λ) (45λ 2 ) 0.42 (27λ 2 ) (19λ) 0.75 (6λ) 51 Υπολογιςμόσ Κeq K eq ( V high m 0 V )(1 low m) ( 0 V high ) 1 m ( 0 V low ) 1 m Παράμετροι (Vhigh, Vlow) Αποτζλεςμα NMOS 10 Κάκετθ m = 0.5, φ = 0.9 (-2.5,-1.25) 0.57 Πλευρικι m = 0.44, φ= 0.9 (-2.5,-1.25) 0.61 NMOS 01 Κάκετθ m = 0.5, φ = 0.9 (-1.25, 0) 0.79 Πλευρικι m = 0.44, φ= 0.9 (-1.25, 0) 0.81 PMOS 10 Κάκετθ m = 0.48, φ = 0.9 (-1.25, 0) 0.79 Πλευρικι m = 0.32, φ = 0.9 (-1.25, 0) 0.86 PMOS 01 Κάκετθ m = 0.48, φ = 0.9 (-2.5,-1.25) 0.59 Πλευρικι m = 0.32, φ = 0.9 (-2.5,-1.25) ΘΤ422 Διάλεξθ 5θ - Ο Αντιςτροφζασ 26

27 Χωρητικότητεσ Διεργαςύα 0.25μm Ζτςι, ςυνολικά οι χωρθτικότθτεσ ζχουν ωσ εξισ: GS = GS + GSO G = G + GO G = G (όταν είναι το τρανηίςτορ ςβθςτό) S = Sdiff = ddiff Παρακάτω παρακζτονται χαρακτθριςτικζσ τιμζσ για τισ ςχετικζσ παραμζτρουσ ςε διεργαςία 0.25μm. 53 ΗΥ422 - Δηάιεμε 3ε - Σπζθεπέο Ανϊλυςη Χωρητικοτότων ςτην NN 4 Ειςόδων Χωρθτικότθτα Συνιςτώςεσ (HL) Τιμι (ff) (HL) 1 d1 + s2 + 2 gd1 + 2 gs2 (0.57x0.047x x0.25x0.28) + (0.57x0.047x x0.25x0.28) + 2x(0.31x0.375) + 2x(0.31x0.375) = 0.658fF 2 d2 + s3 + 2 gd2 + 2 gs3 (0.57x0.047x x0.25x0.28) + + 2x(0.31x0.375) + = 0.658fF 3 d3 + s4 + 2 gd3 + 2 gs4 (0.57x0.047x x0.25x0.28) + + 2x(0.31x0.375) + = 0.658fF L d4 +2 gd4 + d5 + d6 + d7 + d8 + 2 gd5 + 2 gd6 + 2 gd7 + 2 gd8 (0.57x0.3x x1.875x0.28) + 2x(0.31x0.375) + (0.79x0.3x x0.75x0.28) + (0.79x0.3x x0.75x0.28) + (0.79x0.3x x0.75x0.28) + (0.79x0.3x x0.75x0.28) + 2x(0.31x1.125) + 2x(0.31x1.125) + 2x(0.31x1.125) + 2x(0.31x1.125) = 5.74fF 54 27

28 Υπολογιςμόσ Καθυςτϋρηςησ Ζχοντασ υπολογίςει: 1 = 0.658fF 2 = 0.658fF 3 = 0.658fF L = 5.74fF Και για να υπολογίςουμε τθν κακυςτζρθςθ χρθςιμοποιοφμε τθν κακυςτζρθςθ Elmore: t phl 0.69 RN ( L ) t phl = 0.69(13kΩ/1.5)(0.658fF + 2x0.658fF + 3x0.658fF + 4x5.74) = 160ps 55 Τεχνικϋσ Σχεδύαςησ Γρόγορων Στατικών Πυλών - 1 Αν θ χωρθτικότθτα τθσ εξόδου κυριαρχεί Μεγαλϊνουμε προοδευτικά τα μεγζκθ από τθν ζξοδο προσ τθν γείωςθ (Μ1 μεγαλφτερο, ΜΝ μικρότερο) In N MN L M1 > M2 > M3 > > MN (όζν θνληηλόηεξν ζηελ έμνδν ηόζν κηθξόηεξν ην ηξαλδίζηνξ) Πρόβληματικό στην διάταξη In 3 In 2 In 1 M3 M2 M Μπνξεί λα κεηώζεη ηελ θαζπζηέξεζε εώο 20%; Μηθξόηεξν θέξδνο ζε κηθξόηεξεο ηερλνινγίεο 56 28

29 Τεχνικϋσ Σχεδύαςησ Γρόγορων Στατικών Πυλών - 2 Αλλαγι ςτθν ςειρά των τρανηίςτορ εν ςειρά ανάλογα με τθν κρίςιμθ οδό Κξίζηκε νδόο Κξίζηκε νδόο In 3 1 In 2 1 In M3 θνξηηζκέλνο 0 1 In 1 L M3 θνξηηζκέλνο L In M2 2 2 θνξηηζκέλνο 1 M2 2 εθθνξηηζκέλνο In M1 θνξηηζκέλνο 3 1 M1 1 εθθνξηηζκέλνο 1 Καζπζηέξεζε εμαξηάηαη από ηνλ ρξόλν εθθόξηηζεο ηωλ L, 1 θαη 2 Καζπζηέξεζε εμαξηάηαη από ηνλ ρξόλν εθθόξηηζεο ηνπ L 57 Τεχνικϋσ Σχεδύαςησ Γρόγορων Στατικών Πυλών - 3 Αλγεβρικι Αναδόμθςθ Παραγοντοποίθςθ, πολφ-επίπεδθ λογικι F = EFGH 58 29

30 Τεχνικϋσ Σχεδύαςησ Γρόγορων Στατικών Πυλών - 4 Ειςαγωγι ενιςχυτικϊν διατάξεων μεταξφ λογικϊν πυλϊν L L 59 Λογικό Λόγου Αντύςταςησ/Μεγεθών (Ratioed) Resistive Load R L epletion Load V T < 0 PMOS Load F F V SS F In 1 In 2 In 3 PN In 1 In 2 In 3 PN In 1 In 2 In 3 PN V SS V SS V SS (a) resistive load (b) depletion load NMOS (c) pseudo-nmos αντίςταςθ NMOS με κανάλι Ψεφδο-NMOS Η λογικι λόγου μεγεκών (ratioed) αποςκοπεί ςτθν μείωςθ των Goal: to reduce the number τρανηίςτορ, of devices χωρθτικότθτασ over complementary MOS 60 30

31 Λογικό Λόγου Αντύςταςησ/Μεγεθών (Ratioed) - Αντύςταςη Resistive Load R L Ν τρανηίςτορ + L V OH = Vdd N transistors + Load V OL = R PN /(R PN + R L ) V OH = Διαιρετισ Σάςθσ In 1 In 2 In 3 PN F V OL = R PN R PN + R Αςφμμετρθ καμπφλθ L μεταβίβαςθσ ssymetrical response Vo/Vi τατικι κατανάλωςθ Static power consumption Όταν Vo = Vss V SS t pl = 0.69 R L L tplh = 0.69 RLL 61 Λογικό Λόγου Αντύςταςησ/Μεγεθών (Ratioed) - Τρανζύςτορ epletion Load V T < 0 PMOS Load F V SS F In 1 In 2 In 3 PN In 1 In 2 In 3 PN V SS V SS depletion load NMOS pseudo-nmos 62 31

32 V out [V] 2/5/2011 Λογικό Λόγου Αντύςταςησ/Μεγεθών (Ratioed) Τρανζύςτορ Πύλη NN4 F L V OH = (similar (όπωσ to ςτο complementary ςυμβατικό MOS) V2 OL k n V Tn V OL = k p V 2 V Tp 2 V OL = V T 1 1 k p (assuming that V k εφόςον T = V Tn = V Tp ) n SMLLER RE & LO UT STTI POWER ISSIPTION!!! Μικρότερο εμβαδό, αλλά ςθμαντικι ςτατικι κατανάλωςθ! 63 Καμπύλεσ Μετϊβαςησ Ψευδό-NMOS W/L p = W/L p = W/L p = 0.5 W/L p = 0.25 W/L p = V in [V] 64 32

33 Διαφορικό Λογικό VSL M1 M2 PN1 PN2 V SS V SS ifferential ascode Voltage Switch Logic (VSL) 65 Παρϊδειγμα VSL XOR-NXOR gate 66 33

34 V olta ge [V] 2/5/2011 Παρϊδειγμα VSL Μεταβατικό Ανϊλυςη ,, Time [ns] 67 Λογικό Τρανζύςτορ Διϋλευςησ (Pass) Inputs Switch Network τρανηίςτορ ςε διατάξεισ διακοπτϊν μεταςχθματίηουν ειςόδουσ ςε εξόδουσ N transistors χωρίσ ςυνδζςεισ No ςε static Vdd, Vss consumption Μόνο Ν αντί 2Ν τρανηίςτορ για βαςικζσ πφλεσ Μθδενικι τατικι Κατανάλωςθ! 68 34

35 Voltage [V] 2/5/2011 Παρϊδειγμα:N2 με τρανζύςτορ διϋλευςησ 0 F = 69 Πτώςη τϊςησ διϋλευςησ NMOS και χειριςμόσ In x 0.5 m/0.25 m 1.5 m/0.25 m 0.5 m/0.25 m x In Time [ns] 70 35

36 Πτώςη τϊςησ διϋλευςησ NMOS και χειριςμόσ = 2.5V = 2.5 V = 2.5 V = 2.5 V M n M 2 L M 1 Θ πτϊςθ τάςθσ ςτον κόμβο V ςυνεπάγεται μεγαλφτερο ςτατικό ρεφμα ςτθν επόμενθ πφλθ Σο PMOS δεν ζχει ποτζ Vgs = 0, κλείνει από το Vsd = 0 Επιπλζον, το Vtn του τρανηίςτορ διζλευςθσ είναι μεγαλφτερο από το Vtp (φαινόμενο ςϊματοσ) 71 Τεχνικϋσ Σχεδύαςησ με Τρανζύςτορ Διϋλευςησ 1 - Ανόρθωςη Επιπϋδου (Level Restorer) Ανορθωτής Τάσης (Level Restorer) M r M 2 M n X M 1 Πλεονζκτθμα: Vx φτάνει το Vdd Μειονεκτιματα: (α) μεγαλφτερθ χωρθτικότθτα ςτο Vx, (β) Μζγεκοσ Μr ςθμαντικόσ παράγοντασ 72 36

37 Voltage [V] 2/5/2011 Μϋγεθοσ Τρανζύςτορ Ανόρθωςησ W/L r =1.75/0.25 W/L r =1.50/0.25 W/L r =1.0/0.25 W/L r =1.25/ Time [ps] Πάνω όριο ςτο μζγεκοσ του τρανηίςτορ ανόρκωςθσ Σα τρανηίςτορ διζλευςθσ μπορεί να είναι ςε ςειρά κακζλκυςθ ακόμα πιο δφςκολθ 73 Τεχνικϋσ Σχεδύαςησ με Τρανζύςτορ Διϋλευςησ 2 - Λογικό τρανζύςτορ διϋλευςησ με Vt = 0 0V 2.5V 0V 2.5V Προςοχι ςε Ρεφματα Διαρροισ 74 37

38 Συμπληρωματικό Λογικό Τρανζύςτορ Διϋλευςησ (omplementary PT Logic) Pass-Transistor Network F (a) Inverse Pass-Transistor Network F F= F=+ F= Ý (b) F= F=+ F= Ý N/NN OR/NOR EXOR/NEXOR 75 Τεχνικϋσ Σχεδύαςησ με Τρανζύςτορ Διϋλευςησ 3 Πύλη Μεταβύβαςησ (Transmission Gate) = 2.5 V = 2.5 V L = 0 V 76 38

39 Αντύςταςη Πύλησ Μεταβύβαςησ 30 R n 2.5 V Rn Resistance, ohms R p R n R p 2.5 V 0 V R p V out V out, V 77 Παρϊδειγμα: Πολυπλϋκτησ ςε λογικό Μεταβύβαςησ S S S V M2 S F M1 S GN In 1 S S In

40 Παρϊδειγμα: Πύλη XOR ςε λογικό Μεταβύβαςησ 0 M2 Vdd 1 F M1 1 M3/M4 Vss 79 Παρϊδειγμα Αθροιςτόσ ςε Λογικό Μεταβύβαςησ P P i P i S Sum Generation P P P o arry Generation i i Setup i P Similar delays for sum and carry 80 40

41 Δυναμικό Λογικό τα ςτατικά κυκλϊματα που είδαμε μζχρι τϊρα το κάκε ςθμείο βρίςκεται ςε μια διαδρομι Vdd, Vss χαμθλισ αντίςταςθσ Είτε άμεςα, είτε ζμμεςα, μζςω άλλων ςθμάτων τα δυναμικά κυκλϊματα θ λειτουργία βαςίηεται ςε ςθμεία υψθλισ αντίςταςθσ και αποκικευςθ φορτίου/δυναμικοφ Θ αποκικευςθ και αξιολόγθςθ απαιτεί χρονικό ςθμείο αναφοράσ ρολόι ακόμα και αν είναι ςυνδυαςτικά κυκλϊματα 81 Δυναμικό Λογικό MOS Δι-φαςικι λειτουργία Προφόρτιςθ ( = 0) Αξιολόγθςθ ( = 1) 82 In 1 In 2 In 3 M p PN M e L M p M e off on off on 1 (()+) 41

42 Δυναμικό Λογικό Προώποθϋςεισ Εξόδου Όταν θ δυναμικι πφλθ εκφορτιςτεί δεν μπορεί να επαναφορτιςτεί παρά μόνο με τθν άφιξθ του ρολογιοφ (1 θ φάςθ) Οι είςοδοι δεν επιτρζπεται να εναλλαχκοφν κατά τθν αξιολόγθςθ 01 ναι 1 φορά 10 όχι ςθμαντικι απϊλεια φορτίου/δυναμικοφ Όταν θ ζξοδοσ είναι απομονωμζνθ η χωρητικότητα τησ αποθηκεφει την κατάςταςη τησ πφλησ! 83 Ιδιότητεσ Δυναμικών Πυλών Θ ςυνάρτθςθ υλοποιείται από το NMOS δίκτυο Ν+2 τρανηίςτορ αντί για 2Ν ςτο ςτατικό MOS VOH = Vdd (ςχεδόν), VOL = Vss Οι δυναμικζσ πφλεσ δεν ανικουν ςτθν λογικι λόγου μεγεκϊν (ratioed) Σα μεγζκθ γενικά δεν επθρεάηουν τθν λειτουργία Γριγορεσ Μικρότερθ χωρθτικότθτα ειςόδου πφλθσ (in) Μικρότερθ χωρθτικότθτα εξόδου πφλθσ (out) Μθδενικό ςτατικό ρεφμα (Isc = 0) Μεγαλφτερθ κατανάλωςθ από ςτατικζσ MOS 84 Περιςςότερθ δραςτθριότθτα, εναλλαγι ςε κάκε κφκλο 42

43 Ιδιότητεσ Δυναμικών Πυλών Μεγαλφτερθ κατανάλωςθ από ςτατικζσ MOS Περιςςότερθ δραςτθριότθτα, εναλλαγι ςε κάκε κφκλο Κακαρζσ εναλλαγζσ, χωρίσ ςκαμπανεβάςματα (glitches) Μεγαλφτερο φορτίο από τισ ςτατικζσ MOS ςτο ρολόι Ρολόι προυπόκεςθ Σο NMOS λειτουργεί από Vin > Vtn (δεν υπάρχει PMOS για να ανεβάςει το Vm) Χαμθλό περικϊριο κορφβου ςτο λογικό 0, NM L 85 Ζητόματα Δυναμικόσ Σχεδύαςησ 1 Διαρροό LK M p L M e V Αμηνιόγεζε Πξνθόξηηζε Πεγέο Δηαξξνήο Σο ρεφμα διαρροισ (υπό-vt) αποφορτίηει τον απομονωμζνο κόμβο 86 43

44 Τρόποσ Χειριςμού Διαρροόσ Σπληεξεηήο (Keeper) M p M kp L M e Μποροφμε να χρθςιμοποιιςουμε τθν ίδια προςζγγιςθ όπωσ ςτθν λογικι διζλευςθσ ανορκωτι ςυντθρθτι 87 Ζητόματα Δυναμικόσ Σχεδύαςησ 2 Διαμοιραςμόσ Φορτύου =0 M p L Σο φορτίο που βριςκόταν αρχικά ςτον L κατανζμεται, δθλ. διαμοιράηεται μεταξφ L και υνάρτθςθ του διανφςματοσ ειςόδου M e Πτϊςθ τάςθσ!!! Χαμθλότερθ αξιοπιςτία! 88 44

45 Παρϊδειγμα Δυναμικό XOR3 L =50fF a =15fF b =15fF c =15fF d =10fF 89 Χειριςμόσ Διαμοιραςμού Φορτύου M p M kp M e Μια γενικι λφςθ ςτο πρόβλθμα είναι θ προφόρτιςθ όλων των εςωτερικϊν κόμβων Μεγαλφτερο εμβαδό και κατανάλωςθ! 90 45

46 Ζητόματα Δυναμικόσ Σχεδύαςησ 3 Ζεύξη προσ τα πύςω =0 M p L1 1 =1 2 =0 L2 In =0 M e Σηαηηθή NN Δπλακηθή NN 91 Ζητόματα Δυναμικόσ Σχεδύαςησ 3 Ζεύξη προσ τα πύςω In Time, ns 92 46

47 Ζητόματα Δυναμικόσ Σχεδύαςησ 4 Ζεύξη ρολογιού ςτο ςόμα (lock Feedthrough) Θ χωρθτικότθτα μεταξφ και εξόδου (gd) ςυνεπάγεται ηεφξθ M p L Ζτςι όταν θ ζξοδοσ δεν οδθγείται το δυναμικό μπορεί να ανζβει πζραν του Vdd M e Ζτςι οι γριγορεσ μεταβάςεισ του ρολογιοφ ειςζρχονται ςτα εςωτερικά ςυνδυαςτικά ςιματα!!! lock Feedthrough 93 Ζητόματα Δυναμικόσ Σχεδύαςησ 4 Ζεύξη ρολογιού ςτο ςόμα (lock Feedthrough) 2.5 lock f eedthrough In 1 In In 3 In In & Time, ns 1 lock f eedthrough 94 47

48 Συνδεςιμότητα Δυναμικών Πυλών In M p 1 M p 2 In M e M e 1 V Tn 2 V t Μόλν 0 1 κεηαβάζεηο επηηξέπνληαη ζηηο εηζόδνπο!!! 95 Λογικό Ντόμινο MOS (omino Logic) In 1 In 2 M p PN In 4 M p M kp PN 2 In 3 In 5 M e M e 96 48

49 Λογικό Ντόμινο MOS (omino Logic) Τλοποιεί μόνο κετικι λογικι, δθλ. χωρίσ αντιςτροφείσ Τψθλισ ταχφτθτασ t phl =~ 0 Σο μζγεκοσ του αντιςτροφζα μπορεί να επιλζγεται βάςθ του fanout για βζλτιςτθ ταχφτθτα! 97 Λογικό Ντόμινο MOS (omino Logic) M p 1 M p M r 2 In 1 In 2 PN In 4 PN In 3 Μποπεί να απαλείθει!!! M e M e Είζνδνη 0 θαηά ηελ πξνθόξηηζε 98 49

50 Λογικό Ντόμινο MOS (omino Logic) χωρύσ το κϊτω τρανζύςτορ (footer) M p 1 M p 2 M p n In In In 3 In n Λιγότερο φορτίο ςτο ρολόι ταδιακι προφόρτιςθ, ςτατικό ρεφμα ςθμαντικά μεγαλφτεροσ χρόνοσ προφόρτιςθσ! 99 Δυναμικό Λογικό NP-MOS In 1 In 2 In 3 M p PN M e In 4 In 5 M e PUN M p (to PN) Μεηαβάζεηο 0 Μεηαβάζεηο 1 1 ζηηο εηζόδνπο ηνπ PN 0 ζηηο εηζόδνπο ηνπ PUN

51 Δυναμικό Λογικό NP-MOS In 1 M p In 4 M e PUN In 2 In 3 PN M e In 5 M p (to PN) to other PN s to other PUN s ΠΡΟΟΧΗ: Εξαιπεηική Εςαιζθηζία ζηον Θόπςβο!!!

HY121 Ηλεκτρικϊ Κυκλώματα

HY121 Ηλεκτρικϊ Κυκλώματα HY Ηλεκτρικϊ Κυκλώματα Διδϊςκων: Χ. Σωτηρύου, Βοηθού: Ε. Βαςιλϊκησ, Δ. Πούλιοσ http://www.csd.uoc.gr/~hy Περιεχόμενα Στατικζσ Πφλεσ CMOS και Μεγζκθ Τρανηίςτορ Λογικι Λόγου Αντίςταςθσ/Μεγεκών (NMOS) Διαφορικι

Διαβάστε περισσότερα

HY121 Ηλεκτρικϊ Κυκλώματα

HY121 Ηλεκτρικϊ Κυκλώματα HY121 Ηλεκτρικϊ Κυκλώματα Διδϊςκων: Χ. Σωτηρύου, Βοηθού: Ε. Βαςιλϊκησ, Δ. Πούλιοσ http://www.csd.uoc.gr/~hy121 1 HY121 - Τρανηίςτορ και Στατικζσ 3/11/2013 Περιεχόμενα Το Τρανηίςτορ ωσ Διακόπτθσ Δομι MOSFET

Διαβάστε περισσότερα

HY330 Ψηφιακά Κυκλώματα - Εισαγωγή στα Συστήματα VLSI. 1 ΗΥ330 - Διάλεξη 6η - Σχεδίαση Συνδυαστικών Κυκλωμάτων

HY330 Ψηφιακά Κυκλώματα - Εισαγωγή στα Συστήματα VLSI.  1 ΗΥ330 - Διάλεξη 6η - Σχεδίαση Συνδυαστικών Κυκλωμάτων HY330 Ψηφιακά Κυκλώματα - Εισαγωγή στα Συστήματα VLSI Διδάσκων: Χ. Σωτηρίου, Βοηθοί: θα ανακοινωθούν http://www.csd.uoc.gr/~hy330 1 ΗΥ330 - Διάλεξη 6η - Σχεδίαση Συνδυαστικών Περιεχόμενα Συνδυαστικά, Ακολουθιακά

Διαβάστε περισσότερα

HY523 Εργαςτηριακό χεδύαςη Ψηφιακών Κυκλωμϊτων με εργαλεύα Ηλεκτρονικού χεδιαςτικού Αυτοματιςμού.

HY523 Εργαςτηριακό χεδύαςη Ψηφιακών Κυκλωμϊτων με εργαλεύα Ηλεκτρονικού χεδιαςτικού Αυτοματιςμού. HY523 Εργαςτηριακό χεδύαςη Ψηφιακών Κυκλωμϊτων με εργαλεύα Ηλεκτρονικού χεδιαςτικού Αυτοματιςμού Διδϊςκων: Χ. ωτηρύου http://www.csd.uoc.gr/~hy523 1 Περιεχόμενα Ροι Φυςικισ χεδίαςθσ χεδίαςθ με Κακιερωμζνα

Διαβάστε περισσότερα

Μικροηλεκτρονική - VLSI

Μικροηλεκτρονική - VLSI ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Μικροηλεκτρονική - VLSI Ενότητα 6.2: Συνδυαστική Λογική - Σύνθετες Πύλες Κυριάκης - Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών

Διαβάστε περισσότερα

Προςζξτε ότι για τα A, B ςε ςειρά, θ πθγι του πάνω, όταν είναι ανοικτό φτάνει μόνο τα (Vdd Vtn)V.

Προςζξτε ότι για τα A, B ςε ςειρά, θ πθγι του πάνω, όταν είναι ανοικτό φτάνει μόνο τα (Vdd Vtn)V. 1 2 Όπωσ και ςτον αντιςτροφζα, ζτςι και ςτισ βαςικζσ ι πολφπλοκεσ ςτατικζσ διατάξεισ τρανηίςτορ μποροφμε να χρθςιμοποιιςουμε το μοντζλο τθσ ιςοδφναμθσ αντίςταςθσ. Με αυτό τον τρόπο προκφπτουν πιο πολφπλοκα

Διαβάστε περισσότερα

2

2 1 2 3 Η βαςικι λειτουργία του τρανηίςτορ είναι να διακόπτει ι να επιτρζπει τθν παροχι ρεφματοσ μεταξφ των δυο του άκρων, βάςθ του δυναμικοφ ςτθν πφλθ του, είναι δθλαδι ζνασ θλεκτρικόσ διακόπτθσ ελεγχόμενοσ

Διαβάστε περισσότερα

Μικροηλεκτρονική - VLSI

Μικροηλεκτρονική - VLSI ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Μικροηλεκτρονική - VLSI Ενότητα 6.1: Συνδυαστική Λογική - Βασικές Πύλες Κυριάκης - Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών

Διαβάστε περισσότερα

6 θ διάλεξθ Σχεδίαςθ και Υλοποίθςθ Συνδυαςτικϊν Κυκλωμάτων ςε επίπεδο Τρανηίςτορ

6 θ διάλεξθ Σχεδίαςθ και Υλοποίθςθ Συνδυαςτικϊν Κυκλωμάτων ςε επίπεδο Τρανηίςτορ 6 θ διάλεξθ Σχεδίαςθ και Υλοποίθςθ Συνδυαςτικϊν Κυκλωμάτων ςε επίπεδο Τρανηίςτορ 1 2 Οποιοδιποτε κφκλωμα εμπεριζχει τθν ζννοια τθσ τρζχουςασ κατάςταςθσ είναι ακολουκιακό. Ζτςι, κυκλϊματα όπωσ ΜΡΚ, καταχωρθτζσ,

Διαβάστε περισσότερα

HY523 Εργαςτηριακή Σχεδίαςη Ψηφιακών Κυκλωμάτων με εργαλεία Ηλεκτρονικού Σχεδιαςτικού Αυτοματιςμού. http://www.csd.uoc.gr/~hy523. 2 ΗΥ523 - Χωροκζτθςθ

HY523 Εργαςτηριακή Σχεδίαςη Ψηφιακών Κυκλωμάτων με εργαλεία Ηλεκτρονικού Σχεδιαςτικού Αυτοματιςμού. http://www.csd.uoc.gr/~hy523. 2 ΗΥ523 - Χωροκζτθςθ HY523 Εργαςτηριακή Σχεδίαςη Ψηφιακών Κυκλωμάτων με εργαλεία Ηλεκτρονικού Σχεδιαςτικού Αυτοματιςμού Διδάςκων: Χ. Σωτηρίου http://www.csd.uoc.gr/~hy523 1 ΗΥ523 - Χωροκζτθςθ Περιεχόμενα Δομζσ Ειςόδου/Εξόδου

Διαβάστε περισσότερα

3 θ διάλεξθ Επανάλθψθ, Επιςκόπθςθ των βαςικϊν γνϊςεων τθσ Ψθφιακισ Σχεδίαςθσ

3 θ διάλεξθ Επανάλθψθ, Επιςκόπθςθ των βαςικϊν γνϊςεων τθσ Ψθφιακισ Σχεδίαςθσ 3 θ διάλεξθ Επανάλθψθ, Επιςκόπθςθ των βαςικϊν γνϊςεων τθσ Ψθφιακισ Σχεδίαςθσ 1 2 3 4 5 6 7 Παραπάνω φαίνεται θ χαρακτθριςτικι καμπφλθ μετάβαςθσ δυναμικοφ (voltage transfer characteristic) για ζναν αντιςτροφζα,

Διαβάστε περισσότερα

Κεφάλαιο 9 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab. CMOS Λογικές ομές 2

Κεφάλαιο 9 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab. CMOS Λογικές ομές 2 ΚΥΚΛΩΜΑΤΑ VLSI Πανεπιστήμιο Ιωαννίνων Συνδυαστική Λογική Κεφάλαιο 9 ο Τμήμα Μηχανικών Η/Υ και Πληροφορικής Γ. Τσιατούχας ΚΥΚΛΩΜΑΤΑ VLSI Διάρθρωση 1. Στατική CMOS λογική και λογική 2. Διαφορική λογική 3.

Διαβάστε περισσότερα

HY121 Ηλεκτρικϊ Κυκλώματα

HY121 Ηλεκτρικϊ Κυκλώματα HY121 Ηλεκτρικϊ Κυκλώματα Διδϊςκων: Χ. Σωτηρύου, Βοηθού: Ε. Βαςιλϊκησ, Δ. Πούλιοσ http://www.csd.uoc.gr/~hy121 1 Περιεχόμενα Συςκευζσ ςτο Πυρίτιο Πυρίτιο n και p Δίοδοσ Θετικι, αρνθτικι πόλωςθ Εξίςωςθ

Διαβάστε περισσότερα

HY422 Ειςαγωγό ςτα Συςτόματα VLSI Διδϊςκων: Χ. Σωτηρύου, Βοηθόσ: Π. Ματθαιϊκησ http://www.csd.uoc.gr/~hy422 1 Μανταλωτζσ κετικισ, αρνθτικισ πολικότθτασ χεδίαςθ με Μανταλωτζσ Κακυςτζρθςθ FF τφπου HLFF (AM

Διαβάστε περισσότερα

6 η διάλεξη Σχεδίαση και Υλοποίηση Συνδυαστικών Κυκλωμάτων σε επίπεδο Τρανζίστορ

6 η διάλεξη Σχεδίαση και Υλοποίηση Συνδυαστικών Κυκλωμάτων σε επίπεδο Τρανζίστορ 6 η διάλεξη Σχεδίαση και Υλοποίηση Συνδυαστικών Κυκλωμάτων σε επίπεδο Τρανζίστορ 1 2 Οποιοδήποτε κύκλωμα εμπεριέχει την έννοια της τρέχουσας κατάστασης είναι ακολουθιακό. Έτσι, κυκλώματα όπως ΜΠΚ, καταχωρητές,

Διαβάστε περισσότερα

HY330 Ψηφιακά Κυκλώματα - Εισαγωγή στα Συστήματα VLSI.

HY330 Ψηφιακά Κυκλώματα - Εισαγωγή στα Συστήματα VLSI. HY330 Ψηφιακά Κυκλώματα - Εισαγωγή στα Συστήματα VLSI Διδάσκων: Χ. Σωτηρίου, Βοηθοί: θα ανακοινωθούν http://inf-server.inf.uth.gr/courses/e330 1 Περιεχόμενα Διαισθητική λειτουργία Χαρακτηριστικά Αντιστροφέα

Διαβάστε περισσότερα

HY422 Ειςαγωγή ςτα Συςτήματα VLSI. HY422 - Διάλεξθ 4θ - Διαςυνδζςεισ

HY422 Ειςαγωγή ςτα Συςτήματα VLSI.  HY422 - Διάλεξθ 4θ - Διαςυνδζςεισ HY422 Ειςαγωγή ςτα Συςτήματα VLSI Διδάςκων: Χ. Σωτηρίου, Βοηθόσ: Π. Ματτθαιάκησ http://www.csd.uoc.gr/~hy422 Περιεχόμενα Διαςυνδζςεισ Μοντελοποίθςθ των Παραςιτικών Διαςυνδζςεισ ςε ζνα Πραγματικό Κφκλωμα

Διαβάστε περισσότερα

HY437 Αλγόριθμοι CAD

HY437 Αλγόριθμοι CAD HY437 Αλγόριθμοι CAD Διδϊςκων: Χ. Σωτηρύου http://inf-server.inf.uth.gr/courses/ce437/ 1 Περιεχόμενα Στόχοι τθσ Τεχνολογικισ Απεικόνιςθσ Περιγραφι σ ωσ Βαςικοί Γράφοι Μεταςχθματιςμόσ Δυαδικοφ Κυκλϊματοσ

Διαβάστε περισσότερα

Παραπάνω παρουςιάηεται ο πιο ςυνικθσ χωροκζτθςθ αρικμθτικϊν, λογικϊν κυκλωμάτων. Η μονάδα επεξεργαςίασ είναι θ λζξθ (λ.χ. 32-bit ςε επεξεργαςτζσ,

Παραπάνω παρουςιάηεται ο πιο ςυνικθσ χωροκζτθςθ αρικμθτικϊν, λογικϊν κυκλωμάτων. Η μονάδα επεξεργαςίασ είναι θ λζξθ (λ.χ. 32-bit ςε επεξεργαςτζσ, 1 2 3 4 Παραπάνω παρουςιάηεται ο πιο ςυνικθσ χωροκζτθςθ αρικμθτικϊν, λογικϊν κυκλωμάτων. Η μονάδα επεξεργαςίασ είναι θ λζξθ (λ.χ. 32-bit ςε επεξεργαςτζσ, 8-bit ςε DSP) και αυτι κακορίηει και τθν δομι τθσ

Διαβάστε περισσότερα

Μικροηλεκτρονική - VLSI

Μικροηλεκτρονική - VLSI ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Μικροηλεκτρονική - VLSI Ενότητα 6.3: Συνδυαστική Λογική - Δυναμικές Πύλες Κυριάκης - Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών

Διαβάστε περισσότερα

Πολυπλέκτες. 0 x 0 F = S x 0 + Sx 1 1 x 1

Πολυπλέκτες. 0 x 0 F = S x 0 + Sx 1 1 x 1 Πολυπλέκτες Ο πολυπλζκτθσ (multipleer - ) είναι ζνα ςυνδυαςτικό κφκλωμα που επιλζγει δυαδικι πλθροφορία μιασ από πολλζσ γραμμζσ ειςόδου και τθν κατευκφνει ςε μια και μοναδικι γραμμι εξόδου. Η επιλογι μιασ

Διαβάστε περισσότερα

«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο

«Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο ΤΕΙ Δυτικής Ελλάδας Τμήμα Μηχανικών Πληροφορικής ΤΕ Εργαστήριο Σχεδίασης Ψηφιακών Ολοκληρωμένων Κυκλωμάτων και Συστημάτων «Σχεδιασμός Ψηφιακών Συστημάτων σε FPGA» Εαρινό εξάμηνο 2016-2017 Διάλεξη 2 η :

Διαβάστε περισσότερα

HY422 Ειςαγωγό ςτα υςτόματα VLSI Διδϊςκων: Φ. ωτηρύου, Βοηθόσ: Π. Ματτθαιϊκησ http://www.csd.uoc.gr/~hy422 1 Περιεχόμενα Γιαιζθηηική λειηοςπγία Χαπακηηπιζηικά Ανηιζηποθέα Μεηαβαηική Λειηοςπγία Γιάηαξη

Διαβάστε περισσότερα

HY121 Ηλεκτρικά Κυκλώματα

HY121 Ηλεκτρικά Κυκλώματα HY121 Ηλεκτρικά Κυκλώματα Διδάςκων: Χ. Σωτηρίου, Βοηθοί: Ε. Βαςιλάκησ, Δ. Πούλιοσ http://www.csd.uoc.gr/~hy121 1 Περιεχόμενα Μζτρα ποιότθτασ Κυκλϊματοσ Κόςτοσ Παραγωγισ Ψθφιακι Λογικι - Καμπφλθ Μετάβαςθσ

Διαβάστε περισσότερα

ΚΥΚΛΩΜΑΤΑ VLSI. Ασκήσεις Ι. Γ. Τσιατούχας. Πανεπιςτιμιο Ιωαννίνων. Τμιμα Μθχανικϊν Η/Υ και Πλθροφορικισ 8/11/18

ΚΥΚΛΩΜΑΤΑ VLSI. Ασκήσεις Ι. Γ. Τσιατούχας. Πανεπιςτιμιο Ιωαννίνων. Τμιμα Μθχανικϊν Η/Υ και Πλθροφορικισ 8/11/18 ΚΥΚΛΩΜΑΤΑ LSI Πανεπιςτιμιο Ιωαννίνων Ασκήσεις Ι Τμιμα Μθχανικϊν Η/Υ και Πλθροφορικισ 8/11/18 Γ. Τσιατούχας Άσκηση 1 1) Σχεδιάςτε τισ ςφνκετεσ COS λογικζσ πφλεσ (ςε επίπεδο τρανηίςτορ) που υλοποιοφν τισ

Διαβάστε περισσότερα

Υλοποίηση λογικών πυλών µε τρανζίστορ MOS. Εισαγωγή στην Ηλεκτρονική

Υλοποίηση λογικών πυλών µε τρανζίστορ MOS. Εισαγωγή στην Ηλεκτρονική Υλοποίηση λογικών πυλών µε τρανζίστορ MOS Εισαγωγή στην Ηλεκτρονική Λογική MOS Η αναπαράσταση των λογικών µεταβλητών 0 και 1 στα ψηφιακά κυκλώµατα γίνεται µέσω κατάλληλων επιπέδων τάσης, όπου κατά σύµβαση

Διαβάστε περισσότερα

ΚΤΚΛΩΜΑ RLC Ε ΕΙΡΑ (Απόκριςη ςε ημιτονοειδή είςοδο)

ΚΤΚΛΩΜΑ RLC Ε ΕΙΡΑ (Απόκριςη ςε ημιτονοειδή είςοδο) ΚΤΚΛΩΜΑ RLC Ε ΕΙΡΑ (Απόκριςη ςε ημιτονοειδή είςοδο) χήμα Κφκλωμα RLC ςε ςειρά χήμα 2 Διανυςματικι παράςταςθ τάςεων και ρεφματοσ Ζςτω ότι ςτο κφκλωμα του ςχιματοσ που περιλαμβάνει ωμικι, επαγωγικι και χωρθτικι

Διαβάστε περισσότερα

HY437 Αλγόριθμοι CAD

HY437 Αλγόριθμοι CAD HY437 Αλγόριθμοι CAD Διδάςκων: Χ. Σωτηρίου http://inf-server.inf.uth.gr/courses/ce437/ 1 Περιεχόμενα Ζλεγχοσ Σφαλμάτων μετά τθν Καταςκευι Μοντζλο Κολλθμζνο-ςτο-0, -1 Παραδείγματα Διαδικαςίασ Ελζγχου Λογικι

Διαβάστε περισσότερα

HY330 Ψηφιακά Κυκλώματα - Εισαγωγή στα Συστήματα VLSI. 1 ΗΥ330 - Διάλεξη 7η - Ακολουθιακά Κυκλώματα

HY330 Ψηφιακά Κυκλώματα - Εισαγωγή στα Συστήματα VLSI.  1 ΗΥ330 - Διάλεξη 7η - Ακολουθιακά Κυκλώματα HY330 Ψηφιακά - Εισαγωγή στα Συστήματα VLSI Διδάσκων: Χ. Σωτηρίου, Βοηθοί: θα ανακοινωθούν http://inf-server.inf.uth.gr/courses/ce330 1 Μανταλωτές θετικής, αρνητικής πολικότητας Σχεδίαση με Μανταλωτές

Διαβάστε περισσότερα

Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I

Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I Σχεδιασμός Ολοκληρωμένων Κυκλωμάτων VLSI I Επιμέλεια: Γεώργιος Θεοδωρίδης, Επίκουρος Καθηγητής Ανδρέας Εμερετλής, Υποψήφιος Διδάκτορας Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών Σημείωμα

Διαβάστε περισσότερα

Λαμβάνοντασ υπόψη ότι κατά την πρόςθεςη δφο δυαδικϊν ψηφίων ιςχφει: Κρατοφμενο

Λαμβάνοντασ υπόψη ότι κατά την πρόςθεςη δφο δυαδικϊν ψηφίων ιςχφει: Κρατοφμενο Αριθμητικά κυκλώματα Ημιαθροιστής (Half Adder) Ο ημιαθροιςτήσ είναι ζνα κφκλωμα το οποίο προςθζτει δφο δυαδικά ψηφία (bits) και δίνει ωσ αποτζλεςμα το άθροιςμά τουσ και το κρατοφμενο. Με βάςη αυτή την

Διαβάστε περισσότερα

ΗΜΥ 307 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ CMOS. Εαρινό Εξάμηνο ΧΑΡΗΣ ΘΕΟΧΑΡΙΔΗΣ

ΗΜΥ 307 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ CMOS. Εαρινό Εξάμηνο ΧΑΡΗΣ ΘΕΟΧΑΡΙΔΗΣ ΗΜΥ 307 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ Εαρινό Εξάμηνο 2017 ΔΙΑΛΕΞΗ 6: ΚΥΚΛΩΜΑΤΑ CMOS ΧΑΡΗΣ ΘΕΟΧΑΡΙΔΗΣ (ttheocharides@ucy.ac.cy) [Προσαρμογή από Rabaey s Digital Integrated Circuits, 2002, J. Rabaey et

Διαβάστε περισσότερα

Μικροηλεκτρονική - VLSI

Μικροηλεκτρονική - VLSI ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Μικροηλεκτρονική - VLSI Ενότητα 5: Αντιστροφέας CMOS Κυριάκης - Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών Τ.Ε. Άδειες Χρήσης

Διαβάστε περισσότερα

HY422 Ειςαγωγή ςτα υςτήματα VLSI. 5/9/ ΗΤ422 - Διάλεξθ 10θ Χρονιςμόσ. Γενικό Μοντζλο φγχρονου Κυκλώματοσ

HY422 Ειςαγωγή ςτα υςτήματα VLSI.  5/9/ ΗΤ422 - Διάλεξθ 10θ Χρονιςμόσ. Γενικό Μοντζλο φγχρονου Κυκλώματοσ HY422 Ειςαγωγή ςτα υςτήματα VLSI Διδάςκων: Χ. ωτηρίου, Βοηθόσ: Π. Ματθαιάκησ http://www.csd.uoc.gr/~hy422 1 ΗΤ422 - Διάλεξθ 10θ Χρονιςμόσ Περιεχόμενα Γενικό Μοντζλο φγχρονου Κυκλώματοσ Είδθ Μονοπατιών

Διαβάστε περισσότερα

HY422 Ειςαγωγό ςτα Συςτόματα VLSI Διδϊςκων: Χ. Σωτηρύου, Βοηθόσ: Π. Ματτθαιϊκησ http://www.csd.uoc.gr/~hy422 1 Περιεχόμενα υςκευζσ ςτο Πυρίτιο Πυρίτιο n και p Δίοδοσ Θετικι, αρνθτικι πόλωςθ Εξίςωςθ IV

Διαβάστε περισσότερα

Κεφάλαιο 2 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab

Κεφάλαιο 2 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab ΚΥΚΛΩΜΑΤΑ VLSI Πανεπιστήμιο Ιωαννίνων CMOS Αναστροφέας Κεφάλαιο ο Τμήμα Μηχανικών Η/Υ και Πληροφορικής Γ. Τσιατούχας VLSI Systems ad Computer Architecture Lab ΚΥΚΛΩΜΑΤΑ VLSI Διάρθρωση 1. I V χαρακτηριστική

Διαβάστε περισσότερα

Σο θλεκτρικό κφκλωμα

Σο θλεκτρικό κφκλωμα Σο θλεκτρικό κφκλωμα Για να είναι δυνατι θ ροι των ελεφκερων θλεκτρονίων, για να ζχουμε θλεκτρικό ρεφμα, απαραίτθτθ προχπόκεςθ είναι θ φπαρξθ ενόσ κλειςτοφ θλεκτρικοφ κυκλϊματοσ. Είδθ κυκλωμάτων Σα κυκλϊματα

Διαβάστε περισσότερα

ΠΑΙΔΑΓΩΓΙΚΟ ΙΝΣΙΣΟΤΣΟ ΚΤΠΡΟΤ Πρόγραμμα Επιμόρυωσης Τποψηυίων Καθηγητών Σεχνολογίας. Ηλεκτρονικά ΙΙ

ΠΑΙΔΑΓΩΓΙΚΟ ΙΝΣΙΣΟΤΣΟ ΚΤΠΡΟΤ Πρόγραμμα Επιμόρυωσης Τποψηυίων Καθηγητών Σεχνολογίας. Ηλεκτρονικά ΙΙ ΠΑΙΔΑΓΩΓΙΚΟ ΙΝΣΙΣΟΤΣΟ ΚΤΠΡΟΤ Πρόγραμμα Επιμόρυωσης Τποψηυίων Καθηγητών Σεχνολογίας Ηλεκτρονικά ΙΙ Πέμπτη 3/3/2011 Διδάζκων: Γιώργος Χαηζηιωάννοσ Τηλέθωνο: 99653828 Ε-mail: georghios.h@cytanet.com.cy Ώρες

Διαβάστε περισσότερα

ΕΡΓΑΣΗΡΙΑΚΗ ΑΚΗΗ ΜΕΛΕΣΗ ΣΗ ΚΙΝΗΗ ΩΜΑΣΟ Ε ΠΛΑΓΙΟ ΕΠΙΠΕΔΟ - ΜΕΣΡΗΗ ΣΟΤ ΤΝΣΕΛΕΣΗ ΣΡΙΒΗ ΟΛΙΘΗΗ

ΕΡΓΑΣΗΡΙΑΚΗ ΑΚΗΗ ΜΕΛΕΣΗ ΣΗ ΚΙΝΗΗ ΩΜΑΣΟ Ε ΠΛΑΓΙΟ ΕΠΙΠΕΔΟ - ΜΕΣΡΗΗ ΣΟΤ ΤΝΣΕΛΕΣΗ ΣΡΙΒΗ ΟΛΙΘΗΗ ΕΡΓΑΣΗΡΙΑΚΗ ΑΚΗΗ ΜΕΛΕΣΗ ΣΗ ΚΙΝΗΗ ΩΜΑΣΟ Ε ΠΛΑΓΙΟ ΕΠΙΠΕΔΟ - ΜΕΣΡΗΗ ΣΟΤ ΤΝΣΕΛΕΣΗ ΣΡΙΒΗ ΟΛΙΘΗΗ ΕΚΦΕ Α & Β ΑΝΑΣΟΛΙΚΗ ΑΣΣΙΚΗ τόχοι Μετά το πζρασ τθσ εργαςτθριακισ άςκθςθσ, οι μακθτζσ κα πρζπει να είναι ςε κζςθ:

Διαβάστε περισσότερα

-Έλεγχοσ μπαταρίασ (χωρίσ φορτίο) Ο ζλεγχοσ αυτόσ μετράει τθν κατάςταςθ φόρτιςθ τθσ μπαταρίασ.

-Έλεγχοσ μπαταρίασ (χωρίσ φορτίο) Ο ζλεγχοσ αυτόσ μετράει τθν κατάςταςθ φόρτιςθ τθσ μπαταρίασ. 1 -Έλεγχοσ μπαταρίασ (έλεγχοσ επιφανείασ) Ο ζλεγχοσ αυτόσ γίνεται για τθν περίπτωςθ που υπάρχει χαμθλό ρεφμα εκφόρτιςθσ κατά μικοσ τθσ μπαταρίασ -Έλεγχοσ μπαταρίασ (χωρίσ φορτίο) Ο ζλεγχοσ αυτόσ μετράει

Διαβάστε περισσότερα

Γράφοι. Δομζσ Δεδομζνων Διάλεξθ 9

Γράφοι. Δομζσ Δεδομζνων Διάλεξθ 9 Γράφοι Δομζσ Δεδομζνων Διάλεξθ 9 Περιεχόμενα Γράφοι Γενικζσ ζννοιεσ, οριςμόσ, κτλ Παραδείγματα Γράφων Αποκικευςθ Γράφων Βαςικοί Οριςμοί Γράφοι και Δζντρα Διάςχιςθ Γράφων Περιοδεφων Πωλθτισ Γράφοι Οριςμόσ:

Διαβάστε περισσότερα

Παράςταςη ακεραίων ςτο ςυςτημα ςυμπλήρωμα ωσ προσ 2

Παράςταςη ακεραίων ςτο ςυςτημα ςυμπλήρωμα ωσ προσ 2 Παράςταςη ακεραίων ςτο ςυςτημα ςυμπλήρωμα ωσ προσ 2 Δρ. Χρήζηος Ηλιούδης Μθ Προςθμαςμζνοι Ακζραιοι Εφαρμογζσ (ςε οποιαδιποτε περίπτωςθ δεν χρειάηονται αρνθτικοί αρικμοί) Καταμζτρθςθ. Διευκυνςιοδότθςθ.

Διαβάστε περισσότερα

HY220 Εργαςτήριο Ψηφιακών Κυκλωμάτων. Διδάςκων: Χ. ωτηρίου, Βοηθοί: Ε. Κουναλάκησ, Π. Ματτθαιάκησ, Δ. Σςαλιαγκόσ.

HY220 Εργαςτήριο Ψηφιακών Κυκλωμάτων. Διδάςκων: Χ. ωτηρίου, Βοηθοί: Ε. Κουναλάκησ, Π. Ματτθαιάκησ, Δ. Σςαλιαγκόσ. HY220 Εργαςτήριο Ψηφιακών Κυκλωμάτων Διδάςκων: Χ. ωτηρίου, Βοηθοί: Ε. Κουναλάκησ, Π. Ματτθαιάκησ, Δ. Σςαλιαγκόσ http://www.csd.uoc.gr/~hy220 1 Περιεχόμενα Κακυςτζρθςθ και παράγοντεσ που τθν επθρεάηουν

Διαβάστε περισσότερα

Αςκήςεισ. Ενότητα 1. Πηγζσ τάςησ, ρεφματοσ και αντιςτάςεισ

Αςκήςεισ. Ενότητα 1. Πηγζσ τάςησ, ρεφματοσ και αντιςτάςεισ Αςκήςεισ Ενότητα 1. Πηγζσ τάςησ, ρεφματοσ και αντιςτάςεισ 1. Ζςτω το ςιμα τάςθσ V(t)=V dc +Asin(ωt) που βλζπουμε ςτο επόμενο ςχιμα. Να προςδιορίςετε το πλάτοσ Α και τθν dc ςυνιςτώςα κακώσ και να υπολογίςτε

Διαβάστε περισσότερα

Πολυσύνθετες πύλες. Διάλεξη 11

Πολυσύνθετες πύλες. Διάλεξη 11 Πολυσύνθετες πύλες NMOS και CMOS Διάλεξη 11 Δομή της διάλεξης Εισαγωγή ΗσύνθετηλογικήNMOS ΗσύνθετηλογικήCMOS Η πύλη μετάδοσης CMOS Ασκήσεις 2 Πολυσύνθετες πύλες NMOS και CMOS Εισαγωγή 3 Εισαγωγή Στη λογική

Διαβάστε περισσότερα

7 η διάλεξη Ακολουθιακά Κυκλώματα

7 η διάλεξη Ακολουθιακά Κυκλώματα 7 η διάλεξη Ακολουθιακά Κυκλώματα 1 2 3 4 5 6 7 Παραπάνω βλέπουμε ακολουθιακό κύκλωμα σχεδιασμένο με μανταλωτές διαφορετικής φάσης. Παρατηρούμε ότι συνδυαστική λογική μπορεί να προστεθεί μεταξύ και των

Διαβάστε περισσότερα

ΗΜΥ 210 ΣΧΕΔΙΑΣΜΟΣ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ

ΗΜΥ 210 ΣΧΕΔΙΑΣΜΟΣ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ ΗΜΥ 210 ΣΧΕΔΙΑΣΜΟΣ ΨΗΦΙΑΚΩΝ ΣΥΣΤΗΜΑΤΩΝ Χειµερινό Εξάµηνο 2016 ΔΙΑΛΕΞΗ 5: Το CMOS transistor και κυκλώµατα CMOS ΧΑΡΗΣ ΘΕΟΧΑΡΙΔΗΣ Επίκουρος Καθηγητής, ΗΜΜΥ (ttheocharides@ucy.ac.cy) Περίληψη q Κυκλώµατα

Διαβάστε περισσότερα

HY437 Αλγόριθμοι CAD

HY437 Αλγόριθμοι CAD HY437 Αλγόριθμοι CAD Διδάςκων: Χ. Σωτηρίου http://inf-server.inf.uth.gr/courses/ce437/ 1 ΗΥ437 - Πολυεπίπεδθ Λογικι Απλοποίθςθ με Περιεχόμενα Είδθ Αδιάφορων Τιμϊν ςε Πολφ-επίπεδα Δυαδικά Δίκτυα Αδιάφορεσ

Διαβάστε περισσότερα

HY422 Ειςαγωγή ςτα Συςτήματα VLSI. 5/23/ ΗΥ422 - Διάλεξθ 12θ Μνιμεσ. Στακερζσ Μνιμεσ Αρχιτεκτονικζσ Μνιμθσ RAM

HY422 Ειςαγωγή ςτα Συςτήματα VLSI.  5/23/ ΗΥ422 - Διάλεξθ 12θ Μνιμεσ. Στακερζσ Μνιμεσ Αρχιτεκτονικζσ Μνιμθσ RAM HY422 Ειςαγωγή ςτα Συςτήματα VLSI Διδάςκων: Χ. Σωτηρίου, Βοηθόσ: Π. Ματτθαιάκησ http://www.csd.uoc.gr/~hy422 1 Περιεχόμενα Είδθ Ολοκλθρωμζνων Μνθμϊν MOS NOR με προφόρτιςθ Χρονιςμόσ Μνιμθσ Στακερζσ Μνιμεσ

Διαβάστε περισσότερα

4/10/2008. Στατικές πύλες CMOS και πύλες με τρανζίστορ διέλευσης. Πραγματικά τρανζίστορ. Ψηφιακή λειτουργία. Κανόνες ψηφιακής λειτουργίας

4/10/2008. Στατικές πύλες CMOS και πύλες με τρανζίστορ διέλευσης. Πραγματικά τρανζίστορ. Ψηφιακή λειτουργία. Κανόνες ψηφιακής λειτουργίας 2 η διάλεξη 25 Σεπτεμβρίου Πραγματικά τρανζίστορ Στατικές πύλες CMOS και πύλες με τρανζίστορ διέλευσης Γιώργος Δημητρακόπουλος Τμήμα Επιστήμης Υπολογιστών Πανεπιστήμιο Κρήτης Η τάση στο gate του τρανζίστορ

Διαβάστε περισσότερα

ΕΝΟΣΗΣΑ 1: ΓΝΩΡIΖΩ ΣΟΝ ΤΠΟΛΟΓΙΣΗ. ΚΕΦΑΛΑΙΟ 3: Εργονομία

ΕΝΟΣΗΣΑ 1: ΓΝΩΡIΖΩ ΣΟΝ ΤΠΟΛΟΓΙΣΗ. ΚΕΦΑΛΑΙΟ 3: Εργονομία ΕΝΟΣΗΣΑ 1: ΓΝΩΡIΖΩ ΣΟΝ ΤΠΟΛΟΓΙΣΗ Εργονομία, ωςτι ςτάςθ εργαςίασ, Εικονοςτοιχείο (pixel), Ανάλυςθ οκόνθσ (resolution), Μζγεκοσ οκόνθσ Ποιεσ επιπτϊςεισ μπορεί να ζχει θ πολφωρθ χριςθ του υπολογιςτι ςτθν

Διαβάστε περισσότερα

ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ ΕΝΙΣΧΥΤΗΣ PUSH-PULL ΤΑΞΗΣ AB

ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ ΕΝΙΣΧΥΤΗΣ PUSH-PULL ΤΑΞΗΣ AB ΕΡΓΑΣΤΗΡΙΑΚΗ ΑΣΚΗΣΗ ΕΝΙΣΧΥΤΗΣ PUSH-PULL ΤΑΞΗΣ AB ΘΕΩΡΗΣΙΚΗ ΕΙΑΓΩΓΗ Οι ενιςχυτζσ ιςχφοσ αποτελοφν μια ιδιαίτερθ κατθγορία ενιςχυτϊν που χαρακτθριςτικό τουσ είναι θ μεγάλθ ιςχφσ που μποροφν να αποδϊςουν

Διαβάστε περισσότερα

ΘΥ101: Ειςαγωγι ςτθν Πλθροφορικι

ΘΥ101: Ειςαγωγι ςτθν Πλθροφορικι Παράςταςη κινητήσ υποδιαςτολήσ ςφμφωνα με το πρότυπο ΙΕΕΕ Δρ. Χρήστος Ηλιούδης το πρότυπο ΙΕΕΕ 754 ζχει χρθςιμοποιθκεί ευρζωσ ςε πραγματικοφσ υπολογιςτζσ. Το πρότυπο αυτό κακορίηει δφο βαςικζσ μορφζσ κινθτισ

Διαβάστε περισσότερα

Πόςο εκτατό μπορεί να είναι ζνα μη εκτατό νήμα και πόςο φυςικό. μπορεί να είναι ζνα μηχανικό ςτερεό. Συνιςταμζνη δφναμη versus «κατανεμημζνησ» δφναμησ

Πόςο εκτατό μπορεί να είναι ζνα μη εκτατό νήμα και πόςο φυςικό. μπορεί να είναι ζνα μηχανικό ςτερεό. Συνιςταμζνη δφναμη versus «κατανεμημζνησ» δφναμησ Πόςο εκτατό μπορεί να είναι ζνα μη εκτατό νήμα και πόςο φυςικό μπορεί να είναι ζνα μηχανικό ςτερεό. Συνιςταμζνη δφναμη versus «κατανεμημζνησ» δφναμησ Για τθν ανάδειξθ του κζματοσ κα λφνουμε κάποια προβλιματα

Διαβάστε περισσότερα

Ακολουκιακά Λογικά Κυκλώματα

Ακολουκιακά Λογικά Κυκλώματα Ακολουκιακά Λογικά Κυκλώματα Τα ψθφιακά λογικά κυκλϊματα που μελετιςαμε μζχρι τϊρα ιταν ςυνδυαςτικά κυκλϊματα. Στα ςυνδυαςτικά κυκλϊματα οι ζξοδοι ςε κάκε χρονικι ςτιγμι εξαρτϊνται αποκλειςτικά και μόνο

Διαβάστε περισσότερα

Σ ΤΑΤ Ι Σ Τ Ι Κ Η. Statisticum collegium V

Σ ΤΑΤ Ι Σ Τ Ι Κ Η. Statisticum collegium V Σ ΤΑΤ Ι Σ Τ Ι Κ Η i Statisticum collegium V Στατιςτική Συμπεραςματολογία Ι Σημειακζσ Εκτιμήςεισ Διαςτήματα Εμπιςτοςφνησ Στατιςτική Συμπεραςματολογία (Statistical Inference) Το πεδίο τθσ Στατιςτικισ Συμπεραςματολογία,

Διαβάστε περισσότερα

Πανεπιστήμιο Πατρών Τμήμα Φυσικής Εργαστήριο Ηλεκτρονικής. Ψηφιακά Ηλεκτρονικά. Οικογένειες Ολοκληρωμένων Κυκλωμάτων Ψηφιακής Λογικής

Πανεπιστήμιο Πατρών Τμήμα Φυσικής Εργαστήριο Ηλεκτρονικής. Ψηφιακά Ηλεκτρονικά. Οικογένειες Ολοκληρωμένων Κυκλωμάτων Ψηφιακής Λογικής Πανεπιστήμιο Πατρών Τμήμα Φυσικής Ψηφιακά Ηλεκτρονικά Οικογένειες Ολοκληρωμένων Κυκλωμάτων Ψηφιακής Λογικής Επιμέλεια Διαφανειών: Δ. Μπακάλης Πάτρα, Φεβρουάριος 2009 Περιεχόμενα Βασικά ηλεκτρικά χαρακτηριστικά

Διαβάστε περισσότερα

x n D 2 ENCODER m - σε n (m 2 n ) x 1 Παραδείγματα κωδικοποιθτϊν είναι ο κωδικοποιθτισ οκταδικοφ ςε δυαδικό και ο κωδικοποιθτισ BCD ςε δυαδικό.

x n D 2 ENCODER m - σε n (m 2 n ) x 1 Παραδείγματα κωδικοποιθτϊν είναι ο κωδικοποιθτισ οκταδικοφ ςε δυαδικό και ο κωδικοποιθτισ BCD ςε δυαδικό. Κωδικοποιητές Ο κωδικοποιθτισ (nor) είναι ζνα κφκλωμα το οποίο διακζτει n γραμμζσ εξόδου και το πολφ μζχρι m = 2 n γραμμζσ ειςόδου και (m 2 n ). Οι ζξοδοι παράγουν τθν κατάλλθλθ λζξθ ενόσ δυαδικοφ κϊδικα

Διαβάστε περισσότερα

HY220 Εργαςτήριο Ψηφιακών Κυκλωμάτων. 9/28/ ΗΥ220 - Διάλεξθ 3θ, Επανάλθψθ

HY220 Εργαςτήριο Ψηφιακών Κυκλωμάτων.  9/28/ ΗΥ220 - Διάλεξθ 3θ, Επανάλθψθ HY220 Εργαςτήριο Ψηφιακών Κυκλωμάτων Διδάςκων: Χ. Σωτηρίου, Βοηθοί: Ε. Κουναλάκησ, Π. Ματτθαιάκησ http://www.csd.uoc.gr/~hy220 1 Περιεχόμενα Συςτιματα Αρικμϊν και Δυαδικοί Αρικμοί Ψθφιακι Λογικι Ηλεκτρικά

Διαβάστε περισσότερα

Παράςταςη ςυμπλήρωμα ωσ προσ 1

Παράςταςη ςυμπλήρωμα ωσ προσ 1 Δρ. Χρήστος Ηλιούδης Θζματα διάλεξησ ΣΤ1 Προςθεςη αφαίρεςη ςτο ΣΤ1 2 ή ΣΤ1 Ονομάηουμε ςυμπλιρωμα ωσ προσ μειωμζνθ βάςθ R ενόσ μθ προςθμαςμζνου αρικμοφ Χ = ( Χ θ-1 Χ θ-2... Χ 0 ) R ζναν άλλον αρικμό Χ'

Διαβάστε περισσότερα

Μικροηλεκτρονική - VLSI

Μικροηλεκτρονική - VLSI ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα Μικροηλεκτρονική - VLSI Ενότητα 2: Το Τρανζίστορ Κυριάκης - Μπιτζάρος Ευστάθιος Τμήμα Ηλεκτρονικών Μηχανικών Τ.Ε. Άδειες Χρήσης

Διαβάστε περισσότερα

ΣΕΙ ΔΤΣ. ΜΑRΚΕΔΟΝΙΑ ΧΟΛΗ ΣΕΧΝΟΛΟΓΙΚΩΝ ΕΦΑΡΜΟΓΩΝ ΣΜΗΜΑ ΗΛΕΚΣΡΟΛΟΓΙΑ ΜΑΘΗΜΑ: ΗΛΕΚΣΡΟΣΕΧΝΙΑ Ι

ΣΕΙ ΔΤΣ. ΜΑRΚΕΔΟΝΙΑ ΧΟΛΗ ΣΕΧΝΟΛΟΓΙΚΩΝ ΕΦΑΡΜΟΓΩΝ ΣΜΗΜΑ ΗΛΕΚΣΡΟΛΟΓΙΑ ΜΑΘΗΜΑ: ΗΛΕΚΣΡΟΣΕΧΝΙΑ Ι ΣΕΙ ΔΤΣ. ΜΑRΚΕΔΟΝΙΑ ΧΟΛΗ ΣΕΧΝΟΛΟΓΙΚΩΝ ΕΦΑΡΜΟΓΩΝ ΣΜΗΜΑ ΗΛΕΚΣΡΟΛΟΓΙΑ ΜΑΘΗΜΑ: ΗΛΕΚΣΡΟΣΕΧΝΙΑ Ι Λφσεις Θεμάτων Εξετάσεων Χειμερινοφ Εξαμήνου Περιόδου 200-20 4 Φεβρουαρίου 20 (Ν. Πουλάκθσ, e-mail: Poulakis@kozani.teikoz.gr

Διαβάστε περισσότερα

Φυσική σχεδίαση ολοκληρωμένων κυκλωμάτων

Φυσική σχεδίαση ολοκληρωμένων κυκλωμάτων Φυσική σχεδίαση ολοκληρωμένων κυκλωμάτων Βασικές έννοιες και τεχνικές Γιώργος Δημητρακόπουλος Δημοκριτειο Πανεπιστήμιο Θράκης Φθινόπωρο 2013 Ψηφιακά ολοκληρωμένα κυκλώματα 1 Τι χρειαζόμαστε για να φτιάξουμε

Διαβάστε περισσότερα

Τυπικζσ Γλϊςςεσ Περιγραφισ Υλικοφ Εργαςτιριο 1

Τυπικζσ Γλϊςςεσ Περιγραφισ Υλικοφ Εργαςτιριο 1 Τμήμα Μησανικών Πληποφοπικήρ, Τ.Ε.Ι. Ηπείπος Ακαδημαϊκό Έτορ 2016-2017, 6 ο Εξάμηνο Τυπικζσ Γλϊςςεσ Περιγραφισ Υλικοφ Εργαςτιριο 1 Διδάςκων Τςιακμάκθσ Κυριάκοσ, Phd MSc in Electronic Physics (Radioelectrology)

Διαβάστε περισσότερα

Εργαστηριακή άσκηση στο μάθημα του Αυτομάτου Ελέγχου (ΜΜ803)

Εργαστηριακή άσκηση στο μάθημα του Αυτομάτου Ελέγχου (ΜΜ803) Εργαστηριακή άσκηση στο μάθημα του Αυτομάτου Ελέγχου (ΜΜ803) Το ςφςτθμα τθσ φωτογραφίασ αποτελείται από ζνα κινθτιρα ςτον άξονα του οποίου ζχουμε προςαρμόςει ζνα φορτίο. Στον κινθτιρα υπάρχει ςυνδεδεμζνοσ

Διαβάστε περισσότερα

Σχεδίαςη Σφγχρονων Ακολουθιακών Κυκλωμάτων

Σχεδίαςη Σφγχρονων Ακολουθιακών Κυκλωμάτων Σχεδίαςη Σφγχρονων Ακολουθιακών Κυκλωμάτων Πίνακεσ Διζγερςησ των FF Όπωσ είδαμε κατά τθ μελζτθ των FF, οι χαρακτθριςτικοί πίνακεσ δίνουν τθν τιμι τθσ επόμενθσ κατάςταςθσ κάκε FF ωσ ςυνάρτθςθ τθσ παροφςασ

Διαβάστε περισσότερα

ΛΕΙΤΟΥΓΙΚΆ ΣΥΣΤΉΜΑΤΑ. 6 θ Διάλεξθ Διαχείριςθ Μνιμθσ Μζροσ Β

ΛΕΙΤΟΥΓΙΚΆ ΣΥΣΤΉΜΑΤΑ. 6 θ Διάλεξθ Διαχείριςθ Μνιμθσ Μζροσ Β ΛΕΙΤΟΥΓΙΚΆ ΣΥΣΤΉΜΑΤΑ 6 θ Διάλεξθ Διαχείριςθ Μνιμθσ Μζροσ Β Δυναμικι Κατάτμθςθ (1/8) Η δυναμικι κατάτμθςθ αναπτφχκθκε με ςτόχο να ξεπεραςτοφν οριςμζνεσ από τισ βαςικζσ δυςκολίεσ τθσ κατάτμθςθσ ςτακεροφ

Διαβάστε περισσότερα

HY220 Εργαςτόριο Ψηφιακών Κυκλωμϊτων

HY220 Εργαςτόριο Ψηφιακών Κυκλωμϊτων HY220 Εργαςτόριο Ψηφιακών Κυκλωμϊτων Διδϊςκων: Χ. Σωτηρύου, Βοηθού: Ε. Κουναλϊκησ, Π. Ματτθαιϊκησ 1 υγχρονιςμόσ Οριςμόσ και Περιπτϊςεισ Καμπφλθ Μεταβίβαςθσ και Μθχανικό Ανάλογο υγχρονιςμόσ με FF Μεταςτάκεια

Διαβάστε περισσότερα

EUROPEAN TRADESMAN PROJECT NOTES ON ELECTRICAL TESTS OF ELECTRICAL INSTALLATIONS

EUROPEAN TRADESMAN PROJECT NOTES ON ELECTRICAL TESTS OF ELECTRICAL INSTALLATIONS EUROPEAN TRADESMAN PROJECT NOTES ON ELECTRICAL TESTS OF ELECTRICAL INSTALLATIONS Οι μακθτζσ να μάκουν να χρθςιμοποιοφν ορκά και να διαβάηουν τθν ζνδειξθ των οργάνων για τθν μζτρθςθ: τθσ τάςθσ Σου ρεφματοσ

Διαβάστε περισσότερα

Slide 1. Εισαγωγή στη ψυχρομετρία

Slide 1. Εισαγωγή στη ψυχρομετρία Slide 1 Εισαγωγή στη ψυχρομετρία 1 Slide 2 Σφντομη ειςαγωγή ςτη ψυχρομετρία. Διάγραμμα Mollier (πίεςησ-ενθαλπίασ P-H) Σο διάγραμμα Mollier είναι μία γραφικι παράςταςθ ςε ζναν άξονα ςυντεταγμζνων γραμμϊν

Διαβάστε περισσότερα

ΦΥΕ 14 ΑΚΑΔ. ΕΤΟΣ Η ΕΡΓΑΣΙΑ. Ημερομηνία παράδοςησ: 12 Νοεμβρίου (Όλεσ οι αςκιςεισ βακμολογοφνται ιςοτίμωσ με 10 μονάδεσ θ κάκε μία)

ΦΥΕ 14 ΑΚΑΔ. ΕΤΟΣ Η ΕΡΓΑΣΙΑ. Ημερομηνία παράδοςησ: 12 Νοεμβρίου (Όλεσ οι αςκιςεισ βακμολογοφνται ιςοτίμωσ με 10 μονάδεσ θ κάκε μία) ΦΥΕ ΑΚΑΔ. ΕΤΟΣ 007-008 Η ΕΡΓΑΣΙΑ Ημερομηνία παράδοςησ: Νοεμβρίου 007 (Όλεσ οι αςκιςεισ βακμολογοφνται ιςοτίμωσ με 0 μονάδεσ θ κάκε μία) Άςκηςη α) Να υπολογιςκεί θ προβολι του πάνω ςτο διάνυςμα όταν: (.

Διαβάστε περισσότερα

Κεφάλαιο 1 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab. CMOS Κυκλώματα 2

Κεφάλαιο 1 ο. Γ. Τσιατούχας. VLSI Systems and Computer Architecture Lab. CMOS Κυκλώματα 2 ΚΥΚΛΩΜΑΤΑ VLSI Πανεπιστήμιο Ιωαννίνων MOS Ψηφιακά Κυκλώματα Κεφάλαιο 1 ο Τμήμα Μηχανικών Η/Υ και Πληροφορικής Γ. Τσιατούχας ΚΥΚΛΩΜΑΤΑ VLSI Διάρθρωση 1. Άλγεβρα oole Χάρτης Karnaugh 2. MOS τρανζίστορ 3.

Διαβάστε περισσότερα

Λογικά Κυκλώματα CMOS. Διάλεξη 5

Λογικά Κυκλώματα CMOS. Διάλεξη 5 Λογικά Κυκλώματα CMOS Διάλεξη 5 Δομή της διάλεξης Εισαγωγή Η τεχνολογία αντιστροφέων CMOS Λειτουργία του κυκλώματος Χαρακτηριστική μεταφοράς τάσης Περιθώρια θορύβου Κατανάλωση ισχύος Οι πύλες CMOS NOR

Διαβάστε περισσότερα

Μετατροπι Αναλογικοφ Σιματοσ ςε Ψθφιακό. Διάλεξθ 10

Μετατροπι Αναλογικοφ Σιματοσ ςε Ψθφιακό. Διάλεξθ 10 Μετατροπι Αναλογικοφ Σιματοσ ςε Ψθφιακό Διάλεξθ 10 Γενικό Σχιμα Μετατροπζασ Αναλογικοφ ςε Ψθφιακό Ψθφιακό Τθλεπικοινωνιακό Κανάλι Μετατροπζασ Ψθφιακοφ ςε Αναλογικό Τα αναλογικά ςιματα μετατρζπονται ςε

Διαβάστε περισσότερα

Επιπλέον, για ευκολία στις πράξεις ορίζουμε τις παρακάτω μεταβλητές

Επιπλέον, για ευκολία στις πράξεις ορίζουμε τις παρακάτω μεταβλητές Αναστροφέας με φορτίο Enhancement OSFE Η απλούστερη υλοποίηση OSFE αναστροφέα με ενεργό φορτίο χρησιμοποιεί δύο N-OSFES. Στην ανάλυση που ακολουθεί θα διαπιστώσουμε ότι η χαρακτηριστική μεταφοράς απέχει

Διαβάστε περισσότερα

ΗΜΥ 307 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ Εαρινό Εξάμηνο 2018

ΗΜΥ 307 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ Εαρινό Εξάμηνο 2018 ΗΜΥ 307 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ Εαρινό Εξάμηνο 2018 ΔΙΑΛΕΞΗ 4: CMOS Αντιστροφέας (Inverter) ΧΑΡΗΣ ΘΕΟΧΑΡΙΔΗΣ (ttheocharides@ucy.ac.cy) [Προσαρμογή από Rabaey s Digital Integrated Circuits, 2002,

Διαβάστε περισσότερα

ΗΜΥ 307 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ Εαρινό Εξάμηνο 2017

ΗΜΥ 307 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ Εαρινό Εξάμηνο 2017 ΗΜΥ 307 ΨΗΦΙΑΚΑ ΟΛΟΚΛΗΡΩΜΕΝΑ ΚΥΚΛΩΜΑΤΑ Εαρινό Εξάμηνο 2017 ΔΙΑΛΕΞΗ 4: CMOS Αντιστροφέας (Inverter) ΧΑΡΗΣ ΘΕΟΧΑΡΙΔΗΣ (ttheocharides@ucy.ac.cy) [Προσαρμογή από Rabaey s Digital Integrated Circuits, 2002,

Διαβάστε περισσότερα

ΜΑΘΗΜΑΤΙΚΑ ΕΠΙΠΕΔΟ 11 12 (Β - Γ Λυκείου)

ΜΑΘΗΜΑΤΙΚΑ ΕΠΙΠΕΔΟ 11 12 (Β - Γ Λυκείου) ΕΠΙΠΕΔΟ 11 12 (Β - Γ Λυκείου) 19 Μαρτίου 2011 10:00-11:15 3 point/μονάδες 1) Στθν πιο κάτω εικόνα πρζπει να υπάρχει αρικμόσ ςε κάκε κουκκίδα ϊςτε το άκροιςμα των αρικμϊν ςτα άκρα κάκε ευκφγραμμου τμιματοσ

Διαβάστε περισσότερα

Δζντρα. Δομζσ Δεδομζνων

Δζντρα. Δομζσ Δεδομζνων Δζντρα Δομζσ Δεδομζνων Περιεχόμενα Δζντρα Γενικζσ ζννοιεσ Κόμβοσ ενόσ δζντρου Δυαδικά δζντρα αναηιτθςθσ Αναηιτθςθ Κόμβου Ειςαγωγι ι δθμιουργία κόμβου Δζντρα Γενικζσ ζννοιεσ Οι προθγοφμενεσ δομζσ που εξετάςτθκαν

Διαβάστε περισσότερα

3 ΕΝΤΟΛΕΣ ΕΠΑΝΑΛΗΨΗΣ ( while, do while )

3 ΕΝΤΟΛΕΣ ΕΠΑΝΑΛΗΨΗΣ ( while, do while ) 3 ΕΝΤΟΛΕΣ ΕΠΑΝΑΛΗΨΗΣ ( while, do while ) Στα πιο πολλά προγράμματα απαιτείται κάποια ι κάποιεσ εντολζσ να εκτελοφνται πολλζσ φορζσ για όςο ιςχφει κάποια ςυνκικθ. Ο αρικμόσ των επαναλιψεων μπορεί να είναι

Διαβάστε περισσότερα

ΣΕΛΕΣΙΚΟΙ ΕΝΙΧΤΣΕ ΜΕ MOS ΣΡΑΝΖΙΣΟΡ

ΣΕΛΕΣΙΚΟΙ ΕΝΙΧΤΣΕ ΜΕ MOS ΣΡΑΝΖΙΣΟΡ ΣΕΛΕΣΙΚΟΙ ΕΝΙΧΤΣΕ ΜΕ MOS ΣΡΑΝΖΙΣΟΡ ΒΛΑΗ ΠΤΡΟ Επίκουροσ κακθγθτισ Σμιματοσ Φυςικισ Πανεπιςτιμιο Πατρϊν Πάτρα 2012 2 3 Πίνακας περιεχομένων ΚΕΦΑΛΑΙΟ 1 5 Διαφορικό Ηευγάρι με MOS τρανηίςτορ 5 1.1 ιματα διαφορικοφ

Διαβάστε περισσότερα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα

ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα ΕΛΛΗΝΙΚΗ ΔΗΜΟΚΡΑΤΙΑ Ανώτατο Εκπαιδευτικό Ίδρυμα Πειραιά Τεχνολογικού Τομέα ΜΙΚΡΟΗΛΕΚΤΡΟΝΙΚΗ - VLSI Ενότητα: Συνδιαστικά κυκλώματα, βασικές στατικές λογικές πύλες, σύνθετες και δυναμικές πύλες Κυριάκης

Διαβάστε περισσότερα

The European Tradesman - Basics of electricity - Czech Republic

The European Tradesman - Basics of electricity - Czech Republic Ηλεκτρικά φορτία Q Coulomb [C] Ζνταςθ Amper [A] (Βαςικι μονάδα του διεκνοφσ ςυςτιματοσ S) Πυκνότθτα ζνταςθσ J [Am -2 ] Τάςθ Volt [V] Αντίςταςθ Ohm [W] Συχνότθτα f Hertz [Hz] Το άτομο αποτελείται από τον

Διαβάστε περισσότερα

HY121 Ηλεκτρικϊ Κυκλώματα

HY121 Ηλεκτρικϊ Κυκλώματα HY121 Ηλεκτρικϊ Κυκλώματα Διδϊςκων: Χ. ωτηρύου, Βοηθού: Ε. Βαςιλϊκησ, Δ. Πούλιοσ http://www.csd.uoc.gr/~hy121 1 Στατικόσ Πλιρθσ Ακροιςτισ MO Ακροιςτισ Παράκαμψθσ (arry ypass) Ακροιςτισ Επιλογισ Κρατουμζνου

Διαβάστε περισσότερα

ΕΝΟΣΗΣΑ 1: ΓΝΩΡIΖΩ ΣΟΝ ΤΠΟΛΟΓΙΣΗ Ω ΕΝΙΑΙΟ ΤΣΗΜΑ. ΚΕΦΑΛΑΙΟ 2: Σο Εςωτερικό του Τπολογιςτι

ΕΝΟΣΗΣΑ 1: ΓΝΩΡIΖΩ ΣΟΝ ΤΠΟΛΟΓΙΣΗ Ω ΕΝΙΑΙΟ ΤΣΗΜΑ. ΚΕΦΑΛΑΙΟ 2: Σο Εςωτερικό του Τπολογιςτι ΕΝΟΣΗΣΑ 1: ΓΝΩΡIΖΩ ΣΟΝ ΤΠΟΛΟΓΙΣΗ ΚΕΦΑΛΑΙΟ 2: Σο Εςωτερικό του Τπολογιςτι 2.1 Ο Προςωπικόσ Υπολογιςτήσ εςωτερικά Σροφοδοτικό, Μθτρικι πλακζτα (Motherboard), Κεντρικι Μονάδα Επεξεργαςίασ (CPU), Κφρια Μνιμθ

Διαβάστε περισσότερα

ΑΣΚΗΣΗ 2: Μελζτη πυκνωτών. Στόχοσ. Θεωρητικό υπόβαθρο. Εκτζλεςη τησ άςκηςησ. Θα μελετιςουμε επίπεδουσ πυκνωτζσ με και χωρίσ διθλεκτρικό.

ΑΣΚΗΣΗ 2: Μελζτη πυκνωτών. Στόχοσ. Θεωρητικό υπόβαθρο. Εκτζλεςη τησ άςκηςησ. Θα μελετιςουμε επίπεδουσ πυκνωτζσ με και χωρίσ διθλεκτρικό. ΑΣΚΗΣΗ 2: Μελζτη πυκνωτών Στόχοσ Θα μελετιςουμε επίπεδουσ πυκνωτζσ με και χωρίσ διθλεκτρικό. Οι πυκνωτζσ αποκθκεφουν ενζργεια με τθν μορφι θλεκτρικοφ πεδίου. Το θλεκτρικό πεδίο δθμιουργείται ανάμεςα ςε

Διαβάστε περισσότερα

ΛΕΙΣΟΤΡΓΙΚΆ ΤΣΉΜΑΣΑ. 3 ο Εργαςτιριο υγχρονιςμόσ Διεργαςιϊν

ΛΕΙΣΟΤΡΓΙΚΆ ΤΣΉΜΑΣΑ. 3 ο Εργαςτιριο υγχρονιςμόσ Διεργαςιϊν ΛΕΙΣΟΤΡΓΙΚΆ ΤΣΉΜΑΣΑ 3 ο Εργαςτιριο υγχρονιςμόσ Διεργαςιϊν Παράλλθλεσ Διεργαςίεσ (1/5) Δφο διεργαςίεσ λζγονται «παράλλθλεσ» (concurrent) όταν υπάρχει ταυτοχρονιςμόσ, δθλαδι οι εκτελζςεισ τουσ επικαλφπτονται

Διαβάστε περισσότερα

Δυναμική συμπεριφορά των λογικών κυκλωμάτων MOS. Διάλεξη 10

Δυναμική συμπεριφορά των λογικών κυκλωμάτων MOS. Διάλεξη 10 Δυναμική συμπεριφορά ων λογικών κυκλωμάων MOS Διάλεξη 10 Δομή ης διάλεξης Εισαγωγή Ανισροφέας NMOS με φορίο ύπου αραίωσης Ανισροφέας CMOS Διάφορα ζηήμαα Ασκήσεις Δυναμική συμπεριφορά ων λογικών κυκλωμάων

Διαβάστε περισσότερα

ΠΑΙΔΑΓΩΓΙΚΟ ΙΝΣΙΣΟΤΣΟ ΚΤΠΡΟΤ Πρόγραμμα Επιμόρυωσης Τποψηυίων Καθηγητών Σεχνολογίας. Σηλεπικοινωνίες

ΠΑΙΔΑΓΩΓΙΚΟ ΙΝΣΙΣΟΤΣΟ ΚΤΠΡΟΤ Πρόγραμμα Επιμόρυωσης Τποψηυίων Καθηγητών Σεχνολογίας. Σηλεπικοινωνίες ΠΑΙΔΑΓΩΓΙΚΟ ΙΝΣΙΣΟΤΣΟ ΚΤΠΡΟΤ Πρόγραμμα Επιμόρυωσης Τποψηυίων Καθηγητών Σεχνολογίας Σηλεπικοινωνίες Πέμπτη 24/3/2011 Διδάζκων: Γιώργος Χαηζηιωάννοσ Τηλέθωνο: 99653828 Ε-mail: georghios.h@cytanet.com.cy

Διαβάστε περισσότερα

ΗΥ220 Εργαστήριο Ψηφιακών Κυκλωμάτων

ΗΥ220 Εργαστήριο Ψηφιακών Κυκλωμάτων ΗΥ220 Εργαστήριο Ψηφιακών Κυκλωμάτων Χειμερινό Εξάμηνο 2017-2018 Λογικές Πύλες, Στοιχεία Μνήμης, Συνδυαστική Λογική και Κυματομορφές ΗΥ220 - Βασίλης Παπαευσταθίου & Γιώργος Καλοκαιρινός 1 Τα βασικά της

Διαβάστε περισσότερα

ΟΝΟΜΑΣΕΠΩΝΤMΟ: ΗΜΕΡΟΜΗΝΙΑ: ΕΙΡΑ: 3 ΕΞΕΣΑΣΕΑ ΤΛΗ: ΗΛΕΚΣΡΙΚΟ ΠΕΔΙΟ- ΜΑΓΝΗΣΙΚΟ ΠΕΔΙΟ- ΕΠΑΓΩΓΗ

ΟΝΟΜΑΣΕΠΩΝΤMΟ: ΗΜΕΡΟΜΗΝΙΑ: ΕΙΡΑ: 3 ΕΞΕΣΑΣΕΑ ΤΛΗ: ΗΛΕΚΣΡΙΚΟ ΠΕΔΙΟ- ΜΑΓΝΗΣΙΚΟ ΠΕΔΙΟ- ΕΠΑΓΩΓΗ ΜΑΘΗΜΑ /ΣΑΞΗ: ΦΤΙΚΗ ΚΑΣΕΤΘΤΝΗ / Β ΛΤΚΕΙΟΤ ΟΝΟΜΑΣΕΠΩΝΤMΟ: ΗΜΕΡΟΜΗΝΙΑ: ΕΙΡΑ: 3 ΕΞΕΣΑΣΕΑ ΤΛΗ: ΗΛΕΚΣΡΙΚΟ ΠΕΔΙΟ- ΜΑΓΝΗΣΙΚΟ ΠΕΔΙΟ- ΕΠΑΓΩΓΗ ΘΕΜΑ Α 1. Δφο ςθμειακά φορτία απζχον μεταξφ τοσ απόςταςθ r και θ δναμικι

Διαβάστε περισσότερα

ΧΕΔΙΑΗ ΣΕΛΕΣΙΚΩΝ ΕΝΙΧΤΣΩΝ ΠΡΟΓΡΑΜΜΑΣΙΖΟΜΕΝΗ ΚΑΣΑΝΑΛΩΗ ΚΑΙ ΡΤΘΜΙΗ ΣΟΤ ΠΕΡΙΘΩΡΙΟΤ ΦΑΗ ΣΟΤ ΔΙΠΛΩΜΑΣΙΚΗ ΕΡΓΑΙΑ ΒΑΙΛΕΙΟ ΑΛΙΜΗΗ Α.Μ.

ΧΕΔΙΑΗ ΣΕΛΕΣΙΚΩΝ ΕΝΙΧΤΣΩΝ ΠΡΟΓΡΑΜΜΑΣΙΖΟΜΕΝΗ ΚΑΣΑΝΑΛΩΗ ΚΑΙ ΡΤΘΜΙΗ ΣΟΤ ΠΕΡΙΘΩΡΙΟΤ ΦΑΗ ΣΟΤ ΔΙΠΛΩΜΑΣΙΚΗ ΕΡΓΑΙΑ ΒΑΙΛΕΙΟ ΑΛΙΜΗΗ Α.Μ. UNIVERSITY OF PATRAS DEPARTMENT OF PHYSICS ELECTRONICS LABORATORY ΧΕΔΙΑΗ ΣΕΛΕΣΙΚΩΝ ΕΝΙΧΤΣΩΝ ΠΡΟΓΡΑΜΜΑΣΙΖΟΜΕΝΗ ΚΑΣΑΝΑΛΩΗ ΚΑΙ ΡΤΘΜΙΗ ΣΟΤ ΠΕΡΙΘΩΡΙΟΤ ΦΑΗ ΣΟΤ ΔΙΠΛΩΜΑΣΙΚΗ ΕΡΓΑΙΑ ΒΑΙΛΕΙΟ ΑΛΙΜΗΗ Α.Μ.(5717) ΕΠΙΒΛΕΠΩΝ

Διαβάστε περισσότερα

Ελλθνικι Δθμοκρατία Σεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου. Ψθφιακά Ηλεκτρονικά. Ενότθτα 9 : Διαδικαςία φνκεςθσ Φϊτιοσ Βαρτηιϊτθσ

Ελλθνικι Δθμοκρατία Σεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου. Ψθφιακά Ηλεκτρονικά. Ενότθτα 9 : Διαδικαςία φνκεςθσ Φϊτιοσ Βαρτηιϊτθσ Ελλθνικι Δθμοκρατία Σεχνολογικό Εκπαιδευτικό Ίδρυμα Ηπείρου Ψθφιακά Ηλεκτρονικά Ενότθτα 9 : Διαδικαςία φνκεςθσ Φϊτιοσ Βαρτηιϊτθσ 1 Ανοιχτά Σμιμα Ψθφιακά Ηλεκτρονικά Ενότητα 9: Διαδικαςία φνκεςθσ Φϊτιοσ

Διαβάστε περισσότερα

Διαγώνισμα Φυσική ς Α Λυκει ου Δυναμική σε μι α δια στασή και στο επι πεδο

Διαγώνισμα Φυσική ς Α Λυκει ου Δυναμική σε μι α δια στασή και στο επι πεδο Διαγώνισμα Φυσική ς Α Λυκει ου Δυναμική σε μι α δια στασή και στο επι πεδο Επιμέλεια: Σ. Ασημέλλης Θέμα Α Να γράψετε ςτο φφλλο απαντιςεϊν ςασ τον αρικμό κακεμιάσ από τισ παρακάτω ερωτιςεισ 1-4 και δίπλα

Διαβάστε περισσότερα

Ψηφιακά Ηλεκτρονικά. Μάθηµα 5ο.. Λιούπης

Ψηφιακά Ηλεκτρονικά. Μάθηµα 5ο.. Λιούπης Ψηφιακά Ηλεκτρονικά Μάθηµα 5ο. Λιούπης Τεχνολογία CMOS Υλοποιεί την πλειοψηφία των µοντέρνων ψηφιακών κυκλωµάτων λογικές πύλες µνήµες επεξεργαστές άλλα σύνθετα κυκλώµατα Συνδυάζει συµπληρωµατικά pmos και

Διαβάστε περισσότερα

Λογικά Ψθφιακά Κυκλϊματα

Λογικά Ψθφιακά Κυκλϊματα Λογικά Ψθφιακά Κυκλϊματα Δρ. Χρήστος Ηλιούδης Θζματα διάλεξησ Βαςικεσ λογικεσ ςυναρτηςεισ Βαςικεσ πυλεσ Συνθετεσ πυλεσ ςυνδυαςτικά κυκλώματα 2 Ψηφιακζσ Λογικζσ Πφλεσ Οι λογικζσ ςυναρτιςεισ είναι δυνατόν

Διαβάστε περισσότερα

HY430 Εργαςτόριο Ψηφιακών Κυκλωμϊτων.

HY430 Εργαςτόριο Ψηφιακών Κυκλωμϊτων. HY430 Εργαςτόριο Ψηφιακών Κυκλωμϊτων Διδϊςκων: Χ. Σωτηρύου, Βοηθόσ: (θα ανακοινωθεύ) http://inf-server.inf.uth.gr/courses/ce430/ 1 2 1 3 Συγχρονιςμόσ Οριςμόσ, Περιπτώςεισ Αςφγχρονη Είςοδοσ Διαφορετικά

Διαβάστε περισσότερα

ΕΦΑΡΜΟΓΕ ΒΑΕΩΝ ΔΕΔΟΜΕΝΩΝ ΣΗ ΝΟΗΛΕΤΣΙΚΗ. Φιλιοποφλου Ειρινθ

ΕΦΑΡΜΟΓΕ ΒΑΕΩΝ ΔΕΔΟΜΕΝΩΝ ΣΗ ΝΟΗΛΕΤΣΙΚΗ. Φιλιοποφλου Ειρινθ ΕΦΑΡΜΟΓΕ ΒΑΕΩΝ ΔΕΔΟΜΕΝΩΝ ΣΗ ΝΟΗΛΕΤΣΙΚΗ Φιλιοποφλου Ειρινθ Προςθήκη νζων πεδίων Ασ υποκζςουμε ότι μετά τθ δθμιουργία του πίνακα αντιλαμβανόμαςτε ότι ζχουμε ξεχάςει κάποια πεδία. Είναι ζνα πρόβλθμα το οποίο

Διαβάστε περισσότερα

Διαδικασία με βήματα. 1. Αλλάηω το χρϊμα ςκθνικοφ ςε γκρι(#3333).

Διαδικασία με βήματα. 1. Αλλάηω το χρϊμα ςκθνικοφ ςε γκρι(#3333). Διαδικασία με βήματα 1. Αλλάηω το χρϊμα ςκθνικοφ ςε γκρι(#3333). 2. Διαλζγω το Polystar Tool. Από τα Options κάνω το Polygon ςε Star και τα υπόλοιπα όπωσ είναι. Ζωγραφίηω ζνα αςτζρι πάνω αριςτερά. Fill

Διαβάστε περισσότερα

Διαχείριςθ του φακζλου "public_html" ςτο ΠΣΔ

Διαχείριςθ του φακζλου public_html ςτο ΠΣΔ Διαχείριςθ του φακζλου "public_html" ςτο ΠΣΔ Οι παρακάτω οδθγίεσ αφοροφν το χριςτθ webdipe. Για διαφορετικό λογαριαςμό χρθςιμοποιιςτε κάκε φορά το αντίςτοιχο όνομα χριςτθ. = πατάμε αριςτερό κλικ ςτο Επιςκεφκείτε

Διαβάστε περισσότερα